

# Esercitazione 3 - Tempi di salita, di discesa, di propagazione e frequenza massima

```
Esercizio 1 - Porte Logiche CMOS
```

Obiettivo 1 - Completamento della schematica

Costruzione della PDN

Obiettivo 2.1 - Tempo di salita e di discesa

Impostazione

Calcolo della resistenza equivalente minima e massima

Calcolo del tempo di salita

Calcolo del tempo di discesa

Nota a posteriori

Obiettivo 2.2 - Tempi di propagazione

Impostazione

Spiegazione del caso L→H

Caso L→H (E)

Caso L→H (I)

Spiegazione del caso H→L

Caso H→L (E)

Caso H→L (I)

Ritardo complessivo (OUT)

Nota a posteriori

Esercizio 2 - Porte Logiche CMOS

Obiettivo 1 - Implementazione di funzione logica con CMOS

Utilizzo delle leggi di De Morgan

Utilizzo della doppia negazione

Obiettivo 2 - Tempi di salita e di discesa

Calcolo del tempo di salita

Tempo di discesa

Esercizio 3 - Circuito sequenziale CMOS

Descrizione dei parametri del circuito in esame

Obiettivo 1 - Ritardi di propagazione CMOS

Porta NAND

Porta NOR

Obiettivo 2 - Frequenza massima del circuito

Impostazione

Propagazione di un segnale inizialmente alto

Propagazione di un segnale inizialmente basso

Frequenza massima

Obiettivo 3 - Valore massimo del tempo di hold

Determinazione del percorso più breve

Calcolo del tempo di hold

Obiettivo 4 - Potenza dinamica e statica

Potenza statica (NAND)

Potenza statica (NOR)

Nota sulla potenza statica

Potenza dinamica

## **Esercizio 1 - Porte Logiche CMOS**

- ▼ Creatore originale: @Francesco Ambrosino
  - @Giacomo Dandolo (11/04/2025): Aggiunte descrizioni per passaggi dell'obiettivo 1, aggiunti valori forniti dal testo ed eseguiti i calcoli per l'obiettivo 2.1.

### Obiettivo 1 - Completamento della schematica

Completare lo schematica della porta logica.

Dato un pull-up network (pull-down network), il corrispettivo pull-down network (pull-up network) si disegna per antitesi: data una serie di CMOS si ha un parallelo, e viceversa.

Supponiamo di avere la seguente PUN, che è tale perché sono presenti i pMOS. Vogliamo costruirne la PDN.



Visualizzazione della PUN in esame

#### **▼** Costruzione della PDN

Costruiamo la PDN, dall'esterno verso l'interno.

1. Evidenziamo C, mettendola in serie al resto del sistema, poiché il parallelo tra C e gli altri componenti è descrivibile da una serie tra gli stessi.

$$C\|\{A,B,D\}\longrightarrow C+\{A,B,D\}$$



Prima operazione

2. Evidenziamo D, mettendola in parallelo agli altri componenti, poiché la serie tra D e gli altri componenti è descrivibile da un parallelo degli stessi.

$$D + \{A, B\} \longrightarrow D \| \{A, B\}$$



Seconda operazione

3. Evidenziamo A e B, mettendoli in serie tra loro, poiché il parallelo tra A e B è descrivibile da una serie degli stessi.

$$A \| B \longrightarrow A + B$$



Terza operazione

4. Alla fine del procedimento, si ottiene che il circuito finale è come nella figura a lato.



Risultato finale

## Obiettivo 2.1 - Tempo di salita e di discesa

Dato lo schema precedentemente ottenuto, determinare il tempo di salita ( $t_{
m rise}$ ) e il tempo di discesa ( $t_{
m fall}$ ) minimi e massimi al nodo E, nota  $R_{
m ON}$  e  $C_{
m gate}$  dei MOS.

$$R_{
m ON}=10~{
m k}\Omega$$

$$C_{
m gate}=5~{
m fF}$$



Schema ottenuto alla fine dell'obiettivo 1



#### Richiami teorici

#### Calcolo del tempo di salita ( $t_{ m rise}$ ) e del tempo di discesa ( $t_{ m fall}$ )

Per il calcolo di  $t_{
m rise}$  si guarda la PUN, mentre per il calcolo di  $t_{
m fall}$  si guarda la PDN, visto che la carica arriva (rise) dalla Pull Up Network e si disperde (caduta) dalla Pull Down Network.

#### 🛐 <u>Tempi di salita e di discesa</u>

Calcolo del tempo di transizione ( $t_{\rm transizione}$ )

$$t_{ ext{transizione}} = au \cdot \ln(9) = au \cdot 2.2 \hspace{1cm} au = R_{ ext{eq}} \cdot C_{ ext{carico}}$$

Per il calcolo di  $t_{
m transizione, \, min}$  si usano le  $R_{
m eq, \, min}$ , mentre per il calcolo di  $t_{\rm transizione, \, max}$  si usano le  $R_{\rm eq, \, max}$ .

La  $C_{
m carico}$  è la stessa per entrambi i casi.

#### **▼** Impostazione

Considereremo  $C_{
m carico} = 2 \cdot C_{
m gate}$ , poiché il carico della mia uscita è rappresentato dall'inverter il quale è formato da due MOS considerabili in parallelo e, di conseguenza, bisogna considerare il parallelo delle  $C_{
m gate}$  dei MOS che costituiscono l'inverter.



Sia per il tempo di salita, sia per il tempo di discesa, si possono descrivere i rispettivi tempi massimi e minimi come:

$$t_{\mathrm{transizione,\,min}} = 2.2 \cdot R_{\mathrm{eq,\,min}} \cdot C_{\mathrm{carico}} = 2.2 \cdot R_{\mathrm{eq,\,min}} \cdot 2C_{\mathrm{gate}}$$

$$t_{ ext{transizione, max}} = 2.2 \cdot R_{ ext{eq, max}} \cdot C_{ ext{carico}} = 2.2 \cdot R_{ ext{eq, max}} \cdot 2C_{ ext{gate}}$$

### ▼ Calcolo della resistenza equivalente minima e massima

Per il calcolo della  $R_{\rm eq,min}$  e  $R_{\rm eq,max}$ , in entrambi i casi di tempo di salita e di discesa, si può procedere in due modi:

- 1. si calcolano tutte le combinazioni di  $R_{\rm eq}$  possibili, prendendo quelle che ne minimizzano (o massimizzano) il valore;
- 2. si osserva che i paralleli diminuiscono il valore della  $R_{\rm eq}$ , le serie aumentano il valore della  $R_{\rm eq}$ . Sapendo questo, nel calcolo della  $R_{\rm eq,\;min}$  basta tenere in considerazione più paralleli possibili e solo le serie "obbligate". Nel calcolo della  $R_{\rm eq,\;max}$  dobbiamo tenere in considerazione più serie possibili, evitando i paralleli.

#### **▼** Calcolo del tempo di salita

Sviluppiamo i calcoli della  $R_{
m eq,\,min}^{
m PUN}$  e  $R_{
m eq,\,max}^{
m PUN}$  in relazione al tempo di salita, osservando la PUN.



Calcolo della resistenza equivalente minima:

rosso  $A \parallel B$ , in verde  $(A \parallel B) + D$ , in blu  $((A \parallel B) + D) \parallel C.$ 

N.B. stiamo considerando la PUN



Calcolo della resistenza equivalente massima:

in

rosso A oppure B (essendo uguali in valore), in arancione D e tutti insieme (A+D) oppure (B+D).

N.B. stiamo considerando la PUN

$$R_{
m eq,\,min}^{
m PUN} = ((R_A \| R_B) + R_D) \| R_C = rac{3}{5} R_{
m ON}$$

$$R_{
m eq,\,max}^{
m PUN} = R_A + R_D = 2R_{
m ON}$$

Si noti come la serie utilizzata tra  $\{A,B\}$  e D è obbligata, perché altrimenti non sarebbe presente collegamento tra E e  $V_{\infty}$ , e quindi deve fare parte del calcolo di  $R_{\rm eq,\,min}^{\rm PUN}$ .

Possiamo, quindi, calcolare  $t_{
m rise,min}$  e  $t_{
m rise,max}$ .

$$au_{
m rise, \, min} = R_{
m eq, \, min}^{
m PUN} \cdot 2C_{
m gate} \hspace{1cm} t_{
m rise, \, min} = 2.2 au_{
m rise, \, min} = 0.13 \; 
m ns \ = rac{3}{5}R_{
m ON} \cdot 2C_{
m gate}$$

$$au_{
m rise, \, max} = R_{
m eq, \, max}^{
m PUN} \cdot 2C_{
m gate} \hspace{1cm} t_{
m rise, max} = 2.2 au_{
m rise, \, max} = 0.44 \ 
m ns \ = 2R_{
m ON} \cdot 2C_{
m gate}$$

#### ▼ Calcolo del tempo di discesa

Sviluppiamo i calcoli della  $R_{
m eq,\,min}^{
m PDN}$  e  $R_{
m eq,\,max}^{
m PDN}$  in relazione al tempo di discesa, osservando la PDN.



Calcolo della resistenza equivalente minima:

in

verde A+B, in rosso  $(A+B)\|D$  e in blu  $((A+B)\|D)+C$ .

N.B. stiamo considerando la PDN



Calcolo della resistenza equivalente massima:

In

rosso C, in arancione A+B e in verde A+B+C;

N.B. stiamo considerando la PDN

$$egin{align} R_{ ext{eq, min}}^{ ext{PDN}} &= ((R_A + R_B) \| R_D) + R_C = rac{5}{3} R_{ ext{ON}} \ & \ R_{ ext{eq, max}}^{ ext{PDN}} &= R_A + R_B + R_C = 3 R_{ ext{ON}} \ & \ \end{array}$$

Possiamo, quindi, calcolare  $t_{
m fall,min}$  e  $t_{
m fall,max}$ .

$$au_{
m fall,\,min} = R_{
m eq,\,min}^{
m PDN} \cdot 2C_{
m gate} \hspace{1cm} t_{
m fall,min} = 2.2 au_{
m fall,\,min} = 0.37 \; 
m ns \ = rac{5}{3}R_{
m ON} \cdot 2C_{
m gate}$$

$$au_{
m fall,\,max} = R_{
m eq,\,max}^{
m PDN} \cdot 2C_{
m gate} \hspace{1cm} t_{
m fall,max} = 2.2 au_{
m fall,\,max} = 0.66 \; 
m ns \ = 3R_{
m ON} \cdot 2C_{
m gate}$$

#### ▼ Nota a posteriori

In questo caso,  $R_{
m eq,min}^{
m fall}$  risulta uguale a  $R_{
m eq,min}^{
m rise}$ , ma con il coefficiente invertito. Questa non è una regola: la spiegazione è che in questo caso entrambe le  $R_{
m eq}$  considerano tutto il circuito, quindi al più può essere vista come una conferma di simmetria tra PUN e PDN.

### Obiettivo 2.2 - Tempi di propagazione

Dato lo schema precedentemente ottenuto, determinare  $t_{
m propagazione, \, min}$  e

 $t_{
m propagazione,\ max}$ , noti

 $V_{
m IL}, V_{
m IH}, V_{
m DD}, R_{
m ON}, C_{
m carico,E}, C_{
m carico,\,I}$ , dove  $V_{
m IL} < V_{
m IH}.$ 



Schema ottenuto nell'obiettivo 1

#### **▼** Impostazione

Per calcolare il tempo di propagazione  $t_{
m propagazione}$ , sia esso minimo o massimo, dobbiamo considerare quattro situazioni:

- 1. commutazioni in E;
  - a. L o H;
  - b. H 
    ightarrow L.
- 2. commutazioni in OUT.
  - a. L o H;
  - b. H 
    ightarrow L.

Per gestire questi casi, è necessario ricordarsi la seguente formula:

$$V_c(t) = V_\infty + (V_0 - V_\infty)e^{-rac{t}{ au}}$$

#### ▼ Spiegazione del caso L→H

Per il caso in cui è presente la transizione LOW (L) → HIGH (H), si deve:

- guardare la PUN, ricordando che si vuole raggiungere HIGH;
- ricordando che si parte da LOW, equivalente a GND, si ha:

$$V_0 = V_{
m GND}$$
  $V_{\infty} = V_{
m DD}$ 

sviluppando l'equazione generale, si ottiene:

$$t = au \cdot \ln \left( rac{V_{
m DD}}{V_{
m DD} - V_c(t)} 
ight)$$

#### ▼ Caso L→H (E)

Utilizzeremo i valori  $R_{\rm eq,\;min}$  ed  $R_{\rm eq,\;max}$  del tempo di salita calcolati all'obiettivo precedente, che d'ora in poi alleggeriremo omettendo l'apice PUN.

$$R_{
m eq,\,min} = rac{3}{5}R_{
m ON} \hspace{1cm} R_{
m eq,\,max} = 2R_{
m ON}$$

Per il calcolo di  $t_{
m L 
ightarrow H, \, min}$  usiamo  $V_c(t) = V_{
m IL}$  per due motivi:

- motivo fisico: essendo in salita (L→H), per il calcolo del tempo minimo usiamo la soglia più bassa, poiché è quella che viene attraversata prima tra le due;
- motivo matematico: volendo trovare il tempo minimo, usiamo il valore più piccolo poiché, essendo col segno negativo al denominatore, è quello che minimizza il risultato della frazione. Detto in altri termini, se usassimo  $V_{\rm IH}$  otterremmo un valore maggiore rispetto ad usare  $V_{\rm IL}$ .

$$t_{ ext{L}
ightarrow ext{H, min}} = R_{ ext{eq, min}} \cdot C_{ ext{carico, E}} \cdot ext{ln}\left(rac{V_{ ext{DD}}}{V_{ ext{DD}} - V_{ ext{IL}}}
ight) = 0.04 ext{ ns}$$

Per il calcolo di  $t_{
m L o H,\ max}$  usiamo  $V_c(t)=V_{
m IH}$  per motivi analoghi a quelli già definiti nel caso precedente.

$$t_{ ext{L}
ightarrow ext{H}, ext{ max}} = R_{ ext{eq, max}} \cdot C_{ ext{carico, E}} \cdot \ln \left(rac{V_{ ext{DD}}}{V_{ ext{DD}} - V_{ ext{IH}}}
ight) = 0.36 ext{ ns}$$

#### ▼ Caso L→H (I)

Per il calcolo delle  $R_{\rm eq,\;min}$  ed  $R_{\rm eq,\;max}$  dell'inverter, guardiamo la PUN, in cui notiamo che c'è un solo percorso possibile. Si ha, quindi:

$$R_{
m eq} = R_{
m eq,\,min} = R_{
m eq,\,max} = R_{
m ON}$$

Come per il punto E, per il calcolo di  $t_{
m L o H,\,min}$  usiamo  $V_c(t)=V_{
m IL}$  e per il calcolo di  $t_{
m L o H,\,max}$  usiamo  $V_c(t)=V_{
m IH}.$ 

$$t_{ ext{L}
ightarrow ext{H, min}} = R_{ ext{eq}} \cdot C_{ ext{carico, I}} \cdot \ln \left(rac{V_{ ext{DD}}}{V_{ ext{DD}} - V_{ ext{IL}}}
ight) = 0.69 ext{ ns}$$

$$t_{ ext{L}
ightarrow ext{H}, ext{ max}} = R_{ ext{eq}} \cdot C_{ ext{carico, I}} \cdot \ln \left(rac{V_{ ext{DD}}}{V_{ ext{DD}} - V_{ ext{IH}}}
ight) = 1.79 ext{ ns}$$

### ▼ Spiegazione del caso H→L

Per il caso in cui è presente la transizione HIGH (H) → LOW (L), si deve:

- guardare la PDN, ricordando che si vuole raggiungere LOW;
- ricordando che si parte da HIGH, equivalente a DD, si ha:

$$V_0 = V_{
m DD}$$
  $V_{\infty} = V_{
m GND}$ 

• sviluppando l'equazione generale, si ottiene:

$$t = au \cdot \ln \left(rac{V_{
m DD}}{V_c(t)}
ight)$$

#### ▼ Caso H→L (E)

Utilizzeremo i valori  $R_{\rm eq,\;min}$  ed  $R_{\rm eq,\;max}$  del tempo di discesa calcolati all'obiettivo precedente, che d'ora in poi alleggeriremo omettendo l'apice PDN.

$$R_{
m eq,\,min} = rac{5}{3}R_{
m ON} \hspace{1cm} R_{
m eq,\,max} = 3R_{
m ON}$$

Per il calcolo di  $t_{
m H 
ightarrow L, \, min}$  usiamo  $V_c(t) = V_{
m IH}$  per due motivi:

- motivo fisico: essendo in discesa (H→L), per il calcolo del tempo minimo usiamo la soglia più alta, poiché è quella che viene attraversata prima tra le due;
- motivo matematico: volendo trovare il tempo minimo, usiamo il valore più alto poiché, essendo col segno positivo al denominatore, è quello che minimizza il risultato della frazione. Detto in altri termini, se usassimo  $V_{\rm IL}$  otterremmo un valore maggiore rispetto ad usare  $V_{\rm IH}$ .

$$t_{ ext{H}
ightarrow ext{L, min}} = R_{ ext{eq, min}} \cdot C_{ ext{carico, E}} \cdot ext{ln}\left(rac{V_{ ext{DD}}}{V_{ ext{IH}}}
ight) = 0.03 ext{ ns}$$

Per il calcolo di  $t_{
m L o H,\,max}$  usiamo  $V_c(t)=V_{
m IH}$  per motivi analoghi a quelli già definiti nel caso precedente.

$$t_{ ext{H}
ightarrow ext{L}, ext{ max}} = R_{ ext{eq, max}} \cdot C_{ ext{carico, E}} \cdot \ln \left(rac{V_{ ext{DD}}}{V_{ ext{IL}}}
ight) = 0.21 ext{ ns}$$

#### ▼ Caso H→L (I)

Per il calcolo delle  $R_{
m eq,\,min}$  ed  $R_{
m eq,\,max}$  dell'inverter, guardiamo la PDN, in cui notiamo che c'è un solo percorso possibile. Si ha, quindi:

$$R_{\rm eq} = R_{
m eq,\,min} = R_{
m eq,\,max} = R_{
m ON}$$

Come per il punto E, per il calcolo di  $t_{
m H o L,\,min}$  usiamo  $V_c(t)=V_{
m IH}$  e per il calcolo di  $t_{
m H o L,\,max}$  usiamo  $V_c(t)=V_{
m IL}.$ 

$$t_{ ext{H}
ightarrow ext{L, min}} = R_{ ext{eq}} \cdot C_{ ext{carico, I}} \cdot \ln \left(rac{V_{ ext{DD}}}{V_{ ext{IH}}}
ight) = 0.18 ext{ ns}$$

$$t_{ ext{H}
ightarrow ext{L, max}} = R_{ ext{eq}} \cdot C_{ ext{carico, I}} \cdot \ln \left(rac{V_{ ext{DD}}}{V_{ ext{IL}}}
ight) = 0.69 ext{ ns}$$

Si noti come si ottiene lo stesso risultato ottenuto per la PDN, poiché i due network dell'inverter sono identici a livello di MOS.

#### ▼ Ritardo complessivo (OUT)



Facciamo alcuni commenti preliminari:

- per il calcolo dei tempi minimi (massimi) totali si usano i tempi minimi (massimi) locali. Nella pratica, in un'equazione dobbiamo controllare che i pedici siano tutti minimi o tutti massimi;
- fisicamente parlando, i circuiti implementati tramite CMOS comportano sempre una variazione di livello logico. Questo significa che, in una serie di circuiti con porte CMOS, la somma tra i tempi di propagazione deve avere i pedici H→L e L→H alternati poiché un MOS che riceve un valore logico basso/alto lo trasmette in uscita alto/basso.

Come esempio, quando vorremo calcolare un  $t_{
m H 
ightarrow L}$  dovremo impostare i calcoli sapendo che l'ultimo tempo sommato dovrà essere anch'esso  $t_{\rm H \to L}$ , in modo da garantire la coerenza sul valore logico finale e, a cascata, i tempi precedenti dovranno avere i pedici alternati, secondo l'ordine dato dal circuito stesso.

Definiamo alcuni esempi:

circuito composto da 3 moduli:

$$t_{ ext{H}
ightarrow ext{L}, ext{tot}} = t_{ ext{H}
ightarrow ext{L},1} + t_{ ext{L}
ightarrow ext{H},2} + t_{ ext{H}
ightarrow ext{L},3}$$

$$t_{ ext{L}
ightarrow ext{H,tot}} = t_{ ext{L}
ightarrow ext{H,1}} + t_{ ext{H}
ightarrow ext{L,2}} + t_{ ext{L}
ightarrow ext{H,3}}$$

circuito composto da 4 moduli:

$$t_{ ext{H}
ightarrow ext{L}, ext{tot}} = t_{ ext{L}
ightarrow ext{H},1} + t_{ ext{H}
ightarrow ext{L},2} + t_{ ext{L}
ightarrow ext{H},3} + t_{ ext{H}
ightarrow ext{L},4}$$

$$t_{ ext{L}
ightarrow ext{H}, ext{tot}} = t_{ ext{H}
ightarrow ext{L},1} + t_{ ext{L}
ightarrow ext{H},2} + t_{ ext{H}
ightarrow ext{L},3} + t_{ ext{L}
ightarrow ext{H},4}$$

Per calcolare il tempo di propagazione complessivo  $t_{
m prop,\,tot}$  dobbiamo considerare i quattro casi possibili:

- 1.  $t_{
  m H 
  ightarrow L, \, min}$ ;
- 2.  $t_{
  m H 
  ightarrow L, \, max}$ ;
- 3.  $t_{
  m L
  ightarrow H, \, min}$ ;
- 4.  $t_{\mathrm{L} \to \mathrm{H, \, max}}$ .

Una volta visionati e capiti i <u>commenti preliminari</u>, lo sviluppo dei calcoli per il nostro esercizio, in cui il circuito è composto da 2 parti, risulta come segue:

$$t_{
m H 
ightarrow L, tot, min} = t_{
m L 
ightarrow H, E, min} + t_{
m H 
ightarrow L, I, min} = 0.22 \; 
m nS$$
 $t_{
m H 
ightarrow L, tot, max} = t_{
m L 
ightarrow H, E, max} + t_{
m H 
ightarrow L, I, max} = 1.05 \; 
m nS$ 
 $t_{
m L 
ightarrow H, tot, min} = t_{
m H 
ightarrow L, E, min} + t_{
m L 
ightarrow H, I, min} = 0.72 \; 
m nS$ 
 $t_{
m L 
ightarrow H, tot, max} = t_{
m H 
ightarrow L, E, max} + t_{
m L 
ightarrow H, I, max} = 2.00 \; 
m nS$ 

#### ▼ Nota a posteriori

Per semplificare la trattazione, è stata omessa l'importanza di verificare sempre che  $t_{\rm max}>t_{\rm min}$ , ma, essendo i calcoli soggetti a piccoli errori di attenzione, questa verifica può risultare assai importante.

## **Esercizio 2 - Porte Logiche CMOS**

- ▼ Creatore originale: @Gianbattista Busonera
  - @<utente> (<data>): <descrizione della modifica>



Per lo svolgimento di questo esercizio ho seguito e commentato il procedimento visto a lezione con uno dei docenti.

Tale procedimento differisce con quanto visto nelle slide ma ciò non toglie che sia scorretto, anzi! Lo reputo comunque corretto e un buon esercizio.

Ad ogni modo, quello presente sulle slide resta corretto in quanto, nel caso del calcolo del tempo di salita/discesa (definito come il tempo necessario per far variare l'uscita tra il 10% e il 90% del valore finale e dunque, a transizione già iniziata) non ha senso guardare il percorso dagli ingressi all'uscita ma basta guardare quanto tempo impiega l'ultima porta logica (o circuito nel caso in cui lo implementiamo a mano come sotto) a caricare il carico.

Dunque, se chiedete a me, entrambi i procedimenti sono corretti; Il tutto sta nell'implementare la funzione logica a mano o con porte logiche esistenti...

### Obiettivo 1 - Implementazione di funzione logica con **CMOS**

Implementare, tramite porte CMOS, la seguente funzione logica.

$$U = \overline{A} \cdot \overline{B} + \overline{C \cdot D}$$

Come visto nella sezione di teoria relativa all'<u>implementazione delle porte logiche</u> CMOS, è possibile implementare una funzione logica grazie a un circuito con rete di pull down e rete di pull up. La via più conveniente è solitamente quella di partire dalla rete di pull-down (nMOS).

Per far ciò, è necessario avere la funzione logica U scritta in maniera tale che sia completamente negata. Per renderlo possibile, è necessario utilizzare le leggi di De Morgan per ricondurci a tale forma ed, eventualmente, ricorrere a una doppia negazione.

#### **▼ Utilizzo delle leggi di De Morgan**

Ricordiamo le leggi di De Morgan:

$$\overline{A \cdot B} = \overline{A} + \overline{B}$$

$$\overline{A} \cdot \overline{B} = \overline{A + B}$$

Da queste, possiamo ricavare:

$$U = \overline{A + B} + \overline{C \cdot D}$$

### **▼** Utilizzo della doppia negazione

Utilizziamo la doppia negazione:

$$U = \overline{\overline{U}} = \overline{\overline{\overline{A} + B} + \overline{C \cdot D}}$$

Concentriamoci, per il momento, su  $\overline{\overline{A+B}+\overline{C\cdot D}}$ , notando che è stata rimossa una negazione dalla definizione di U, in modo da visualizzare meglio cosa succede.

$$egin{cases} X = \overline{A+B} \ Y = \overline{C\cdot D} \end{cases}$$

Si ha, quindi, che:

$$\overline{U} = \overline{\overline{A+B}} \cdot \overline{\overline{C \cdot D}} = (A+B) \cdot (C \cdot D)$$

Ricordiamo, però, che che precedentemente è stata rimossa una negazione, perciò:

$$U = \overline{\overline{U}} = \overline{(A+B)\cdot (C\cdot D)}$$

Otteniamo pertanto il <u>circuito CMOS equivalente</u> che implementa tale funzione logica:

### Obiettivo 2 - Tempi di salita e di discesa

Determinare i tempi di salita e discesa minimi, sapendo che  $R_{\rm ON}=20~{\rm k}\Omega$  e che l'uscita U è collegata ad un carico di  $50~{\rm fF}$  (50 femtofarad).



Circuito CMOS equivalente che implementa la funzione logica  $U=\overline{\overline{\overline{U}}}=\overline{(A+B)\cdot(C\cdot D)}$ 

#### **▼** Calcolo del tempo di salita

Come visto nell'esercizio 1, per calcolare il tempo di salita è necessario guardare la rete di Pull Up (quella dove sono presenti i P-MOS).

Per il calcolo del tempo di salita minimo  $t_{
m rise,min}$  è necessario considerare il maggior numero di percorsi possibili e, visto che quando i PMOS sono "accesi", cioè fanno passare corrente, li possiamo considerare dei resistori con resistenza  $R_{ON}$ , conviene considerare come percorso "minimo":

$$egin{align} R_{
m eq, \, min} &= (R_A + R_B) \|R_C\| R_D \ &= 2R \|(R\|R) = 2R \|rac{R}{2} \ &= rac{rac{R}{2} \cdot 2R}{rac{R}{2} + 2R} = rac{2R^2}{5R} = rac{2}{5}R \end{array}$$

Ci viene detto nel testo che il carico dell'uscita (rappresentato come una freccia verso destra) ha capacità pari a  $C=50~{
m fF}$ . Sapendo che  $t_{rise}=2.2 au_{
m rise}$ , possiamo calcolare:

$$t_{
m rise,min} = 2.2 au_{
m rise,\,min} = 2.2R_{
m eq,\,min} \cdot C = 2.2igg(rac{2}{5}RCigg) = 0.88~
m ns$$

Il calcolo del tempo di salita massimo differisce solo per il fatto che consideriamo il percorso peggiore che la corrente può attraversare (quello che farebbe impiegare più tempo). Chiaramente, questo percorso viene dato dall'attraversamento delle due resistenza A e B, senza considerare alcun parallelo.

$$R_{
m eq,\,max}=R_A+R_B=2R$$

$$t_{\rm rise, max} = 2.2 \tau_{\rm rise, \, max} = 2.2 R_{\rm eq, max} \cdot C = 2.2 (2RC) = 4.4 \; {
m ns}$$

### **▼** Tempo di discesa

Come visto nell'esercizio 1, per calcolare il tempo di discesa è necessario guardare la rete di Pull Down (quella dove sono presenti gli N-MOS).

Per il calcolo del tempo di discesa minimo è necessario considerare il maggior numero di percorsi possibili e, visto che quando gli NMOS sono "accesi", cioè fanno passare corrente, li possiamo considerare dei resistori con resistenza  $R_{ON}$ , conviene considerare come percorso "minimo":

$$egin{align} R_{ ext{eq,min}} &= (R_A \| R_B) + R_C + R_D \ &= rac{R}{2} + 2R = rac{5}{2}R \ \end{split}$$



Circuito CMOS equivalente che implementa la funzione logica  $U=\overline{\overline{\overline{U}}}=\overline{(A+B)\cdot(C\cdot D)}.$ 

Ci viene detto che il carico dell'uscita (rappresentato come una freccia verso destra) ha capacità pari a  $C=50~{
m fF}$ . Sapendo che  $t_{
m fall}=2.2 au_{
m fall}$ , possiamo calcolare:

$$t_{
m fall,min} = 2.2 au_{
m fall,\,min} = 2.2R_{
m eq,\,min}\cdot C = 2.2igg(rac{2}{5}RCigg) = 5.5 \; 
m ns$$

Il calcolo del tempo di discesa massimo differisce solo per il fatto che consideriamo il percorso peggiore che la corrente può attraversare (quello che farebbe impiegare più tempo). Chiaramente, questo percorso viene dato dall'attraversamento delle due resistenza A o B e dalla serie di C e D.

$$R_{
m eq,max} = R_A + R_C + R_B = 3R$$

$$t_{
m fall, max} = 2.2 au_{
m fall, \ max} = 2.2 R_{
m eq, max} \cdot C = 2.2 (3RC) = 6.6 \; 
m ns$$

## Esercizio 3 - Circuito sequenziale CMOS

- ▼ Creatori originali: @Gianbattista Busonera, @Francesco Ambrosino
  - @<utente> (<data>): <descrizione della modifica>

### Descrizione dei parametri del circuito in esame

Nel <u>circuito in esame</u>, i FF hanno  $T_{
m CK-Q}=0.1~{
m ns}$ ,  $T_{
m SU}=0.15~{
m ns}$  e capacità di ingresso  $C_{
m in}$ .

$$C_{\rm in}=20~{
m fF}$$

Le due porte logiche combinatorie sono di tipo CMOS, in cui tutti i MOS hanno resistenze

 $R_{
m ON}$ , capacità di gate  $C_{
m g}$ ,  $I_{
m off}$  e  $V_{
m DD}$ .

$$R_{
m ON} = 20~{
m k}\Omega$$
  $C_{
m g} = 5~{
m fF}$ 

$$I_{
m off}=10~{
m nA}$$
  $V_{
m DD}=1.8~{
m V}$ 



Circuito sequenziale CMOS di riferimento



La tensione di soglia  $V_T$  che riguarda la tensione in cui si commuta da uno stato alto/basso ad uno basso/alto non è specificata e, pertanto, possiamo assumerla per entrambi i casi implicitamente pari a:

$$V_T=rac{V_\infty-V_0}{2}=rac{V_\infty}{2}$$

Questa situazione semplifica la trattazione e i calcoli:

$$egin{align} V_{
m c}({
m t}) &= V_{\infty} + (V_0 - V_{\infty}) e^{-rac{t}{ au}} = V_{
m T} = rac{V_{\infty}}{2} \ &e^{-rac{t}{ au}} &= rac{V_{
m T} - V_{\infty}}{V_0 - V_{\infty}} = rac{V_{\infty}/2 - V_{\infty}}{-V_{\infty}} = rac{1}{2} \ &t = \ln 2 au = 0.69 au \ \end{split}$$

Questo è un risultato notevole, da ricordare perché utilizzato sempre quando il valore della tensione  $V_{\rm T}$  non è reso noto dai dati del testo.

## Obiettivo 1 - Ritardi di propagazione CMOS

Lo svolgimento è simile a quello fatto nell'esercizio 1 obiettivo 2.2.

Calcolare i ritardi  $t_{
m p,\,L o H,\,max}$  e  $t_{
m p,\,H o L,\,max}$  della porta NAND e NOR.

Per quanto appena discusso, si userà in entrambi i casi:

$$t = 0.69 \tau = 0.69 \cdot R_{
m eq} \cdot C_{
m carico}$$



Rappresentazione porta NAND in serie con porta NOR con condensatori

#### **▼ Porta NAND**

Si ha  $C_{
m carico}=2C_{
m g}$ , poiché all'uscita della porta NAND c'è solo il parallelo dei condensatori nel punto identificato dalla targa C (si tratta di un NMOS e di un PMOS), che equivale alla somma delle capacità  $C_{
m g}$ , per questo  $C_{eq}$  non vale  $4C_{q}$ .

Studiamo i due casi:

• caso  $L \to H$ :

Guardando la PUN della NAND, per il calcolo delle resistenze equivalenti possiamo prendere una sola resistenza o il parallelo delle due resistenze, come sappiamo dall'<u>esercizio 1</u>.

Per il calcolo della  $R_{
m eq, \, max}$  dobbiamo evitare i paralleli, poiché diminuiscono il valore totale della resistenza equivalente.

$$R_{
m eq,\,max}=R_{
m ON}$$

Si ottiene, quindi, il tempo di propagazione richiesto in transizione  $L\to H$  per la porta NAND come segue:

$$t_{\mathrm{p,\,L}
ightarrow\mathrm{H,\,max}}^{\mathrm{NAND}} = 0.69 \cdot R_{\mathrm{ON}} \cdot 2C_{\mathrm{g}} = 0.138 \; \mathrm{nS}$$

• caso  $H \to L$ :

Guardando la PDN della NAND, possiamo prendere solo la serie delle resistenze.

$$R_{
m eq,\,max}=2R_{
m ON}$$

Si ottiene, quindi, il tempo di propagazione richiesto in transizione  $H \to L$  per la porta NAND come segue:

$$t_{ ext{p, H}
ightarrow L, \, ext{max}}^{ ext{NAND}} = 0.69 \cdot 2R_{ ext{ON}} \cdot 2C_{ ext{g}} = 0.276 \; ext{nS}$$

#### **▼ Porta NOR**

Si ha  $C_{
m carico}=C_{
m in}$ , poiché all'uscita della porta NOR c'è il flip-flop D, il quale ha capacità di ingresso  $C_{
m in}$ .

Studiamo i due casi:

• caso  $L \to H$ :

Guardando la PUN della NOR, possiamo prendere solo la serie delle resistenze.

$$R_{
m eq. \, max} = 2R_{
m ON}$$

Si ottiene, quindi, il tempo di propagazione richiesto in transizione  $L \to H$  per la porta NOR come segue:

$$t_{\mathrm{p,\,L} 
ightarrow \mathrm{H,\,max}}^{\mathrm{NOR}} = 0.69 \cdot 2 R_{\mathrm{ON}} \cdot C_{\mathrm{in}} = 0.552 \; \mathrm{nS}$$

• caso  $H \to L$ :

Guardando la PDN della NOR, per il calcolo delle resistenze equivalenti possiamo prendere una sola resistenza o il parallelo delle due resistenze, come sappiamo dall'<u>esercizio 1</u>.

Per il calcolo della  $R_{
m eq,\ max}$  dobbiamo evitare i paralleli, poiché diminuiscono il valore totale della resistenza equivalente.

$$R_{\rm eq, \, max} = R_{
m ON}$$

Si ottiene, quindi, il tempo di propagazione richiesto in transizione  $H \to L$  per la porta NOR come segue:

$$t_{
m p,\,H o L,\,max}^{
m NOR} = 0.69\cdot R_{
m ON}\cdot C_{
m in} = 0.276~{
m nS}$$

## Obiettivo 2 - Frequenza massima del circuito

Calcolare la massima frequenza di clock del circuito  $F_{max}$ .



Detto in altri termini: qual è il tempo minimo di caso peggiore (il massimo) tempo per far propagare il segnale dalle porte logiche) che garantisce al circuito il corretto funzionamento?



E' necessario, pertanto, cercare il tempo minimo necessario all'attraversamento del percorso più lungo che connette due FF. In questo caso, prendiamo come riferimento l'uscita del FF-A e l'ingresso del FF-D, ma anche l'uscita del FF-B e l'ingresso del FF-D sarebbero adequate a tale scopo.

### **▼** Impostazione

Dobbiamo distinguere il tempo di arrivo massimo in due casi:

- propagazione di un segnale inizialmente basso da A o B (la porta NAND è sempre in stato alto se A = 0 o B = 0;
- propagazione di un segnale inizialmente alto (A = 1 e B = 1).





Transizione alto basso seguita da una basso alto

Transizione basso alto seguita da una alto basso.

La formula sacra da considerare per calcolare il tempo di clock minimo che garantisce il funzionamento del circuito è come segue:

$$t_{\rm arrivo} < t_{
m richiesto}$$

Definendo 
$$t_{
m arrivo} = t_{
m CK,q} + t_{
m percorso}$$
 e  $t_{
m richiesto} = T_{
m CK} - t_{
m setup}$ .

$$T_{
m CK} > t_{
m CK,Q} + t_{
m setup} + t_{
m percorso}$$

#### ▼ Propagazione di un segnale inizialmente alto

- Abbiamo assunto di partire dal caso in cui A o B siano 0 e, di conseguenza, la porta NAND dovrà passare da uno stato basso a uno alto (in quanto deve dare 1 come risultato);
- 2. Il tempo di propagazione massimo necessario ad attraversare il percorso tra A (o B) e la porta NAND è dato da  $t_{\mathrm{p,NAND,max}}^{\mathrm{L}\to\mathrm{H}}$ , calcolato nell'obiettivo 1 di questo esercizio;
- Adesso che siamo ad uno stato alto entriamo nella porta NOR, che darà un risultato sicuramente basso per come è implementata la porta NOR (se diamo un 1 in ingresso, quello della porta NAND, sicuramente darà un risultato basso);
- 4. Il tempo di propagazione massimo necessario ad attraversare il percorso tra la porta NAND e la porta NOR è dato da  $t_{\mathrm{p,NOR,max}}^{\mathrm{H}\to\mathrm{L}}$ , calcolato nell'obiettivo 1 di questo esercizio.

Otteniamo quindi:

$$t_{p,1} = t_{ ext{p,NAND,max}}^{ ext{L}
ightarrow H} + t_{ ext{p,NOR,max}}^{ ext{H}
ightarrow L} = 0.414 ext{ ns}$$

#### **▼** Propagazione di un segnale inizialmente basso

In questo caso, invece, non ci sono evidenti forzature dell'uscita della porta NOR, ma si cerca un tempo di caso peggiore, e quindi il maggior numero di transizioni non considerate finora:

$$t_{p,2} = t_{
m p,NAND,max}^{
m H
ightarrow L} + t_{
m p,NOR,max}^{
m L
ightarrow H} = 0.828~
m ns$$

#### ▼ Frequenza massima

In ogni caso, i tempi di propagazione saranno tali da mantenere una certa continuità tra stati logici:

- se la NAND passa da alto a basso, la NOR dovrà passare da basso ad alto;
- se la NAND passa da basso ad alto, la NOR dovrà passare da alto a basso.



Visualizzazione della relazione NAND-NOR definita

Tra i due tempi di propagazione  $t_{p,1}$  e  $t_{p,2}$ , sceglieremo il tempo maggiore. Dalla formula vista nella sezione di implementazione, si ottiene che  $T_{\rm CK,min}$  è definita come:

$$egin{aligned} T_{ ext{CK,min}} &= t_{ ext{CK,q}} + t_{ ext{setup}} + t_{ ext{LC,max}} \ &= 0.1 ext{ ns} + 0.15 ext{ ns} + t_{p,2} \ &= 0.1 + 0.15 + 0.828 ns = 1.078 ns \end{aligned}$$

Infine, si può calcolare la frequenza massima  $F_{
m max}$  come:

$$F_{
m max} = rac{1}{T_{
m CK,min}} = 928~{
m MHz}$$

## Obiettivo 3 - Valore massimo del tempo di hold



Per svolgere questo esercizio, si rimanda alla teoria: <u>LINK</u>.

Calcolare il valore massimo del tempo di hold ( $T_{
m H}$ ) dei flip-flop che consente di evitare violazioni.



Circuito sequenziale di riferimento

#### ▼ Determinazione del percorso più breve

Ci potrebbero venire in mente due alternative:

- 1. scegliere il percorso con la porta NAND e la porta NOR;
- 2. scegliere il percorso con la sola porta NOR.

Chiaramente, il secondo è un sottoinsieme del primo e, pertanto, sarà sicuramente lui il percorso più breve.



Visualizzazione del percorso più breve



Prima di considerare i due casi di transizione, è opportuno ricordare come è implementata una porta NOR.

Una porta NOR implementa, in genere, una funzione logica:

$$g(X,Y) = \overline{X+Y}$$

Si implementa, quindi, con un parallelo tra Xe Y nella PDN e una serie tra X e Y della PUN.



Visualizzazione della porta NOR implementata in CMOS

Il tempo di propagazione minimo è dato dal percorso che implementa la porta NOR, ed è definibile attraverso:

transizione da basso ad alto della NOR (L→H);

Per considerare il tempo necessario per passare da uno stato basso ad uno alto, di base è necessario guardare la PUN (rete P-MOS). Dal punto precedente otteniamo:

$$t_{
m p,NOR,\,min}^{
m L
ightarrow H}=0.276~
m ns$$

- transizione da alto a basso della NOR (HightarrowL):  $t_{p\ NOR,min}^{H->L}$ 

Per considerare il tempo necessario per passare da uno stato alto ad uno basso, di base è necessario guardare la PDN (rete N-MOS).

E' evidente che sia il tempo minimo di propagazione, in quanto è presente un parallelo e, di conseguenza:

$$R_{ ext{eq,min}} = R_{ ext{ON}} \| R_{ ext{ON}} = rac{R_{ ext{ON}}}{2}$$

Ricordando che il carico è un flip flop, di cui conosciamo la capacità equivalente in ingresso  $C_{\rm in}$  dai dati dell'esercizio, otteniamo:

$$t_{\mathrm{p,NOR,\,min}}^{\mathrm{H}\to\mathrm{L}} = 0.69 \cdot \tau = 0.69 \cdot R_{\mathrm{eq,min}} C_{\mathrm{carico}}$$
 (1)

$$=0.69rac{R_{
m ON}}{2}C_{
m in}=0.69\cdot 10~{
m k}\Omega\cdot 20~{
m fF}=0.138~{
m ns}~~~(2)$$

Il caso limite è presentato, dunque, dal tempo di propagazione in cui la porta NOR passa da uno stato alto ad uno basso, in quanto impiega meno tempo e, di conseguenza, potrebbe sporcare il dato memorizzato del flip flop prima che lo memorizzi completamente.

$$t_{
m p,LC,min} = t_{
m p,NOR,min}^{
m H
ightarrow L}$$

#### ▼ Calcolo del tempo di hold

La condizione da rispettare, di cui ricordiamo la <u>relativa lezione di teoria</u>, è la seguente:

$$t_{
m arrivo} > t_{
m richiesto}$$

L'equazione si espande come segue:

$$t_{\text{CK-Q}} + t_{\text{p,LC,min}} > t_{\text{hold}}$$
 (3)

$$t_{\text{hold}} \le t_{\text{CK-Q}} + t_{\text{p,NOR,min}}$$
 (4)

$$t_{\rm hold} \le 0.1 \; {\rm ns} + 0.138 \; {\rm ns}$$
 (5)

$$t_{\rm hold} \le 0.238 \; \rm ns \tag{6}$$

Si ottiene che il tempo massimo di hold vale:

$$t_{
m hold,max} = 0.238~
m ns$$

Nella sua soluzione sbaglia anche a considerare anche il tempo di propagazione della NAND ma a lezione ha considerato solo la NOR... P.S. (15/05/2025) Ho chiesto a Casu e ha confermato la mia soluzione.

### Obiettivo 4 - Potenza dinamica e statica

▼ Creatore originale: @Francesco Ambrosino



Per svolgere questo esercizio, si rimanda alla teoria: LINK.

Calcolare la potenza dinamica e statica consumata dalle due porte NAND e NOR nell'ipotesi che ogni ingresso abbia activity lpha=0.2 .



Circuito sequenziale di riferimento

#### **▼** Potenza statica (NAND)

Definiamo due visualizzazioni che torneranno utili nel capire il calcolo della potenza statica nella porta NAND.



Visualizzazione della porta NAND implementata in CMOS



Visualizzazione della porta NAND con le sole resistenze

Consideriamo le varie casistiche possibili per i valori di ingresso di A e B:

• A = 0, B = 0:

In questa configurazione le resistenze nella PDN sono circuiti aperti, mentre quelle nella PUN sono circuiti chiusi, essendo i valori di A e B negati nella PDN, e quindi diretti nella PUN.

La situazione è rappresentata nell'<u>immagine a lato</u>, da cui si evince che:

$$P_{ar{A},ar{B}} = V_{
m DD} \cdot I_{
m OFF}$$

• A = 0, B = 1 oppure A = 1, B = 0:



Rappresentazione del caso A=0, B=0

In queste configurazioni equivalenti la PDN globalmente risulta un circuito aperto (si noti come solo una delle 2 resistenze è un circuito aperto, ma sono in serie tra loro), mentre la PUN è costituita da una resistenza e un circuito aperto (che, essendo in parallelo tra loro, risultano equivalenti ad una resistenza).

La situazione è rappresentata nell'<u>immagine a lato</u>, da cui si evince che:

$$P_{\bar{A}.B} = P_{A.\bar{B}} = V_{\mathrm{DD}} \cdot I_{\mathrm{OFF}}$$

#### • A = 1, B = 1:

In questa configurazione le resistenze nella PDN sono circuiti chiusi, mentre quelle nella PUN sono circuiti aperti, portando ad una situazione speculare al  $\frac{\text{primo}}{\text{caso}}$ , essendo i valori di A e B diretti nella PDN, e quindi negati nella PUN.

La situazione è rappresentata nell'<u>immagine a lato</u>, da cui si evince che:

$$P_{A,B} = V_{
m DD} \cdot 2 I_{
m OFF}$$



Rappresentazione del caso A=1, B=0 e del caso A=0, B=1



Rappresentazione del caso A=1, B=1

Dati i valori della potenza per tutte le possibili configurazioni, calcoliamo la potenzia statica media per la porta NAND:

$$P_{ ext{s, media}}^{ ext{NAND}} = rac{3}{4} \cdot V_{ ext{DD}} \cdot I_{ ext{OFF}} + rac{1}{4} \cdot V_{ ext{DD}} \cdot 2I_{ ext{OFF}} = 22.5 \; ext{mW}$$

#### ▼ Potenza statica (NOR)

Definiamo due visualizzazioni che torneranno utili nel capire il calcolo della potenza statica nella porta NOR.





Visualizzazione della porta NOR con le sole resistenze

Visualizzazione della porta NOR implementata in CMOS

Il ragionamento è analogo a quanto discusso per la porta NAND.

Essendo le visualizzazioni con le sole resistenze della NAND e della NOR specchiate rispetto al punto di incontro di PDN e PUN, si avranno situazioni opposte per i casi con variabili entrambe concordi e stessa situazione per i casi con variabili discordi.

Consideriamo le varie casistiche possibili per i valori di ingresso di A e B:

• 
$$A = 0, B = 0$$
:

in questa configurazione le resistenze nella PDN sono circuiti aperti, mentre quelle nella PUN sono circuiti chiusi, essendo i valori di A e B negati nella PDN, e quindi diretti nella PUN.

Avendo i circuiti aperti della PDN in parallelo, si ha che:

$$P_{ar{A}.ar{B}} = V_{
m DD} \cdot 2I_{
m OFF}$$

• A = 0, B = 1 oppure A = 1, B = 0:

E' una situazione analoga al caso della porta NAND, quindi si ha che:

$$P_{ar{A}.B} = P_{A.ar{B}} = V_{
m DD} \cdot I_{
m OFF}$$

• A = 1, B = 1:

In questa configurazione le resistenze nella PDN sono circuiti chiusi, mentre quelle nella PUN sono circuiti aperti, essendo i valori di A e B diretti nella PDN, e quindi negati nella PUN.

Avendo i circuiti aperti della PUN in serie, si ha che:

$$P_{A,B} = V_{\mathrm{DD}} \cdot I_{\mathrm{OFF}}$$

Il calcolo della potenza statica media per la porta NOR è banale e superfluo, essendo i valori identici a quelli ottenuti per la NAND.

$$P_{ ext{s, media}}^{ ext{NOR}} = rac{3}{4} \cdot V_{ ext{DD}} \cdot I_{ ext{OFF}} + rac{1}{4} \cdot V_{ ext{DD}} \cdot 2I_{ ext{OFF}} = 22.5 ext{ mW} = P_{ ext{s, media}}^{ ext{NAND}}$$

#### ▼ Nota sulla potenza statica

Talvolta il testo potrebbe fornire informazioni esplicite circa la probabilità del verificarsi delle singole configurazioni. Qualora tali informazioni siano assenti, come nel caso di questo esercizio, si assumono le (in questo caso) 4 configurazioni equi-probabili e si procede al calcolo della potenza statica media utilizzando la media aritmetica, come fatto.

#### ▼ Potenza dinamica

Come formula generale, per la potenza dinamica  $P_d$  abbiamo la seguente:

$$P_{
m d} = f \cdot C \cdot V_{
m DD}^2$$

La traccia dell'esercizio ci fornisce un valore di activity ( $\alpha$ ), e quindi sappiamo che la nostra uscita non cambia stato in ogni periodo di clock, ma ogni Nperiodi.

Attraverso la relazione  $T=2NT_{\rm CK}$ , possiamo ottenere:

$$f=rac{1}{2N}f_{ ext{CK}}$$

con  $f_{\rm CK}=f_{\rm MAX}=928~{
m MHz}$ , calcolata all'<u>obiettivo 2</u>.



1 Si noti come, se l'uscita commutasse ogni periodo di clock, avremmo  $f=rac{1}{2}f_{ ext{CK}}$  e il testo dell'esercizio non ci avrebbe fornito un valore di lpha

Ricordando che  $\alpha=\frac{1}{N}$ , otteniamo la formula finale:

$$P_{
m d} = rac{0.2}{2} F_{
m MAX} \cdot C \cdot V_{
m DD}^2 = 0.1 F_{
m MAX} \cdot C \cdot V_{
m DD}^2$$

Essendo la tensione fornita dal testo e la frequenza massima un valore già calcolato, l'unica incognita da calcolare è la capacità di carico C, diversa per le due porte, ma calcolata già all'obiettivo 1.

Calcoliamo, quindi, l'effettiva potenza dinamica per le due porte:

porta NAND;

$$C_{
m NAND} = 2 C_{
m g}$$
  $P_{
m d}^{
m NAND} = 0.1 F_{
m MAX} \cdot 2 C_{
m g} \cdot V_{
m DD}^2 = 3 \ 
m mW$ 

porta NOR.

$$C_{
m NOR} = C_{
m in}$$
  $P_{
m d}^{
m NOR} = 0.1 F_{
m MAX} \cdot C_{
m in} \cdot V_{
m DD}^2 = 6 \ 
m mW$ 

Si ha che la potenza dinamica totale del circuito risulta essere:

$$P_{
m d,\,TOT}=P_{
m d}^{
m NAND}+P_{
m d}^{
m NOR}=9~{
m mW}$$