# Prova Finale di Reti Logiche

Flavio Rizzoglio (10611773) Gianluca Ruberto (10607366)

 $1~{\rm Aprile}~2021$ 

# Sommario

| 1 | Introduzione1.1Scopo del Progetto1.2Specifiche Progettuali1.3Interfaccia componente |    |
|---|-------------------------------------------------------------------------------------|----|
| 2 | Architettura                                                                        | 3  |
|   | 2.1 Datapath                                                                        | 3  |
|   | 2.2 Macchina a Stati                                                                | 4  |
|   | 2.3 Ottimizzazioni                                                                  | 6  |
| 3 | Risultati Sperimentali                                                              | 7  |
|   | 3.1 Sintesi                                                                         | 7  |
|   | 3.2 Simulazioni                                                                     | 8  |
|   | 3.2.1 Immagine con dimensioni massime                                               | 8  |
|   | 3.2.2 Immagine con dimensioni nulle                                                 | 8  |
|   | 3.2.3 Immagine con pixel tutti uguali                                               | 8  |
|   | 3.2.4 Immagine con un solo pixel                                                    | 9  |
|   | 3.2.5 Immagine con DELTA_VALUE 255                                                  | 9  |
|   | 3.2.6 Reset asincrono del circuito                                                  | 9  |
| 4 | Conclusioni                                                                         | .0 |

## 1 Introduzione

### 1.1 Scopo del Progetto

Il progetto è ispirato al metodo di equalizzazione dell'istogramma di una immagine. Questo metodo è pensato per ricalibrare il contrasto di una immagine quando l'intervallo dei valori di intensità sono molto vicini effettuandone una distribuzione su tutto l'intervallo di intensità, al fine di incrementare il contrasto. Di seguito in  $Figura\ 1$  e  $Figura\ 2$  alcuni esempi di funzionamento.

Figure 1: fonte Wikipedia

Figure 2: fonte towardsdatascience
Initial Image

Bistogram Equalized

256

256

256

256

256

256

### 1.2 Specifiche Progettuali

Nel progetto effettuato non è richiesta l'implementazione dell'algoritmo standard ma una sua versione semplificata. Infatti, l'algoritmo di equalizzazione semplificato usato verrà applicato ad immagini in scala di grigi a 256 livelli e funziona nel modo seguente:

```
DELTA_VALUE = MAX_PIXEL { MIN_PIXEL
SHIFT_LEVEL = (8 { FLOOR(LOG2(DELTA_VALUE +1)))
TEMP_PIXEL = (CURRENT_PIXEL_VALUE - MIN_PIXEL_VALUE) << SHIFT_LEVEL
NEW_PIXEL_VALUE = MIN( 255 , TEMP_PIXEL)</pre>
```

Dove MAX\_PIXEL\_VALUE e MIN\_PIXEL\_VALUE, sono il massimo e minimo valore dei pixel dell'immagine, CURRENT\_PIXEL\_VALUE è il valore del pixel da trasformare, e NEW\_PIXEL\_VALUE è il valore del nuovo pixel. Le dimensioni dell'immagine, ciascuna di dimensione di 8 bit, sono memorizzate in una memoria con indirizzamento al byte partendo dalla posizione zero: il byte in posizione

0 si riferisce al numero di colonne (N-COL), il byte in posizione 1 si riferisce al numero di righe (N-RIG). I pixel dell'immagine, ciascuno di 8 bit, sono memorizzati in memoria con indirizzamento al byte partendo dalla posizione 2. I pixel della immagine equalizzata, sempre di 8 bit, sono memorizzati in memoria con indirizzamento al Byte partendo dalla posizione calcolata nel modo seguente: 2+(N-COL\*N-RIG).

### 1.3 Interfaccia componente

Il componente descritto ha la seguente interfaccia:

```
entity project_reti_logiche is
     port (
                     : in std_logic;
           i_clk
           i_rst
                     : in std_logic;
           i_start : in std_logic;
                     : in std_logic_vector(7 downto 0);
           o_address : out std_logic_vector(15 downto 0);
           o_done
                     : out std_logic:
           o_en
                     : out std_logic;
           o_we
                     : out std_logic;
                     : out std_logic_vector (7 downto 0)
           o_data
     );
end project_reti_logiche;
```

In cui abbiamo i segnali:

- i\_clk: Segnale di CLOCK in ingresso generato dal test bench corrente;
- i\_rst: Segnale di RESET che inizializza la macchina, rendendola pronta a ricevere il primo segnale di START;
- i\_start: Segnale di START generato dal test bench;
- i\_data: Segnale (vettore) che arriva dalla memoria in seguito ad una richiesta di lettura;
- o\_address: Segnale (vettore) di uscita che manda l'indirizzo alla memoria;
- o\_done: Segnale di uscita che comunica la fine dell'elaborazione e il dato di uscita scritto in memoria;
- o\_en: Segnale di ENABLE da dover mandare alla memoria per poter comunicare (sia in lettura che in scrittura);
- o\_we: Segnale di WRITE ENABLE da dover mandare alla memoria per poterci scrivere. Deve essere uguale a 1 per scrittura in memoria e 0 per lettura da memoria:
- o\_data: Segnale (vettore) di uscita dal componente verso la memoria.

# 2 Architettura

Per realizzare il progetto è stato deciso di sfruttare una architettura con un datapath e una macchina a stati che ne controlli il flusso. Di seguito viene spiegato il funzionamento di tali componenti.

### 2.1 Datapath

Il datapath è così formato (Figura 3)

1, 2, 200d

16 bits | reg\_2 | 15 bits | reg\_4 | 15 bits | reg\_4 | 15 bits | reg\_5 | 15 bits | reg\_5 | 15 bits | reg\_6 | 15 bits | reg\_7 |

Figure 3: Datapath

La sezione del datapath comprendente il registro reg\_4, il multiplexer, il sommatore e un comparatore implementa un ciclo di conteggio usato sia in lettura che in scrittura.

La sezione composta da reg\_5, reg\_max, reg\_min e i due comparatori im-

plementa la ricerca di massimo e minimo. Il loro risultato viene utilizzato per calcolare il DELTA\_VALUE e SHIFT\_LEVEL, come è visibile nella parte inferiore del datapath.

La logica di equalizzazione dei pixel, invece, è presente nella sezione del datapath a destra del registro reg\_old\_val.

# 2.2 Macchina a Stati

La macchina a stati utilizzata è così formata (Figura 4):



Figure 4: Macchina a stati

Innanzitutto va precisato che la macchina a stati non è certamente minima e potrebbe essere ulteriormente ottimizzata (vedi sezione Ottimizzazioni). Passiamo dunque alla descrizione del ruolo e del funzionamento di ogni singolo stato:

- **START**: Attendo che il segnale i\_start diventi uguale a uno per poter iniziare ad equalizzare l'immagine;
- LOAD\_COL: Carico nel registro apposito (reg\_1) la dimensione delle colonne;
- LOAD\_RIG: Carico nel registro apposito (reg\_2) la dimensione delle righe;
- MULT: Calcolo la dimensione totale dell'immagine e la carico in un apposito registro (reg\_3) che terrò salvato per utilizzi successivi;
- LOAD\_COUNTER: Carico la dimensione totale dell'immagine (per il ciclo di conteggio) e il primo pixel in due specifici registri (rispettivamente reg\_4 e reg\_5). A questo punto, se la dimensione dell'immagine è uguale a zero (edge case) passo direttamente allo stato FINISH;
- LOAD\_FIRST\_PIXEL: Prendo il primo pixel caricato e lo imposto come massimo e minimo corrente in modo da facilmente effettuare i controlli successivi. Inoltre se l'immagine è composta da un solo pixel, passo allo stato SET\_DELTA\_and\_COUNTER;
- READ\_PIXEL\_1: In questo stato leggo i pixel e li carico nel registro req\_5 per poi effettuarne il confronto con i massimi e minimi correnti;
- READ\_CONTROL: Effettuo il controllo con i massimi e minimi correnti e a seconda del risultato, scelgo se proseguire nello stato NEW\_MAX in caso di massimo, NEW\_MIN in caso di minimo. In caso non debba aggiornare massimi o minimi, passo a READ\_PIXEL\_1 o in SET\_DELTA\_and\_COUNTER quando ho letto tutti i pixel;
- NEW\_MAX: Nel caso in cui raggiunga questo stato, carico il pixel corrente nel registro apposito che salva il pixel massimo (reg\_max). Se il ciclo di conteggio è terminato, passo allo stato SET\_DELTA\_and\_COUNTER, altrimenti torno torno in READ\_PIXEL\_1;
- NEW\_MIN: Nel caso in cui raggiunga questo stato, carico il pixel corrente nel registro apposito che salva il pixel minimo (reg\_min). Se il ciclo di conteggio è terminato, passo allo stato SET\_DELTA\_and\_COUNTER, altrimenti torno torno in READ\_PIXEL\_1;
- SET\_DELTA\_and\_COUNTER: Calcolo il DELTA\_VALUE e lo carico nel registro reg\_delta\_value. Imposto inoltre i parametri per reiniziare il ciclo di conteggio così da effettuare correttamente la scrittura in memoria;

- **SET\_SHIFT\_LEVEL**: Calcolo lo SHIFT\_LEVEL necessario per la equalizzazione e lo carico nel registro reg\_shift\_level. Carico inoltre il primo pixel nel registro reg\_old\_val, pronto per l'equalizzazione;
- **READ\_PIXEL\_2**: Equalizzo il pixel precedentemente caricato nel registro reg\_old\_val e assegno il valore calcolato al registro reg\_temp\_pixel. Contemporaneamente (alla fine del ciclo di clock) carico il pixel successivo in reg\_old\_val;
- WRITE\_CONTROL: Controllo che il pixel appena equalizzato non sia maggiore di 255 (overflow) e di conseguenza scelgo in quale stato proseguire (guardando il segnale o\_overflow);
- WRITE\_255: Scrivo su o\_data 255 a causa dell'overflow. Se ho finito i pixel da equalizzare vado allo stato FINISH, altrimenti proseguo in SET\_NEW\_WRITE\_ADDRESS:
- WRITE\_EQUALIZED\_PIXEL: Scrivo su o\_data gli 8 bit meno significativi del contenuto di reg\_temp\_pixel. Se ho finito i pixel da equalizzare vado allo stato FINISH, altrimenti proseguo allo statto successivo SET\_NEW\_WRITE\_ADDRESS;
- **SET\_NEW\_WRITE\_ADDRESS**: Imposto il giusto o\_address per effettuare correttamente l'operazione di lettura e contemporaneamente proseguo con il ciclo di conteggio;
- FINISH: Imposto il segnale o\_done a uno e aspetto che il segnale i\_start vada a zero per tornare allo stato START ed essere pronto a leggere la prossima immagine o terminare l'esecuzione.

### 2.3 Ottimizzazioni

Nella prima versione del progetto, o\_address veniva aggiornato in ogni stato basandosi sul valore dello stesso all'indirizzo precedente. Come si può intuire questo dava origine a diversi latch e quindi abbiamo implementato una funzione che le lega l'indirizzo allo stesso allo stato.

Ulteriori ottimizzazioni si sono concentrate sulla riduzione del numero di stati (soprattutto all'interno dei cicli) nella macchina a stati e sulla riduzione del numero di componenti di memoria nel datapath.

# 3 Risultati Sperimentali

### 3.1 Sintesi

La sintesi procede senza problemi, senza errori o warning di alcun tipo. Immettendo il comando **report utilization** nella TCL Console di Vivado è possibile ottenere un report comprensivo di diversi dettagli utili sul progetto:

Figure 5: comando report\_utilization

| Site Type             | I   | Used | 1 | Fixed | 1  | Available | I | Util% |
|-----------------------|-----|------|---|-------|----|-----------|---|-------|
| Slice LUTs*           | ı   | 314  | 1 | 0     | 1  | 134600    | 1 | 0.23  |
| LUT as Logic          | I   | 314  | 1 | 0     | 1  | 134600    | Ī | 0.23  |
| LUT as Memory         | 1   | 0    | 1 | 0     | 1  | 46200     | I | 0.00  |
| Slice Registers       | I   | 119  | 1 | 0     | 1  | 269200    | I | 0.04  |
| Register as Flip Flop | I   | 119  | 1 | 0     | 1  | 269200    | I | 0.04  |
| Register as Latch     | I   | 0    | 1 | 0     | ١  | 269200    | 1 | 0.00  |
| F7 Muxes              | I   | 0    | 1 | 0     | 1  | 67300     | I | 0.00  |
| F8 Muxes              | I   | 0    | 1 | 0     | 1  | 33650     | I | 0.00  |
| +                     | -+- |      |   |       | _+ |           |   |       |

La sezione Slice Logic del **report utilization** illustra il tipo di componenti usati: è possibile notare, come facilmente prevedibile data la specifica del progetto, che la percentuale di utilizzo dei vari tipi di componenti è molto bassa e che il circuito non ha Latch.

Il comando **report timing**, invece, fornisce informazioni riguardo al timing del circuito. Di seguito in  $Figura\ 6$  un riassunto dell'output del comando:

Figure 6: riassunto comando report\_timing

| 95              | Slack (MET): | Requirement: | Data Path Delay:<br>7.474ns |  |  |  |
|-----------------|--------------|--------------|-----------------------------|--|--|--|
| Max Delay Paths | 92.408ns     | 100.000ns    |                             |  |  |  |
| Min Delay Paths | 0.167ns      | 0.000ns      | 0.295ns                     |  |  |  |

Abbiamo scelto come required time 100ns in accordo con le specifiche. Nella sezione Max Delay Path è possibile trovare informazioni riguardanti il percorso critico. Lo slack è di 92.408ns e di conseguenza il percorso critico risulta essere 7.474ns, perfettamente in linea con il periodo di clock richiesto.

### 3.2 Simulazioni

Le prime simulazioni effettuate sono state quelle presenti nella documentazione, successivamente prima ancora dei corner case abbiamo testato oltre dodicimila immagini diverse, di varie dimensioni e con distribuzioni di pixel differenti, utilizzando uno script per generare il tutto. Successivamente sono stati analizzati i seguenti casi limite:

- Immagine con dimensioni massime;
- Immagine con dimensioni nulle;
- Immagine con pixel tutti uguali;
- Immagine con un solo pixel;
- Immagine con DELTA\_VALUE 255;
- Reset asincrono del circuito.

È bene precisare che le immagini sono state testate consecutivamente, a dimostrazione che il circuito è in grado di continuare a lavorare dopo aver processato un'immagine.

#### 3.2.1 Immagine con dimensioni massime

Per quanto un'immagine con dimensioni massime non sia un caso effettivamente complicato è necessario testare anche questa condizione poiché ci ritroviamo al limite del dominio di input.

### 3.2.2 Immagine con dimensioni nulle

In questo testbench sono state testate tutte e tre le possibilità che permettono di avere un'immagine a dimensioni nulle, ovvero:

- Immagine 0x0;
- Immagine 0xN;
- Immagine Nx0.

Anche in questo caso abbiamo scelto di testare questa casistica poiché al limite del dominio di input.

### 3.2.3 Immagine con pixel tutti uguali

Questo testbench rappresenta un caso particolare poiché è al limite del dominio del DELTA\_VALUE. Sono stati testati diversi sotto casi:

• Immagine con pixel tutti uguali a 0;

- Immagine con pixel tutti uguali a 255;
- Immagine con pixel tutti uguali a N (dove N è un numero generico tra 0 e 255).

Ovviamente ogni volta l'immagine equalizzata risultava di tutti 0, risultato della versione semplificata dell'algoritmo di equalizzazione dell'istogramma.

#### 3.2.4 Immagine con un solo pixel

Abbiamo scelto di testare immagini di dimensione 1x1 poiché rappresentano il limite del dominio che viene effettivamente processato e, in quanto sotto caso banale dell'immagine con pixel tutti uguali, è necessario che il risultato sia un unico pixel di valore 0.

#### 3.2.5 Immagine con DELTA\_VALUE 255

L'immagine contenente sia pixel a 0 che pixel a 255 rappresenta un caso limite del dominio di DELTA\_VALUE, in questo caso l'immagine equalizzata è uguale all'immagine di partenza.

#### 3.2.6 Reset asincrono del circuito

Questo testbench verifica che durante l'equalizzazione di un'immagine generica, in caso di reset, il circuito è in grado di riportarsi allo stato di partenza, riuscendo poi a ripartire successivamente in tranquillità.

# 4 Conclusioni

Il componente passa tutti i testbench precedentemente descritti sia in fase di pre-sintesi che un fase di post-sintesi, realizzando quindi un circuito in grado di equalizzare immagini in scala di grigi a 256 livelli.

Come conclusione finale, il VHDL ci è sembrato un linguaggio molto particolare, infatti non è un semplice linguaggio di programmazione ma un linguaggio di descrizione hardware. Questo ci ha obbligato a ragionare in modo molto diverso e sarà sicuramente utile per il futuro.