# Szintézis attributumok és constraint-ek

• BLACK BOX: forrás szinten nem adott modul (pl. szintetizált huzalozási lista)

```
attribute black_box : string;
attribute black_box of beh : architecture is yes;
```

CLOCK\_BUFFER\_TYPE

```
entity test is port(
  in1 : std_logic_vector (8 downto 0);
  clk : std_logic;
  out1 : std_logic_vector(8 downto 0));
  attribute clock_buffer_type : string;
  attribute clock_buffer_type of clk: signal is "BUFR";
end test;
```

• Értékek: "BUFG", "BUFH", "BUFIO", "BUFMR", "BUFR" or "none"

• EXTRACT\_RESET: FF reset bemenet használat

```
signal my_reg : std_logic;
attribute extract_reset : string;
attribute extract_reset of my_reg: signal is "no";
```

• DIRECT\_RESET: reset jel direct megadása

```
attribute direct_reset : string;
attribute direct_reset of rst: signal is "yes";
```

• EXTRACT\_ENABLE: FF CE bemenet használat

```
signal my_reg : std_logic;
attribute extract_enable : string;
attribute extract_enable of my_reg: signal is "no";
```

• DIRECT\_ENABLE: CE jel direct megadása

```
attribute direct_enable : string;
attribute direct_enable of en_0: signal is "yes";
```

## ASYNC\_REG

- Szinronizáció: az adat nem szinkron a mintavételező órajellel
- Az attributum hatására a szinkronizáló FF-kat a leehtő legközelebb helyezi el egymáshoz

```
attribute ASYNC_REG : string;
attribute ASYNC_REG of sync_regs : signal is "TRUE";
```

• SHREG\_EXTRACT: shift regiszter felismerés

```
attribute shreg_extract : string;
attribute shreg_extract of my_srl : signal is "no";
```

• SRL\_STYLE: shift regiszter implementáció

```
attribute srl_style : string;
attribute srl_style of my_srl : signal is "reg_srl_reg";
```

- "register": CLB FF-kat használ
- "srl": minden bit LUT SRL-ben
- "srl\_reg": utolsó bit CLB FF-ban, többi SRL-ben
- "reg\_srl": első bit CLB FF-ban, többi SRL-ben
- "reg\_srl\_reg": első és utolsó bit CLB FF-ban, többi SRL-ben
- "block": BRAM-ban

- DONT\_TOUCH: jel megtartása a szintézis/implementáció során
  - Hatása: szintézis és place & route
  - Használható belső jeleken

```
signal sig1 : std_logic;
attribute dont_touch : string;
attribute dont_touch of sig1 : signal is "true";
```

Vagy entity-n/module-on

```
entity example is port (
  clk : in std_logic;
  in1 : in std_logic;
  out1 : out std_logic
);
attribute dont_touch : string;
attribute dont_touch of example : entity is "yes";
end example;
```

#### KEEP

• Hatása cask a szintézisre van, belső jeleken használható

```
signal signal0 : std_logic;
attribute keep : string;
attribute keep of signal0 : signal is "true";
....
signal0 <= in1 and in2;
out1 <= signal0 and in3;</pre>
```

- KEEP\_HIERARCHY: hierarchia (portok) megtartása
  - Architecture-re/module-ra adható meg

```
entity test is port(
  in1 : std_logic_vector (8 downto 0);
  clk : std_logic;
  out1 : std_logic_vector(8 downto 0)
);
end test;

architecture rtl of test is
attribute keep_hierarchy : string;
attribute keep_hierarchy of rtl : entity is "yes";
.....
end rtl;
```

#### KEEP\_HIERARCHY

• Példányosításnál:

```
entity test is port(
 in1 : std logic vector (8 downto 0);
clk : std logic;
 out1 : std logic vector(8 downto 0)
);
end test;
architecture rtl of test is
attribute keep hierarchy : string;
attribute keep hierarchy of inst0 : entity is "yes";
begin
inst0: entity work.submodule(rtl)
port map (
  clk => clk,
  in0 \Rightarrow in1,
  out1 => out1);
end rtl;
```

### MARK\_DEBUG

• Belső jelekre, portokra adható meg

```
signal debug_wire : std_logic;
attribute MARK_DEBUG : string;
attribute MARK_DEBUG of debug_wire : signal is "TRUE";
```

 A megadott jeleket automatikusan hozzáadja a logikai analizátorhoz a "Configure Debug" beállításánál (tehát nem kell megkeresni a szintetizált huzalozási listában)

#### FSM\_ENCODING

```
type count_state is (zero, one, two, three, four, five, six, seven);
signal my_state : count_state;
attribute fsm_encoding : string;
attribute fsm_encoding of my_state : signal is "sequential";
```

- Értékek: "one\_hot", "sequential", "johnson", "gray", "auto", vagy "none"
- FSM\_SAFE\_STATE

```
type count_state is (zero, one, two, three, four, five, six, seven);
signal my_state : count_state;
attribute fsm_safe_state : string;
attribute fsm_safe_state of my_state : signal is "power_on_state";
```

 NEM preferált, inkább kód szinten biztonságos állapotgépet kell írni!

#### IOB: I/O FF-k használata

```
signal sig1:std_logic;
attribute IOB: string;
attribute IOB of sig1 : signal is "true";
```

#### IO\_BUFFER\_TYPE

```
entity example is port(
  in1 : std_logic_vector (8 downto 0);
  clk : std_logic;
  out1 : std_logic_vector(8 downto 0)
);
  attribute io_buffer_type : string;
  attribute io_buffer_type of out1: signal is "none";
  end example;
```

- none: letiltja a bufferek automatikus példányosítását
- Ha almodulként akarunk beilleszteni egy szintetizált huzalozási listát, akkor kell

### RAM\_STYLE

```
type marray is array (511 downto 0) of std_logic_vector(35 downto 0);
signal memory : marray;
attribute ram_style : string;
attribute ram_style of memory : signal is "distributed";
```

• Értékek: "block", "distributed", "registers", "ultra"

## RAM\_DECOMP

 BRAM "vertikális" kaszkádosítása → nagyobb erőforrás igény, csökkenő fogyasztás

```
type marray is array (2047 downto 0) of std_logic_vector(35 downto 0);
signal memory : marray;
attribute ram_decomp : string;
attribute ram_decomp of myram : signal is "power";
```

• Eredmény: 2 db 1Kx36 BRAMs

ROM\_STYLE

```
attribute rom_style : string;
attribute rom_style of myrom : signal is distributed;
```

• Értékek: block, dsitributed

## USE\_DSP

```
attribute use_dsp : string;
attribute use_dsp of P_reg : signal is "no";
```

- Tipikusan a szorzást használó aritmetikai funkcióknál automatikusan DSP-t használ (kivéve kis bitszélesség, vagy konstanssal szotzás)
- Csak összeadás DSP-ben implementálásához általában kell az attributum

## Relatív elhelyezési constraint

```
attribute u set : string;
attribute u set of XORCY L DW: label is ("SET" & str(NUM, 10));
attribute u set of REG OUT DW: label is ("SET" & str(NUM, 10));
attribute rloc: string;
attribute rloc of XORCY L DW : label is "X0Y0";
attribute rloc of REG OUT DW : label is "X0Y0";
muxcy out(0) <= '0';
GEN MUXCY:
for I in 0 to DW generate
\max sel(I) \le (not op a(I)) \times (not op b(I); -- op a != op b
MUXCY L i : MUXCY L port map(
  LO => muxcy out(I+1),
  CI => muxcy out(I),
  DI \Rightarrow op a(I),
  S \Rightarrow mux sel(I);
end generate;
XORCY L DW: XORCY L port map (
  LO => sub res(DW),
  CI => muxcy out(DW+1),
  LI => mux sel(DW) );
REG OUT DW: FDCE port map (
  Q \Rightarrow res(DW),
  C \Rightarrow clk
  CE \Rightarrow en,
  CLR => '0',
  D => sub res(DW));
```

PACKAGE\_PIN

set\_property PACKAGE\_PIN U16 [get\_ports clk]

IOSTANDARD

set\_property IOSTANDARD LVCMOS25 [get\_ports clk]

PULLUP, PULLDOWN, KEEPER

set\_property PULLUP true [get\_ports i2c\_scl]

• SLEW: SLOW, FAST, (MEDIUM – US HP bank)

set\_property SLEW FAST [get\_ports clk\_out]

DRIVE\_STRENGTH

set\_property DRIVE\_STRENGTH 12 [get\_ports clk\_out]

- Fizikai területek kijelölése (PBLOCKS)
  - GUI-n is be lehet rajzolni

```
create_pblock Pblock_usbEngine
add_cells_to_pblock [get_pblocks Pblock_usbEngine] [get_cells -quiet [list usbEngine1]]
resize_pblock [get_pblocks Pblock_usbEngine] -add {SLICE_X8Y105:SLICE_X23Y149}
resize_pblock [get_pblocks Pblock_usbEngine] -add {DSP48_X0Y42:DSP48_X1Y59}
resize_pblock [get_pblocks Pblock_usbEngine] -add {RAMB18_X0Y42:RAMB18_X1Y59}
resize_pblock [get_pblocks Pblock_usbEngine] -add {RAMB36_X0Y21:RAMB36_X1Y29}
```

• A logika PBLOCK-okba rendezése nem egyértelmű, javíthat az elhelyezésen és időzítésen, de sokszor rosszabb, mint az automatikus place&route!

- Elsődleges órajelek
  - 10 ns periódusidő
  - Rise @ 0 ns, fall @ 5 ns



create\_clock -name clk -period 10.0 -waveform {0.0 5.0} [get\_ports clk\_p]

- Differenciális órajel bemenetek esetén a P labra kell megadni.
- MINDEN BEMENETI ÓRAJELRE KÖTELEZŐ!!!!
- Automatikusan generált órajel constraint-ek
  - PLL, MMCM
  - BUFR

#### Generated

• Ha az órajelet egyedi logika generálja (nem javasolt!)

```
process(clk)
begin
if (clk'event and clk='1') then
   reg_d2 <= not reg_d2;
end if;
end process;</pre>
```

- Constraint: A FF kimenete felezett frekvenciájú
  - Szintézis során a HDL kód jelneveihez egy "\_reg" végződés kerül!

create\_generated\_clock -name clkdiv2 -source [get\_ports clk] -divide\_by 2 [get\_pins reg\_d2\_reg/Q]

- Órajel csoportok (clock groups)
  - Szinkron
    - A különböző órajelek forrása ugyanaz (pl. ugyanaz az oszcillátor)
  - Aszinkron
    - Az egyes órajelek egymáshjoz képesti fázisa nem meghatározható
  - Az időzítés analízis 1000 órajel alatt kalkulált legrosszabb értékkel számol



- Azinkron órajel csoportok
  - Pl. clk0 és clk1 között

 $set\_clock\_groups \text{ -name async\_clk0\_clk1 -asynchronous -group \{clk0\} -group \{clk1\}}$ 

 Az időzítés analízis nem vizsgálja a két órajel tartomány közötti adatutakat

- Bemeneti órajel jitter
  - Belül generált órajelekre automatikusan számítódik

set\_input\_jitter [get\_clocks -of\_objects [get\_ports clk]] 0.1

#### Bemeneti késleltetés

- A bemeneti órajel és bemeneti adat fázisviszonya
- Lehet min és max értéke

External Source
Clock to Out

Tsu

D Q

CE

Datain

Cikin

create\_clock -name SysClk -period 10 [get\_ports ClkIn] set\_input\_delay -clock SysClk 4 [get\_ports DataIn]



**FPGA** 

Több órajelre

set\_input\_delay -clock ClkA 3 [get\_ports DataIn]
set\_input\_delay -clock ClkB 4 [get\_ports DataIn] -add\_delay



#### Kimeneti késleltetés

 Az FPGA által meghajtott külső eszköz időzítési paraméterei alapján adható meg

Port Clock

```
create_clock -name SysClk -period 10 [get_ports ClkIn]
set_output_delay -clock SysClk 1 [get_ports DataIn]
set_output_delay -clock SysClk -min -0.5 [get_ports DataIn]
```



- False path: Időzítés analízisből kizárt adatutak
  - Megadható órajelek alapján, pl. CLKA és CLKB között

```
set_false_path -from [get_clocks CLKA] -to [get_clocks CLKB] set_false_path -from [get_clocks CLKB] -to [get_clocks CLKA]
```

Vagy konkrét adatutakra

set\_false\_path -through [get\_pins MUX1/a0] -through [get\_pins MUX2/a1]

- Multi-cycle path: ÓVATOSAN!
  - Olyan adatutak, amelyekben nem minden órajelben frissül a cél és forrás FF (pl. minden második órajelben van CE)



set\_multicycle\_path -from REGA/CLK to REGB/D 2
set\_multicycle\_path -from REGA/CLK to REGB/D -hold 1