# Szintézis attributumok és constraint-ek

• BLACK BOX: forrás szinten nem adott modul (pl. szintetizált huzalozási lista)

```
(* black_box *) module mux_41 (input in0, in1, in2, in3, input [1:0] sel, output reg r);
```

CLOCK\_BUFFER\_TYPE

• Értékek: "BUFG", "BUFH", "BUFIO", "BUFMR", "BUFR" vagy "none"

• EXTRACT\_RESET: FF reset bemenet használat

```
(* extract_reset = "yes" *) reg [7:0] counter;
```

• DIRECT\_RESET: reset jel direct megadása

```
module cntr (
    input clk,
    (* direct_reset = "yes" *) input rst,
    input ce,
    output [7:0] q);
```

• EXTRACT\_ENABLE: FF CE bemenet használat

```
(* extract_enable = "yes" *) reg [7:0] counter;
```

• DIRECT\_ENABLE: CE jel direct megadása

```
module cntr (
    input clk,
    input rst,
    (* direct_enable = "yes" *) input ce,
    output [7:0] q);
```

## ASYNC\_REG

- Szinronizáció: az adat nem szinkron a mintavételező órajellel
- Az attributum hatására a szinkronizáló FF-kat a lehető legközelebb helyezi el egymáshoz

(\* ASYNC\_REG = "TRUE" \*) reg [2:0] sync\_regs;

• SHREG\_EXTRACT: shift regiszter felismerés

```
(* shreg_extract = "no" *) reg [16:0] shift_reg;
```

• SRL\_STYLE: shift regiszter implementáció

```
(* srl_style = "register" *) reg [16:0] shift_reg;
```

- "register": CLB FF-kat használ
- "srl": minden bit LUT SRL-ben
- "srl\_reg": utolsó bit CLB FF-ban, többi SRL-ben
- ,,reg\_srl": első bit CLB FF-ban, többi SRL-ben
- "reg\_srl\_reg": első és utolsó bit CLB FF-ban, többi SRL-ben
- "block": BRAM-ban

#### KEEP

• Hatása cask a szintézisre van, belső jeleken használható

```
(* keep = "true" *) wire sig1;
assign sig1 = in1 & in2;
assign out1 = sig1 & in2;
```

- KEEP\_HIERARCHY: hierarchia (portok) megtartása
  - Architecture-re/module-ra adható meg
  - Szintézisre vonatkozik

Vagy példányosításnál

- DONT\_TOUCH: jel megtartása a szintézis/implementáció során
  - Hatása: szintézis és place & route
  - Használható belső jeleken, modulokon

```
(* dont_touch = "yes" *) wire sig1;
assign sig1 = in1 & in2;
assign out1 = sig1 & in2;
```

Vagy entity-n/module-on

## MARK\_DEBUG

• Belső jelekre, portokra adható meg

(\* MARK\_DEBUG = "TRUE" \*) wire debug\_wire;

 A megadott jeleket automatikusan hozzáadja a logikai analizátorhoz a "Configure Debug" beállításánál (tehát nem kell megkeresni a szintetizált huzalozási listában)

### FSM\_ENCODING

```
(* fsm_encoding = "one_hot" *) reg [7:0] my_state;
```

- Értékek: "one\_hot", "sequential", "johnson", "gray", "auto", vagy "none"
- FSM\_SAFE\_STATE

```
(* fsm_safe_state = "reset_state" *) reg [7:0] my_state;
```

 NEM preferált, inkább kód szinten biztonságos állapotgépet kell írni!

IOB: I/O FF-k használata

```
(* IOB = "true" *) reg input_reg;
```

IO\_BUFFER\_TYPE

```
module test_module (
    (* io_buffer_type = "none" *) input in1,
    (* io_buffer_type = "none" *) input in2,
    (* io_buffer_type = "none" *) output out1);
```

- none: letiltja a bufferek automatikus példányosítását
- Ha almodulként akarunk beilleszteni egy szintetizált huzalozási listát, akkor kell

#### RAM\_STYLE

```
(* ram_style = "distributed" *) reg [data_size-1:0] memory [2**addr_size-1:0];
```

- Értékek: "block", "distributed", "registers", "ultra"
- RAM\_DECOMP
  - BRAM "vertikális" kaszkádosítása → nagyobb erőforrás igény, csökkenő fogyasztás

```
(* ram_decomp = "power" *) reg [35:0] memory[2047:0];
```

• Eredmény: 2 db 1Kx36 BRAMs

ROM\_STYLE

```
(* rom_style = "distributed" *) reg [data_size-1:0] rom_mem [2**addr_size-1:0];
```

• Értékek: block, dsitributed

## USE\_DSP

```
(* use_dsp = "yes" *) module adder(clk, in1, in2, out);
```

```
(* use_dsp = "yes" *) reg[47:0] add_reg;
```

- Tipikusan a szorzást használó aritmetikai funkcióknál automatikusan DSP-t használ (kivéve kis bitszélesség, vagy konstanssal szotzás)
- Csak összeadás DSP-ben implementálásához általában kell az attributum

#### Relatív elhelyezési constraint

```
attribute u set : string;
attribute u set of XORCY L DW: label is ("SET" & str(NUM, 10));
attribute u set of REG OUT DW: label is ("SET" & str(NUM, 10));
attribute rloc: string;
attribute rloc of XORCY L DW : label is "X0Y0";
attribute rloc of REG OUT DW : label is "X0Y0";
muxcy out(0) <= '0';
GEN MUXCY:
for I in 0 to DW generate
\max sel(I) \le (\text{not op } a(I)) \times \text{or op } b(I); -- \text{ op } a != \text{ op } b
MUXCY L i : MUXCY L port map(
  LO => muxcy out(I+1),
  CI => muxcy out(I),
  DI \Rightarrow op a(I),
  S \Rightarrow mux sel(I);
end generate;
XORCY L DW: XORCY L port map (
  LO => sub res(DW),
  CI => muxcy out (DW+1),
  LI => mux sel(DW) );
REG OUT DW: FDCE port map (
  Q \Rightarrow res(DW),
  C \Rightarrow clk,
  CE \Rightarrow en,
  CLR => '0',
  D => sub res(DW));
```

PACKAGE\_PIN

set\_property PACKAGE\_PIN U16 [get\_ports clk]

IOSTANDARD

set\_property IOSTANDARD LVCMOS25 [get\_ports clk]

PULLUP, PULLDOWN, KEEPER

set\_property PULLUP true [get\_ports i2c\_scl]

• SLEW: SLOW, FAST, (MEDIUM – US HP bank)

set\_property SLEW FAST [get\_ports clk\_out]

DRIVE\_STRENGTH

set\_property DRIVE\_STRENGTH 12 [get\_ports clk\_out]

- Fizikai területek kijelölése (PBLOCKS)
  - GUI-n is be lehet rajzolni

```
create_pblock Pblock_usbEngine
add_cells_to_pblock [get_pblocks Pblock_usbEngine] [get_cells -quiet [list usbEngine1]]
resize_pblock [get_pblocks Pblock_usbEngine] -add {SLICE_X8Y105:SLICE_X23Y149}
resize_pblock [get_pblocks Pblock_usbEngine] -add {DSP48_X0Y42:DSP48_X1Y59}
resize_pblock [get_pblocks Pblock_usbEngine] -add {RAMB18_X0Y42:RAMB18_X1Y59}
resize_pblock [get_pblocks Pblock_usbEngine] -add {RAMB36_X0Y21:RAMB36_X1Y29}
```

• A logika PBLOCK-okba rendezése nem egyértelmű, javíthat az elhelyezésen és időzítésen, de sokszor rosszabb, mint az automatikus place&route!

- Elsődleges órajelek
  - 10 ns periódusidő
  - Rise @ 0 ns, fall @ 5 ns

CLK PHASE PERIOD LOW JITTER

 $create\_clock \ -name \ clk \ -period \ 10.0 \ -waveform \ \{0.0 \ 5.0\} \ [get\_ports \ clk\_p]$ 

- Differenciális órajel bemenetek esetén a P labra kell megadni.
- MINDEN BEMENETI ÓRAJELRE KÖTELEZŐ!!!!
- Automatikusan generált órajel constraint-ek
  - PLL, MMCM
  - BUFR

#### Generated

• Ha az órajelet egyedi logika generálja (nem javasolt!)

```
process(clk)
begin
if (clk'event and clk='1') then
   reg_d2 <= not reg_d2;
end if;
end process;</pre>
```

- Constraint: A FF kimenete felezett frekvenciájú
  - Szintézis során a HDL kód jelneveihez egy "\_reg" végződés kerül!

create\_generated\_clock -name clkdiv2 -source [get\_ports clk] -divide\_by 2 [get\_pins reg\_d2\_reg/Q]

- Órajel csoportok (clock groups)
  - Szinkron
    - A különböző órajelek forrása ugyanaz (pl. ugyanaz az oszcillátor)
  - Aszinkron
    - Az egyes órajelek egymáshjoz képesti fázisa nem meghatározható
  - Az időzítés analízis 1000 órajel alatt kalkulált legrosszabb értékkel számol



- Azinkron órajel csoportok
  - Pl. clk0 és clk1 között

set\_clock\_groups -name async\_clk0\_clk1 -asynchronous -group {clk0} -group {clk1}

 Az időzítés analízis nem vizsgálja a két órajel tartomány közötti adatutakat

- Bemeneti órajel jitter
  - FPGA-ban generált órajelekre automatikusan számítódik

set\_input\_jitter [get\_clocks -of\_objects [get\_ports clk]] 0.1

#### Bemeneti késleltetés

- A bemeneti órajel és bemeneti adat fázisviszonya
- Lehet min és max értéke

External Source
Clock to Out

Trace Delay

T

create\_clock -name SysClk -period 10 [get\_ports ClkIn] set\_input\_delay -clock SysClk 4 [get\_ports DataIn]



Több órajelre

set\_input\_delay -clock ClkA 3 [get\_ports DataIn] set\_input\_delay -clock ClkB 4 [get\_ports DataIn] -add\_delay



#### Kimeneti késleltetés

 Az FPGA által meghajtott külső eszköz időzítési paraméterei alapján adható meg

```
Port Clock

FPGA DEVICE

Internal Delay

REGB

Data Path Delay

REGB

Internal Delay

Board Delay

Board Delay

DataOut

Tunne

Touch

Touch
```

```
create_clock -name SysClk -period 10 [get_ports ClkIn]
set_output_delay -clock SysClk 1 [get_ports DataIn]
set_output_delay -clock SysClk -min -0.5 [get_ports DataIn]
```



- False path: Időzítés analízisből kizárt adatutak
  - Megadható órajelek alapján, pl. CLKA és CLKB között

```
set_false_path -from [get_clocks CLKA] -to [get_clocks CLKB]
set_false_path -from [get_clocks CLKB] -to [get_clocks CLKA]
```

Vagy konkrét adatutakra

set\_false\_path -through [get\_pins MUX1/a0] -through [get\_pins MUX2/a1]

- Multi-cycle path: ÓVATOSAN!
  - Olyan adatutak, amelyekben nem minden órajelben frissül a cél és forrás FF (pl. minden második órajelben van CE)



set\_multicycle\_path -from REGA/CLK to REGB/D 2
set\_multicycle\_path -from REGA/CLK to REGB/D -hold 1