

Departamento de Engenharia Eletrônica - Universidade Federal de Minas Gerais

## Trabalho Final-Entrega 1 : Laboratório de Sistemas Digitais

Eduardo Carvalho Biagini de Mello (2022055572), Gabriel Maia Pereira(2023422625)

Glaucus Miranda de Almeida (2021032986)

Máquina de Vendas

## 1. INTRODUÇÃO

## 1.1 Descrição do problema e da solução implementada

O projeto consiste em uma máquina de vendas, máquina comum em locais mais bem frequentados, principalmente fora do país, sendo uma máquina que se baseia no autoatendimento, onde o cliente escolhe um produto, paga o preço do produto e o recebe. Infelizmente, hoje em dia ainda existem problemas com o êxito dessas máquinas de venda, um desses problemas que é o que procuramos resolver é a máquina ter problemas para dar troco e o produto desejado.

A maneira que solucionamos é limitando a quantidade de produtos a 7(um produto para cada cédula existente do real), cada produto valeria o valor exato de uma das cédulas, o local por onde se coloca as cédulas se fecharia após receber a primeira cédula. Vale ressaltar que o preço de cada produto estaria disponível para consulta do cliente.

Após o cliente inserir a nota, a máquina pediria confirmação de que não houve engano por parte do cliente. No caso de o cliente recusar a compra, a nota será devolvida e a máquina volta ao seu estado inicial. Em caso de aprovação do cliente, um comparador irá comparar o valor da nota inserida com os valores dos produtos e liberará o produto correspondente. Feito isso, o produto é retirado e a máquina volta ao seu estado inicial.

#### 1.2 Diagrama de blocos

A partir do diagrama de blocos abaixo o caminho percorrido pode ser representado de forma mais elucidativa da seguinte maneira:

- 1. A cédula é inserida na máquina onde fará o "sensor nota" enviar o sinal C, o qual indica que uma nota foi inserida. Além disso, ao mesmo tempo um "conversor" analisa a nota depositada e converte seu valor para uma palavra de 16 bits, a qual é enviada como "valor" para FSM.
- 2. Após isso uma mensagem será apresentada para o cliente, perguntando se ele deseja confirmar a operação, caso ele não confirme, a FSM acionará o sinal R, onde fará com que o "motor reversor" devolva a cédula ao cliente. Além disso, nesse momento a FSM aciona o sinal T, que tranca a aleta para que novas cédulas não sejam inseridas.
- 3. Caso ele confirme, a FSM passa para o estado seguinte, onde jogará o valor da cédula depositada em um display. Após isso, será realizada uma comparação com os valores das cédulas oriundas do "Definidor de preços/valores das nota", onde apenas uma comparação será verdadeira

4. A comparação verdadeira acionará a saída F (F0 a F6) correspondente, onde possui o objetivo de acionar a "aleta de produtos" e entregar o produto ao cliente. Após isso,a FSM volta para o estado "inicio" e fica a espera de novos sinais do "sensor nota"



# Representações da entidade em diferentes níveis de abstração e suas respectivas tabelas de entradas e saídas



| Entradas  | Bits | Funcionalidades                                   |
|-----------|------|---------------------------------------------------|
| С         | 1    | Indica que uma cédula foi inserida                |
| Y         | 1    | (Yes) botão de confirmar foi acionado             |
| N         | 1    | (No) botão de recusar foi acionado                |
| sn0 a sn6 | 8    | Valores das cédulas de R\$2 a R\$200              |
| a0        | 8    | Comando para gerar mensagem para inserir nota     |
| al        | 8    | Comando para gerar mensagem para confirmar        |
| a2        | 8    | Comando para gerar mensagem para retirar dinheiro |
| a3        | 8    | Comando para gerar mensagem para retirar produto  |
| valor     | 8    | Valor da cédula depositada                        |

| Saídas   | Bits | Funcionalidades                                        |
|----------|------|--------------------------------------------------------|
| Display  | 8    | Valor da cédula inserida pelo usuário                  |
| Display2 | 8    | Comando da mensagem escolhida para aparecer no display |
| R        | 1    | Sinal que permite a devolução da cédula                |
| Т        | 1    | Ativa o travamento da aleta                            |
| F0       | 1    | Sinal que aciona a liberação do produto 0              |
| F1       | 1    | Sinal que aciona a liberação do produto 1              |
| F2       | 1    | Sinal que aciona a liberação do produto 2              |
| F3       | 1    | Sinal que aciona a liberação do produto 3              |
| F4       | 1    | Sinal que aciona a liberação do produto 4              |
| F5       | 1    | Sinal que aciona a liberação do produto 5              |
| F6       | 1    | Sinal que aciona a liberação do produto 6              |



| Entradas(caminho de dados≪bloco de controle) | Bits | Funcionalidades                      |
|----------------------------------------------|------|--------------------------------------|
| total_ld                                     | 1    | Indica o carregamento do registrador |
| total_clr                                    | 1    | Indica o reset do registrador        |
| s0                                           | 1    | Sinal de seleção do MUX              |
| s1                                           | 1    | Sinal de seleção do MUX              |

| Saídas(caminho de dados→bloco de controle) | Bits | Funcionalidades                                 |
|--------------------------------------------|------|-------------------------------------------------|
| igual2                                     | 1    | Indica que o valor da nota inserida é de R\$2   |
| igual5                                     | 1    | Indica que o valor da nota inserida é de R\$5   |
| igual10                                    | 1    | Indica que o valor da nota inserida é de R\$10  |
| igual20                                    | 1    | Indica que o valor da nota inserida é de R\$20  |
| igual50                                    | 1    | Indica que o valor da nota inserida é de R\$50  |
| igual100                                   | 1    | Indica que o valor da nota inserida é de R\$100 |
| igual200                                   | 1    | Indica que o valor da nota inserida é de R\$200 |

# • Diagrama de Máquina de Estados de Alto Nível (diagrama conceitual)



#### • Projeto dos caminhos de dados (bloco operacional)

Assim que uma cédula de dinheiro de valor 2, 5, 10, 20, 50, 100 ou 200 reais é depositado na máquina de vendas e a compra seja confirmada pelo usuário, a entrada de controle (total\_ld) torna-se 1 permitindo que o registrador, chamado de "total", receba o valor da nota inserida que também corresponde ao valor do produto escolhido. Após isso, o valor de "total" é enviado aos comparadores igual2, igual5, igual10, igual20, igual50, igual100 e igual200, onde apenas uma deles estará com sua saída em nível lógico alto, pois apenas uma comparação será verdadeira.

O comparador no qual a igualdade seja verdadeira irá gerar o sinal que permitirá o sistema seguir para o estado da FSM onde está o produto referente a nota inserida. Chegando nesse estado o sistema liberará um sinal (F0 a F6), o qual permitirá a saída do produto ao usuário. Após isso, o sistema volta para o estado inicial, reseta o registrador "total" e fica à espera de um novo cliente.



## • SIMULAÇÃO DE CADA COMPONENTE INDIVIDUAL

#### 2.1 COMPARADOR

### Código do comparador:

O componente possui uma porta de saída do tipo boolean chamada output, que resulta em true se todos os bits dos vetores data1 e data2 forem iguais, e false caso contrário. A comparação é realizada na arquitetura, onde a igualdade entre os dois vetores é avaliada e atribuída ao sinal de saída. Isso é útil em circuitos digitais para verificar se dois conjuntos de dados binários são idênticos.

#### **Testbench do comparador:**

```
library IEEE;
use IEEE.STD_LOGIC_1164.all;

dentity tb_comparador is
generic(
    W: natural :=8
    );
end tb_comparador;

architecture teste of tb_comparador is

signal datal, data2 :std_logic_vector(W-1 downto 0);
signal output : boolean;

begin
    Signal datal, data2 :std_logic_vector(W-1 downto 0);

architecture teste of tb_comparador is

signal datal, data2 :std_logic_vector(W-1 downto 0);

signal output : boolean;

begin
    Signal datal, data2 :std_logic_vector(arch) port map(datal=>datal,data2=>data2, output=>output);

data1
data1
data2
data2
archiver 10 ns, x"14" after 20 ns;
end teste;
```



Este testbench tem o objetivo de verificar o funcionamento do comparador ao aplicar diferentes valores aos vetores de entrada data1 e data2 e observar o resultado no sinal output. A sequência de teste está configurada para verificar situações em que os vetores são iguais e diferentes, assegurando que o comparador funcione conforme esperado.

#### 2.2 REGISTRADOR

#### Código do registrador:

```
-- registrador de 8 bits
1
2
3
      library ieee;
 4
      use ieee.std logic 1164.all;
 5
    entity registrador is
     generic(w: natural :=8);
 7
        port
 8
                  d : in std logic vector(w-1 downto 0);
9
                                                          -- entrada dados
10
                  q : out std_logic_vector(w-1 downto 0);
                                                          -- saida de dados
11
                  reset: in std logic;
                                                           -- reset assincrono
12
                  clk : in std logic
                                                           -- signal clock
13
               );
14
     end registrador;
15
    marchitecture arch of registrador is
16
17
18
    Begin
        process(clk, reset) is
19
    20
           begin
            if(reset = '1') then
21
    q <= x"00";
22
23
    elsif(rising_edge(clk)) then
              q <= d;
24
25
            end if;
26
        end process;
      end arch;
27
```

#### **Testbench do registrador:**

```
library IEEE;
     use IEEE.STD_LOGIC_1164.all;
use IEEE.numeric_std.all;
2
3
    ⊟entity tb_registrador is 
⊟ generic(
 5
          W : natural := 8
6
    end tb_registrador;
10

    architecture teste of tb_registrador is

11
     signal Q1,D1 : std_logic_vector(W-1 downto 0);
signal CLOCK : std_logic := '0';
signal RST : std_logic;
12
13
14
15
16
17
    □begin
18
19
    instancia_registrador: entity work.registrador(arch) port map(q=>Q1,d=>D1,c1k=>CLOCK,reset=>RST);
    20
21
23
24
25
26
```



#### **2.3 MUX**

```
1
      library IEEE;
 2
      use IEEE.std logic 1164.all;
 3
     entity RTLMux is
 4
     generic(w: natural :=8);
 5
    ⊟port(
 6
 7
                : in std_logic_vector(w-1 downto 0);
        al
                : in std_logic_vector(w-l downto 0);
8
        a2
                : in std logic vector(w-1 downto 0);
9
        a3
                : in std logic vector(w-1 downto 0);
10
        a4
               : in std_logic;
11
        s0
12
        sl
              : in std_logic;
13
        Display2
                      : out std_logic_vector(w-l downto 0));
14
      end RTLMux;
15
16
     □architecture rtl of RTLMux is
17
18
      signal sel : std logic vector(1 downto 0);
19
20
     ■begin
21
      sel <= (sl & s0);
22
        with sel select
23
          Display2 <= al when "00",
             a2 when "01",
24
             a3 when "10",
25
26
             a4 when others;
27
      end rtl;
```

O código VHDL define um componente chamado RTLMux, que implementa um multiplexador (mux) de 4 para 1 parametrizado, utilizando sinais de controle s0 e s1 para selecionar qual dos quatro vetores de entrada (a1, a2, a3, a4) será enviado para a saída Display2. A largura dos vetores de entrada e saída é definida pelo parâmetro genérico w, que por padrão é 8 bits. Dentro da arquitetura rtl, os sinais de controle s0 e s1 são combinados em um vetor de seleção sel. Através de uma estrutura with select, a saída Display2 é atribuída ao vetor de entrada correspondente: a1 se sel for "00", a2 se for "01", a3 se for "10", e a4 para qualquer outra combinação de sel, permitindo a escolha entre múltiplas entradas baseadas nas entradas de seleção.

#### Testbench do MUX

```
entity to RTLMux is
       end tb_RTLMux;
       architecture teste of tb RTLMux is
       component RTLMux is
        generic(w: natural :=8);
10
11
                    a1 : in std_logic_vector(w-l downto 0);
a2 : in std_logic_vector(w-l downto 0);
a3 : in std_logic_vector(w-l downto 0);
12
14
15
                     a4 : in std_logic_vector(w-1 downto 0);
16
17
                    s0 : in std_logic;
s1 : in std_logic;
18
                    Display2 : out std_logic_vector(w-1 downto 0)
19
20
21
22
          signal A, B, C, D, display: std_logic_vector(7 downto 0);
signal sinal0, sinal1: std_logic;
23
24
         begin
               instancia_RTLMux: RTLMux port map(al=>A, a2=>B, a3=>C, a4=>D, Display2=>display, s0=>sinal0, s1=>sinal1);
26
27
               A <= x"FF";
               B <= x"02";
28
29
               C <= x"CC";
D <= x"55";
30
               sinal0 <= 'l', 'l' after 5 ns, '0' after 10 ns, '0' after 15 ns; sinal1 <= '0', 'l' after 5 ns, 'l' after 10 ns, '0' after 15 ns;
31
```



Este testbench verifica se o componente RTLMux está funcionando corretamente ao testar todas as combinações possíveis de seleção para as entradas do multiplexador. Ele aplica valores específicos aos sinais de entrada e modifica os sinais de seleção ao longo do tempo para observar se o comportamento do multiplexador está de acordo com as expectativas. A execução do testbench em um simulador VHDL, como ModelSim ou Vivado Simulator, permitirá observar a saída display e confirmar que a lógica do multiplexador é correta.

https://github.com/Glaucus-M-Alm/TPFINALLSD