实验四:使用按键和LED,实现自定义功能的数字系统(必须使用状态机)

- 1. 案头准备——确定实验项目并审核
- 2. 上机过程——在Procise V2020.7平台上实现项目的电路图(Verilog 文件)
- 3. 下载实验板——将电路图下载到FPGA上进行模拟、仿真
- 4. 实验报告提交——按照实验指导书完成最终实验报告并在规定时间内提交,报告形式为电子版(包括原代码)。

### 最终的实验报告:

封页

标题: (设计项目的名称)

姓名及同组成员: 学号、姓名、班级

日期:

联系电话:

### 报告的正文:

- 1、项目的目的与目标。
- 2、项目的概要介绍。
- 3、系统详细设计方案:模块图、状态图、状态表等,及各模块说明;项目设计的特点(或技术难点);各种逻辑图、表达式、Verilog代码的分析及其相关说明等;输入、输出信号的时间图(时序图)。
- 4、测试结果的分析与结论:模拟仿真时各种输入、输出信号的时间图 (时序图);实验的测试结果的讨论:包括实验中间结果、仿真的最终结果的分析,是否达到预期的目的与效果。
- 5、项目的总结:对设计实现的项目进行评价,总结经验,尤其是对项目的进一步完善提出意见。

### 本次实验平台

硬件平台: FuDan Micro新型数字电路开发板

软件平台: Procise V2020.7





### 软件使用——GUI模式

### (一) 启动软件

- 双击桌面上 Procise 快捷方式或选择开始 -> 所有程序 -> Procise -> Start Procise 来启动软件。
- 启动后的界面如下图所示:

### (二)新建工程

- 通过点击 Project tab 中的 New Project...按钮;
- 或点击菜单栏中Project -> New...选项,弹出 New Project Wizard 界面,进入进入"Create New Project"窗口:





1) 给工程命名,输入存放路径, 进入 New Project Wizard 界面下的 "Project Settings" 窗口:



2)选择参数,点击"Next", 进入 "Assign source file"窗口:

【Device Family】: Device 所属类别。

【Device】: 工程所用 Device 名字。

【Package】: Device 封装类型。

【Speed】: Device 速度。



### 3) Assign source file

在Choose source file type项选择源文件类型: Verilog/VHDL和 EDIF 。

Select source file:添加源文件或删除已选中的源文件

选择工程所需的 UCF 文件、 SDC 文件、 bmm 文件。

文件选好添加之后,点击"Next":





该界面总结了新建工程的相关信息。点击Finish,工程新建完成。

### (三) 文件操作

Procise 支持新建、添加、打开、移除、编辑文件等操作。

- 1)新建文件:三种途径
  - 菜单栏中 Source -> New Source...; Hierarchy 窗口,点鼠标右键,选择 New Source...; Files tab 中,选择任意文件,或鼠标在空白处,点击右键,选择 New Source...;

Procise支持六种文件: Verilog、VHDL、EDIF、UCF、SDC、CDC

- 2)添加文件:同新建文件中三种途径,选择"Add Source"
- 3)打开文件:在 Hierarchy 窗口或 Files tab 中选择想要打开的文件, 点鼠标右键,选择 Open;或在菜单栏中选择 Source -> Open。
- 4)删除文件:在 Hierarchy 窗口或 Files tab 中选择想要从工程中移除的文件,点鼠标右键,选择 Remove;或在菜单栏中选择 Source -> Remove。
- 5)编辑文件:打开需要编辑的文件可直接做增删改查操作。



### (四) 工程操作

Procise 支持在创建工程之后更改 device, package 和 speed 信息。通过选择菜单栏中 Project -> Project Settings, 打开对话框进行更改。



点击 "value" 下拉按钮, 即可查看并更改当前工程 为目标 device。

#### (五) RTL综合

RTL 综合是将 Verilog/VHDL 描述转换成门级网表的过程。在 GUI 界面上双击 Elaborate,或选中 Elaborate,点鼠标右键,选择 Run,可执行 Elaborate 操作。

#### Elaborate 阶段支持的配置选项有:

- -infer ram: 支持 On 和 Off 两个选项, On 为默认选项。
  - 选择 On, 用户设计中可综合为 RAM 的逻辑用 Device 提供的 RAM 实现。
  - 选择 Off, 用户设计中可综合为 RAM 的逻辑用 Device 提供的 SLICE 实现。
- - infer rom: 支持 On 和 Off 两个选项, On 为默认选项。
  - 选择 On, 用户设计中可综合为 ROM 的逻辑用 Device 提供的 RAM 实现。
  - 选择 Off, 用户设计中可综合为 ROM 的逻辑用 Device 提供的 SLICE 实现。
- infer dsp: 支持 On 和 Off 两个选项, On 为默认选项。
  - 选择 On, 用户设计中可综合为 DSP 的逻辑用 Device 提供的 DSP 实现。
  - 选择 Off, 用户设计中可综合为 DSP 的逻辑用 Device 提供的 SLICE 实现。
- -infer srl: 支持 On 和 Off 两个选项, On 为默认选项。
  - 选择 On, 用户设计中可综合为 SRL 的逻辑用 Device 提供的 SRL 实现。
  - 选择 Off, 用户设计中可综合为 SRL 的逻辑用 Device 提供的 FF 实现。
- -mux opt: 支持 On 和 Off 两个选项, On 为默认选项。
  - 选择 On, 打开数据选择器优化。
  - 选择 Off, 关闭数据选择器优化。
- -share opt: 支持 On 和 Off 两个选项, On 为默认选项。
  - 选择 On, 打开资源共享优化。
  - 选择 Off, 关闭资源共享优化。
- 配置 Elaborate 参数有两种方式:
  - 一是菜单栏 Project -> Project Settings -> Elaborate tab;
  - 二是选中 Elaborate, 点鼠标右键, 选择 Settings。

#### (六)逻辑优化

- 1)逻辑优化为 RTL 综合的下一个关键步骤,把 RTL 综合后未优化的门级网表,通过面积优化、时序优化以及工艺映射 3 个子步骤,转化为由 FPGA 器件支持的库单元组成的逻辑网表。在 GUI 界面上双击 Synthesize,或选中 Synthesize,点鼠标右键,选择 Run,可执行 Synthesize操作。
- 2) Synthesize 阶段支持的配置选项有: -bufg limit cnt、-lut mapping 和-iobuf:
  - -bufg limit cnt: 用户可指定设计中最多可用 bufg 数量, 默认数量为 16
  - -lut\_mapping: 选中该选项, Procise 将在逻辑优化阶段执行逻辑化简及工艺映射。该选项默认选中。若使用第三方综合工具生成工艺映射后的 edif 网表文件创建 Procise 工程,可不选中该选项。
  - -iobuf: procise 在逻辑优化的最后阶段插入输入输出缓冲器,该选项默认选中。若不选中,可以作为子模块放到其他工程里。
  - 配置 Synthesize 优化参数有两种方式:
    - 一是菜单栏 Project -> Project Settings -> Synthesis tab;
    - 二是选中 Synthesize, 点鼠标右键, 选择 Settings。

#### (七) 布局

- 1) Place 阶段将 Synthesize 阶段生成的逻辑单元摆放到器件的具体位置上。在 GUI 界面上双击Place,或选中 Place,点鼠标右键,选择 Run,可执行 Place 操作。
- 2) Place 阶段支持的配置选项有: -thread thread\_num
- 3) Place 阶段支持多线程运行,用户指定的线程数目与运行 Procise 的电脑 CPU 内核数目相同时效率最高。
- 4) 进入 Place 配置界面的方式有两种:
  - 一是菜单栏 Project -> Project Settings -> Place tab;
  - 二是选中 Place, 点鼠标右键, 选择 Settings。

#### (八) 布线

- 1) Route 阶段将 Place 阶段生成网表中的连线资源配置到 FPGA 上,以实现用户功能。在 GUI 界面上双击 Route,或选中 Route,点鼠标右键,选择 Run,可执行 Route 操作。
- 2) Route 阶段支持的配置选项有: -routability、-high\_effort、-dummy 和 swap\_pins:
- -routability: Route 阶段将不考虑时序约束,完成布线。该选项在用户设计很大很复杂且时延约束不重要时有用。
- -high\_effort: Route 阶段会花费更多时间和 cpu 资源去完成布线。该选项在用户设计很大很复杂,默认条件下布线失败时有用。但该选项会延长布线时间。
- -dummy: Route 阶段会花费更多时间去除拥挤从而完成布线,该选项在用户设计较大较复杂,默认条件下布线无法去除拥挤导致失败时有用。但该选项会延长布线时间。
- -swap pins: route 阶段会交换 lut 的输入 pin 的连接。该选项默认打开。
- 3) 进入 Route 配置界面的方式有两种:
  - 一是菜单栏 Project -> Project Settings -> Route;
  - 二是选中 Route, 点鼠标右键, 选择 Settings。

#### (九) 时序分析

- 1)时序分析模块在综合、布局布线等各个阶段,都可以调用。通过在不同层次的网表结构上进行时序计算和验证,给各功能模块提供时序信息,指导各功能模块完成关键路径的时延优化,获得满足用户时序约束的电路设计方案。
- 2)在 Procise GUI 界面上,时序分析会在布局、布线后自动执行(前提是设计有时序约束)。 在 GUI 界面上,Timing Constraints 一栏会显示用户设计的时序约束是否满足,Post-Place/Route Static Timing Report 可以分别查看布局/布

线后时序分析的详细报告,如下图:

- 3)时序分析支持的配置选项有: -max\_path 和-nworst。
  -max\_paths n: 显示各个 group 的最 worst 的 N 条 path。
  -nworst m: 显示每个 end point 最 worst 的 M 条 path。
  进入时序分析配置界面的方式有两种:
- 一是菜单栏 Project -> Project Settings -> Timing; 二是选中 View Post-Map/Place/Route STA, 点鼠标右键, 选择 Settings。



#### (十) 位流生成

Generate Bitstream 阶段将 Route 阶段生成的网表转化为可以下载到 FPGA 上的位流文件。在GUI 界面上双击 Generate Bitstream, 或选中 Generate Bitstream, 点鼠标右键,选择 Run,可执行 Generate Bitstream 操作。

#### (十一) 编程下载

1)编程下载功能用于将用户产生的 bit 文件下载到相应的 FPGA 芯片上或者将位流文件转换为mcs 文件后再下载到相应的Flash/Rom 芯片上。

2) 进入编程下载界面的方式有两种:

一是在 GUI 界面上双击 Program Device;

二是在菜单栏中选择 Tools -> Configure Device...。 Procise 的下载界面如下图:



# 例、LED流水灯实验

# 第一步: 打开软件



第二步:新建工程 (Project tab> New Project...)

- 1、输入工程名称"led"。
- 2、输入工程存放路径。



3、器件选择,选择与开发板对应的芯片型号"fmk50t4",点击"Next"。



- 4、添加文件,如没有准备好的文件,点击"Next"跳过此步骤。
- 5、工程信息如下所示:点击"Finish"。



第三步:添加工程文件(Source>New Source...)

1、添加led流水灯源文件,选择文件类型"Verilog"; 文件名"led\_flow";

软件默认文件存放路径为"X:/xxx/xxx/.../led/sources",点击"OK"。



# 2、编辑源码,在led\_flow.v文件中输入如下源码,点击保存。

```
...rs/wj/Desktop/fudan/led/sources/led_flow.v
1 'timescale 1ns / 1ps
3 module led_flow(
        input clk,
        output [7:0] led out
7 parameter T1s = 50 000 000;
        reg [25:0] cnt = 'd0;
        reg [7:0] led = 8'b011111111;
10 always @(posedge clk)
11 -begin
12
        if(cnt==T1s-1)
13
            cnt <= 'd0;
        else
15
            cnt <= cnt + 1;
16 end
17 L
18 always @(posedge clk)
19 | begin
        if(cnt==T1s-1)
            led <= {led[6:0],led[7]};</pre>
        else
23
            led <= led;</pre>
24
    end
26 assign led out = led;
28 endmodule
```

3、添加工程约束文件,选择文件类型"UCF"; 文件名"led\_flow"; 软件默认文件存放路径为"X:/xxx/xxx/.../led/constraints/constrs\_1", 点击"OK"。



### 4、编辑工程约束文件:

1) 查看开发板原理图,确定对应的引脚编号。如图,输入"clk"选择 100MHz的系统时钟"SYS CLK",对应引脚编号为"W17"。





2) 输出"led[7:0]", 查看原理图, 确定LED0~LED7分别对应的引脚编号。



3) 在led\_flow.ucf文件中添加输入、输出管脚约束及时钟约束,点击保存。如下所示:

为主时钟定义PERIOD约束

第四步:编译综合(Run FPGA flow):点击"Run FPGA flow",编译综合完成后,将生成led.bit文件。



## 第五步:编程下载 (Program Device/Toos>Configure Devices...)

# 1、打开编程下载窗口。



- 2、连接开发板与PC;
- 3、拨动开关"SW1"至如下状态,确保开发板上电。





## 4、双击"Connect to board", 连接成功后如右图所示。



5、选择将要配置的FPGA芯片,点击鼠标右键。选择"Assign New Configuration File...",选择生成的led.bit文件,点击"OK"。



6、下载成功后,开发板led灯实现流水点亮的效果。

