# Clusters de calcul adaptatifs & Algorithmes MCMC

#### Matthieu François & Jordy Palafox

GreenAl U.P.P.A.

Journées MAS 2022

31-08-2022

En collaboration avec P. Gay, S. Lebeaud, S. Loustau, F.K. Sow, N. Tirel, Y.Chaigneau.





- 1 Motivations
- 2 Optimiseurs
- 3 Architecture et Implémentation
- 4 Démonstration
- 6 Perspectives

- Motivations
   Contexte & Approche
   Matériel
- Optimiseurs
- Architecture et Implémentation
- 4 Démonstration
- 6 Perspectives

- Motivations
   Contexte & Approche
   Matériel
- 2 Optimiseurs
- 3 Architecture et Implémentation
- 4 Démonstration
- 6 Perspectives

# Notre point de départ

Motivations

Basé sur les travaux de S. Loustau [Chee and Loustau, 2021][Chee et al., 2021], nous voulons:

- écrire des réseaux faiblement consommateurs,
- utiliser du **matériel optimisé** pour diminuer la consommation du cycle de vie d'un algorithme.

Théorie (Stats Pac-Bayésiennes) Implémentation

Choix de l'hardware

#### Au niveau du réseau :

- Architecture : Pruning & Sparsité [Chaigneau and Tirel, 2021],
- ② Choix de la nature des coefficients :
  - Quantisation : format de stockage int8, int16...,
  - Binarisation [M.Courbariaux et al., 2016]: jusqu'à  $7 \times$  plus rapide avec Larq sur des processeurs ARM,
- **3** Early Exit:  $50 \times$  plus rapide dans certains cas favorables de vidéos surveillances [Teerapittayanon et al., 2016],
- 4 Choix d'un optimiseur : SGD ou ... optimiseurs MCMC (cf. exposé de S.Loustau).



Processeur Reduced Instruction Set Computing: RISC, Processeur Complex Instruction Set Computers: CISC.

#### RISC ARM VS CISC x86.

- Processeurs CISC : classiques, utilisent des instructions adaptées pour l'exécution de tâches complexes,
- Processeurs RISC : préférables pour la manipulation de tâches très bas niveau (binaire).

[Jamil and Tariq, 1995]

#### Autres motivations

- Le parallélisme de modèle pour entraîner de gros modèles sur le cloud [Huang et al., 2019].
- Avantage d'une inférence en plusieurs fois dans un contexte d'embarqué et de edge / cloud computing.
- Profiter de la puissance de calcul de capteurs embarqués.



#### D'autres travaux dans cette direction

- Division des tâches (apprentissage asynchrone): un premier modèle apprend des données et trie les cas faciles et rejète les difficiles vers un serveur plus puissant. (Similaire avec le principe d'une architecture en cascade type early exit)
- L'apprentissage asychrone pour le cloud reste un problème difficile malgré des résultats encourageants.
   [Oyallon et al., 2021]

- Motivations
   Contexte & Approche
   Matériel
- 2 Optimiseurs
- 3 Architecture et Implémentation
- 4 Démonstration
- 6 Perspectives

Motivations ○○○○○●





Raspberry pi

# Choix du matériel

|                       | Poids (g) | Dim. (mm) | Mémoire    | Opération / sec. | Conso. |
|-----------------------|-----------|-----------|------------|------------------|--------|
| Serveur<br>(RTX 3090) |           | 313x138   | (N x) 24Gb | (N x) 285 TFLOPS | 350W   |
| Jetson Nano           | 138g      | 45x70     | 2Gb        | 472 GFLOPS       | 10W    |
| Raspberry pi          | 40g       | 56x85     | 0.5Gb      | ~700MFLOPS       | 3W     |

# Choix du matériel

|                       | Poids (g) | Dim. (mm) | Mémoire    | Opération / sec. | Conso. |
|-----------------------|-----------|-----------|------------|------------------|--------|
| Serveur<br>(RTX 3090) | -         | 313x138   | (N x) 24Gb | (N x) 285 TFLOPS |        |
| Jetson Nano           | 138g      | 45x70     | 2Gb        | 472 GFLOPS       | 10W    |
| Raspberry pi          | 40g       | 56x85     | 0.5Gb      | ~700MFLOPS       | 3W     |

# Choix du matériel

|                       | Poids (g) | Dim. (mm) | Mémoire    | Opération / sec. | Conso. |
|-----------------------|-----------|-----------|------------|------------------|--------|
| Serveur<br>(RTX 3090) | -         | 313x138   | (N x) 24Gb | (N x) 285 TFLOPS | 350W   |
| Jetson Nano           | 138g      | 45x70     | 2Gb        | 472 GFLOPS       | 10W    |
| Raspberry pi          | 40g       | 56x85     | 0.5Gb      |                  | 3W     |

- Motivations
- 2 Optimiseurs
- 3 Architecture et Implémentation
- 4 Démonstration
- 6 Perspectives

# Un optimiseur par type de carte

#### **Optimiseur MCMC**

**Initialisation**:  $\lambda > 0$ , L > 1, k = 1 et un prior  $\pi$ .

Générer  $\hat{w}^{(1)}$  à partir de  $\pi$ .

Pour  $k = 1, \ldots, N$ :

- Choix uniforme d'une couche  $\hat{l} \in \{1, \dots, L\}$ ,
- Choix uniforme d'un voisinage  $\mathcal{V}_{\hat{i}}(\hat{w}^{(k)})$
- $\bullet$  Générer  $\tilde{w}_{\hat{i}} \sim \tilde{p}_{\hat{w}^{(k)}}$  qui dépend de la couche et du voisinage.
- Calcul de ratio d'acceptation :

$$\rho(\tilde{w}, \hat{w}^{(k)}) = \frac{exp(-\lambda \mathcal{R}_n(\tilde{w}))\pi(\tilde{w})\tilde{p}(\hat{w}^{(k)})}{exp(-\lambda \mathcal{R}_n(\hat{w}^{(k)}))\pi(\hat{w}^{(k)})\tilde{p}(\tilde{w})}$$

où 
$$\mathcal{R}_n(w) = \sum_{i=1}^n \ell(y_i, g_w(x_i))$$

• Mise à jour des poids :

$$(\hat{w}^{(k+1)}, \hat{l}^{(k+1)}) = \begin{cases} (\tilde{w}, \tilde{l}) \text{ avec proba } \rho(\tilde{w}, \hat{w}^{(k)}), \\ (\hat{w}^{(k)}, \hat{l}^{(l)}) \text{ sinon.} \end{cases}$$

Loi de Student  $Stud(\hat{w}_{\hat{l}}, \mathcal{V}_{\hat{l}})$  Jetson : Sparsité et Pruning

 $\begin{array}{c} \textbf{Loi de binarisation} \\ Bin(\hat{w}_{\hat{l}}, \mathcal{V}_{\hat{l}}) \\ \textbf{Raspberry}: \\ Binarisation \ et \ Quantisation \end{array}$ 



#### Poids du réseau et chaines de Markov

#### Chaque optimiseur :

- est défini par un algorithme de type Metropolis-Hasting,
- définit une chaîne de Markov.

#### Propriété

Soit  $(X_n)_{n\in\mathbb{N}}$  une chaîne de Markov qui est soit :

- générée par l'optimiseur Jetson (espace d'états continu),
- générée par l'optimiseur RaspBerry (espace d'états discret).

Alors  $(X_n)$  converge en variation totale.



- 1 Motivations
- 2 Optimiseurs
- 3 Architecture et Implémentation
- 4 Démonstration
- 6 Perspectives



Architecture et Implémentation

00000

#### Début du réseau









- 1 Motivations
- 2 Optimiseurs
- 3 Architecture et Implémentation
- 4 Démonstration
- 6 Perspectives

Démonstration

Démonstration ○•

- Motivations
- 2 Optimiseurs
- 3 Architecture et Implémentation
- 4 Démonstration
- 6 Perspectives

Peut-on imposer des puissances encore plus faibles sur le hardware ?



[NEUTON.AI, 2022]



Le Tiny ML permet d'utiliser des algorithmes de ML utilisant une puissance de moins de 1mW.



[NEUTON.AI, 2022]



- Convolution Sparse et matrices sparses par block avec cuSparse : format de stockage rapide pour des multiplications avec des matrices sparses,
- Utiliser des modèles de forme différentes,
- Reversible Jump MCMC: permettre au modèle d'ajouter/supprimer des couches (quid de la convergence?)
   [Green, 1995].

### Conclusion et Perspectives

### Merci de votre attention!



# References I

[Chaigneau and Tirel, 2021] Chaigneau, Y. and Tirel, N. (2021). Pruning in neural networks.

[Chee et al., 2021] Chee, A., Gay, P., and Loustau, S. (2021). Sparsity regret bounds for xnor-nets++.

[Chee and Loustau, 2021] Chee, A. and Loustau, S. (2021). Learning with bot - bregman and optimal transport divergences.

[Green, 1995] Green, P. (1995).

Reversible jump markov chain monte carlo computation and bayesian model determination.

[Huang et al., 2019] Huang, Y. et al. (2019).

Gpipe: Easy scaling with micro-batch pipeline parallelism.

[Jamil and Tariq, 1995] Jamil and Tariq (1995). Risc versus cisc.

[M.Courbariaux et al., 2016] M.Courbariaux et al. (2016).

Binarized neural networks: Training neural networks with weights and activations constrained to +1 or 1.

[NEUTON.AI, 2022] NEUTON.AI (2022).

A novel approach to building exceptionally tiny models without loss of accuracy.

[Oyallon et al., 2021] Oyallon, E. et al. (2021).

Decoupled greedy learning of cnns for synchronous and asynchronous distributed learning.



[Teerapittayanon et al., 2016] Teerapittayanon, S., McDanel, B., and Kung, H.-T. (2016).

Branchynet: Fast inference via early exiting from deep neural networks.