

# Trabajo Práctico III

System Programming

Organización del Computador II Segundo Cuatrimestre de 2016

## Grupo: El Arquitecto

| Integrante         | LU     | Correo electrónico          |
|--------------------|--------|-----------------------------|
| Freidin, Gregorio  | 433/15 | gregoriofreidin@gmail.com   |
| Taboh, Sebastián   | 185/13 | sebi_282@hotmail.com        |
| Romero, Lucía Inés | 272/15 | luciainesromero@hotmail.com |



## Facultad de Ciencias Exactas y Naturales Universidad de Buenos Aires

Ciudad Universitaria - (Pabellón I/Planta Baja) Intendente Güiraldes 2160 - C1428EGA

Ciudad Autónoma de Buenos Aires - Rep. Argentina

Tel/Fax: (54 11) 4576-3359 http://www.fcen.uba.ar

## Índice

| 1. Ejer | rcicio 1 | 3 |
|---------|----------|---|
| 2. Ejer | rcicio 2 | 3 |

## 1. Ejercicio 1

El primer ejercicio consistió en dos elementos, el primero fue sobre llenar la Global Descriptor Table (GDT), con ciertos segmentos y el segundo, en pasar a modo protegido.

#### Inicializar la GDT

En esta parte lo que hicimos primero fue crear un arreglo de gdt\_entry, en el archivo gdt.c de 41 entradas y luego completamos 6 de las mismas. En la primer posicion del arreglo, fue seteado el descriptor Nulo por restricciones de Intel. Y los otros 5 descriptores de segmento fueron completados empezano desde la posicion 18, por restricciones de Tp, hasta la 22 inclusive.

Los dos descriptores de segmento de las posiciones 18 y 19 fueron seteados como segmentos de código nivel 0 y 3 respectivamente. Empezando la base de ambos desde la posicion 0x0000, y con un limite de 0x6ffff con el bit de Granularity activado respresentando asi 1.75 GB. Al type de ambos segmentos se les puso el valor de 0xA (Exectute/Read), y los atributos de Sistema y Precencia en Uno

Los dos descriptores de segmento de las posiciones 20 y 21 fueron seteados como segmentos de datos nivel 0 y 3 respectivamente. Empezando la base de ambos desde la posicion 0x0000, y con un limite de 0x6ffff con el bit de Granularity activado. Al type de ambos segmentos se les puso el valor de 0x02 (Read/Write), y a los atributos de Sistema y Precencia en Uno.

Por ultimo al descriptor seteado en la posicion 22 del arreglo, fue colocado como un descriptor de video, con la base a partir de 0xb8000, y limite 0x0f9f, con el bit de Granularity en 0. A este segmento tambien se le asignaron en los atributos de Sistema y Precencia el valor de 1.

## Pasar a Modo Protegido

Luego de cargar la GDT, creandola con los requisitos ya especificados y cargando el GDT register, con lgdt. Habilitamos A20 para poder acceder a las posiciones mayores a 2\*\*20, y seteamos el bit de PE de CR0 en 1.

Asi ya con todo el contexto armado, ejectuamos la instruccion jmp 18 << 3:mp para hacer un jmp far a modo protegido donde, ponemos dentro del selector de segmento de codigo, el valor 18 que es la posicion dentro de nuestro arreglo gdt, donde esta el desciptor de codigo nivel 0.

## 2. Ejercicio 2

### Inicialización de la IDT

En este ejercicio el tema que se va a tratar es el de inicializar la IDT. Para ello, primero se declaro la estructura de la IDT en idt.c, como un arreglo de 256 entradas de idt entry.

En este punto lo que haremos va a ser simplemente llenar las primeras 31 entradas de este arreglo, con las interripuciones definidas por Intel. Para ello se utilizo una macro, ya definida, en la cual asignamos a todas las entradas por igual, como segmento de codigo en el cual se van a ejecutar, el numero 18 dentro de la GDT, por ser este de nivel 0. Y en los atributos, el valor de 0x8E00, lo cual especifica, que cada expecion tiene el bit de precencia encendido, nivel de privilegio 0, y que es una interrupcion de 32 bits. Y luego a cada entrada dentro del campo offset, le escribimos la direccion del handler de la misma.

Los handler, de las interrupciones, fueron declarados en isr.h e implementados en isr.asm. Donde a cada uno, simplmente se le paso la tarea de imprimir por pantalla el numero de interrpucion que representa. Para ello en el area de memoria de la pantalla imipimimos el texto que segun Intel, representa dicha interrupcion.