

Prof. Rafael Emerick Z. De Oliveira < <a href="mailto:rafael.emerick@ifes.edu.br">rafael.emerick@ifes.edu.br</a> Sala 709

## TRABALHO PRÁTICO 2024/1

## IMPLEMENTAÇÃO EM HARDWARE DE INSTRUÇÃO DE PROCESSADOR ARM MONOCÍCLO.

Nota máxima: 10 pontos corresponde a 100% da nota.

#### Prazos:

Entrega no Google ClassRoom: 10/02/2025

Apresentação ao Professor: até dia 13/02/2025

Trabalho, no máximo, em grupos de 2 participantes.

 Envie um relatório simplificado com todas as informações do seu trabalho. (Introdução, desenvolvimento e conclusão).

#### **Especificação**

Você estenderá um processador simplificado de ciclo único ARM usando o SystemVerilog. Um programa de teste deverá ser carregado na memória e confirmará se o sistema funciona. Em seguida, você deve implementar novas instruções e, em seguida, escrever um adicionar estas instruções no programa de teste, para que se confirme que as novas instruções também funcionam. O esquema do processador de ciclo único é apresentado no final para sua conveniência. Essa versão do processador de ciclo único ARM e, neste estágio, pode executar as seguintes instruções: ADD, SUB, AND, ORR, LDR, STR e B.

#### **Processador ARM Single-Cycle**

O módulo ARM single-cycle em SystemVerilog (arm\_single.sv) pode ser encontrado no repositório: [1]

Estude o arquivo até estar familiarizado com seu conteúdo. Abra o arquivo arm\_single.sv. O módulo de nível superior (chamado top) contém o processador arm (arm) e as memórias de dados e de instruções (dmem e imem). Agora olhe para o módulo do processador (chamado arm), ele instância dois sub-módulos, "controller" e "datapath". Agora, observe o módulo controller e seus submódulos. Ele contém dois sub-módulos: "decode" e "condlogic". O módulo decode produz todos menos três sinais de controle. O módulo condlogic produz os três sinais de controle restantes que atualizam o estado arquitetural (RegWrite, MemWrite) ou determinam o próximo PC (PCSrc). Estes três sinais dependem da condição da instrução (Cond3:0) e dos sinalizadores (flags) de condições armazenadas (Flags3:0) que são internos ao módulo condlogic. As flags de condição produzidas pela ALU (ALUFlags3:0) são atualizadas nos registros de flags dependentes do bit S (FlagW1:0) e se a instrução é executada (novamente, dependendo da condição Cond3:0 e do valor armazenado das flags de condição Flags3:0).

A instrução e as memórias de dados instanciadas no módulo "top" são, cada uma, uma matriz de 64-palavras × 32 bits. A memória da instrução precisa conter alguns valores iniciais representando o programa. O programa de teste é dado no arquivo "memfile.s" do repositório apresentado anteriormente. Estude o programa até entender o que ele faz. O código já em idioma de máquina para o programa pode ser encontrado com o nome de "memfile.dat" no repositório.



Prof. Rafael Emerick Z. De Oliveira < rafael.emerick@ifes.edu.br > Sala 709

## Parte 1 (1 pts) – Testando o processador ARM monociclo.

Em um sistema complexo, se você não sabe o que esperar da resposta, é improvável que você receba a resposta certa. Comece prevendo o que deve acontecer em cada ciclo ao executar o programa.

- 1 Desenhe o esquemático correspondente ao HDL em SystemVerilog do processador ARM. Ilustre a hierarquia do testbench e os módulos internos ao DUT (Device Under Test). Apresente no esquemático as estruturas de conexão de forma simplificada (para fios em paralelo, trace apenas 1 fio e ilustre o número de fios que compõe tal barramento simples).
- 2 Preencha o gráfico na Tabela 1 no final com suas previsões da execução do código memfile.s do repositório fornecido. Que endereço escreverá a instrução final do STR e qual valor ela escreverá? Simule seu processador com o ModelSim. Adicione todos os sinais da Tabela 1 à sua janela de ondas. Execute a simulação. Se tudo correr bem, o testbench imprimirá "Simulação bem-sucedida". Observe as formas de onda e verifique se elas correspondem às suas previsões na Tabela 1.

#### Parte 2 (9 pts): - Modificando o processador ARM monocíclo

- 1 - Estenda as instruções em nível de microarquitetura do processador ARM monociclo, com código HDL disponível em [1], de forma a habilitá-lo a processar as instruções **MOV, CMP, TST, EOR.**
- 2 Para validar, estenda o código de testes utilizado na parte , gere o novo código memfile2.s e memfile2.dat, com os códigos correspondentes de montagem e de máquina.

EXTRA – (8 pts, substitui a nota de uma prova) – Definir um dispositivo E/S simulado como módulo SystemVerilog no testbench com clock de 1 MHz que faça a função de timer para a CPU principal. A troca de dados entre a CPU e o Timer deve ser feita por E/S mapeada em memória, e esse endereço deve sincronizar/espelhar com o Registrador de E/S do timer. Quando o tempo informado pelo programador por LDR no referido endereço de E/S for obtido pelo timer, este deverá contar em função do seu clock interno (gerado no testbench) e alcançado a contagem, uma flag adicional deve ser acionada no plano de controle da CPU, e a disponibilização do tempo final contado deve ser armazenado em um segundo endereço de E/S.

## Apresentação [10pts]

Na apresentação, deverá ser entregue o relatório final com a apresentação do trabalho realizado. Além disso, será necessária a demonstração da execução do trabalho no ModelSim.

A nota final do trabalho será 60% (parte1 + parte2) + 40% (entrevista). + Extra (O excedente poderá compensar notas na prova.

## Pontuação Bônus (extra)

Trabalhos entregues com código versionado em git em repositório público: 0,75 ponto na nota do
trabalho (versionado será considerado o código com no mínimo 5 commits que mostragem e
registrem a evolução do trabalho em cada etapa do desenvolvimento, maiores informações em [4]).
Não faça a edição online do código, isso atrapalhará o desenvolvimento. O versionamento correto é
realizado com trabalho independente de cada membro da equipe.



Prof. Rafael Emerick Z. De Oliveira < <a href="mailto:rafael.emerick@ifes.edu.br">rafael.emerick@ifes.edu.br</a> Sala 709

• Caso o trabalho esteja completamente implementado e realizado, a antecipação do prazo de entrega bonificará a nota da dupla em 5% na média final , por semana antecipada, no limite total de 15%.

#### Observação importante:

O atraso na entrega do trabalho penalizará a nota final automaticamente em 20%. Para cada dia de atraso, serão acrecidos 1% de redução no valor total do trabalho.

#### Referências

- [1] https://gitlab.com/rafael.emerick.ifes/armprocessors/
- [4] https://tableless.com.br/iniciando-no-git-parte-1/

# ESQUEMÁTICO DO PROCESSADOR ARM MONOCÍCLO DE REFERÊNCIA



Figure 7.13 Complete single-cycle processor

Prof. Rafael Emerick Z. De Oliveira < <u>rafael.emerick@ifes.edu.br</u>> Sala 709

## INSTRUÇÕES BÁSICAS DE PROCESSAMENTO DE DADOS



Figure B.1 Data-processing instruction encodings

Table B.1 Data-processing instructions

| cmd                                              | Name                    | Description          | Operation                    |  |  |  |
|--------------------------------------------------|-------------------------|----------------------|------------------------------|--|--|--|
| 0000                                             | AND Rd, Rn, Src2        | Bitwise AND          | Rd←Rn & Src2                 |  |  |  |
| 0001                                             | EOR Rd, Rn, Src2        | Bitwise XOR          | Rd←Rn ^ Src2                 |  |  |  |
| 0010                                             | SUB Rd, Rn, Src2        | Subtract             | Rd ← Rn - Src2               |  |  |  |
| 0011                                             | RSB Rd, Rn, Src2        | Reverse Subtract     | Rd ← Src2 - Rn               |  |  |  |
| 0100                                             | ADD Rd, Rn, Src2        | Add                  | Rd ← Rn+Src2                 |  |  |  |
| 0101                                             | ADC Rd, Rn, Src2        | Add with Carry       | Rd ← Rn+Src2+C               |  |  |  |
| 0110                                             | SBC Rd, Rn, Src2        | Subtract with Carry  | Rd ← Rn - Src2 - C           |  |  |  |
| 0111                                             | RSC Rd, Rn, Src2        | Reverse Sub w/ Carry | Rd ← Src2 - Rn - C           |  |  |  |
| $1000 \ (S=1)$                                   | TST Rd, Rn, Src2        | Test                 | Set flags based on Rn & Src2 |  |  |  |
| 1001 (S = 1)                                     | TEQ Rd, Rn, Src2        | Test Equivalence     | Set flags based on Rn ^ Src2 |  |  |  |
| 1010 $(S = 1)$                                   | CMP Rn, Src2            | Compare              | Set flags based on Rn - Src2 |  |  |  |
| $1011 \ (S=1)$                                   | CMN Rn, Src2            | Compare Negative     | Set flags based on Rn+Src2   |  |  |  |
| 1100                                             | ORR Rd, Rn, Src2        | Bitwise OR           | Rd ← Rn   Src2               |  |  |  |
| 1101<br>I = 1 OR<br>(instr <sub>11:4</sub> = 0)  | Shifts:<br>MOV Rd, Src2 | Move                 | Rd ← Src2                    |  |  |  |
| I = 0 AND<br>(sh = 00;<br>$instr_{11:4} \neq 0)$ | LSL Rd, Rm, Rs/shamt5   | Logical Shift Left   | Rd ← Rm << Src2              |  |  |  |
| I = 0 AND $(sh = 01)$                            | LSR Rd, Rm, Rs/shamt5   | Logical Shift Right  | Rd ← Rm >> Src2              |  |  |  |

#### **ANEXO 1 – TABELA 1.**

| Ciclo | Reset | Instrução (Montagem /<br>Máquina) | SrcA | SrcB | Branch | AluResult | Flags3:0 | CondEx | WriteData | MemWrite | ReadData |
|-------|-------|-----------------------------------|------|------|--------|-----------|----------|--------|-----------|----------|----------|
| 1     |       |                                   |      |      |        |           |          |        |           |          |          |
| 2     |       |                                   |      |      |        |           |          |        |           |          |          |
| 3     |       |                                   |      |      |        |           |          |        |           |          |          |
| 4     |       |                                   |      |      |        |           |          |        |           |          |          |
| 5     |       |                                   |      |      |        |           |          |        |           |          |          |
| 6     |       |                                   |      |      |        |           |          |        |           |          |          |
| 7     |       |                                   |      |      |        |           |          |        |           |          |          |
| 8     |       |                                   |      |      |        |           |          |        |           |          |          |
| 9     |       |                                   |      |      |        |           |          |        |           |          |          |
| 10    |       |                                   |      |      |        |           |          |        |           |          |          |
| 11    |       |                                   |      |      |        |           |          |        |           |          |          |
| 12    |       |                                   |      |      |        |           |          |        |           |          |          |
| 13    |       |                                   |      |      |        |           |          |        |           |          |          |
| 14    |       |                                   |      |      |        |           |          |        |           |          |          |
| 15    |       |                                   |      |      |        |           |          |        |           |          |          |
| 16    |       |                                   |      |      |        |           |          |        |           |          |          |
| 17    |       |                                   |      |      |        |           |          |        |           |          |          |
| 18    |       |                                   |      |      |        |           |          |        |           |          |          |
| 19    |       |                                   |      |      |        |           |          |        |           |          |          |