## Modélisation Transactionnelle des Systèmes sur Puces en SystemC Ensimag 3A — filière SLE Grenoble-INP

Modélisation TLM en SystemC

Matthieu Moy (transparents originaux de Jérôme Cornet)

Matthieu.Moy@imag.fr

2014-2015



Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

2014-2015 < 1 / 58 >

#### Sommaire

- Le but ...
- Dernières notions de SystemC
- Bibliothèque TLM 2.0

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TI M

2014-2015

## Rappel

- Port : expose une interface à un point de connexion
- Canal : implémente les différentes interfaces requises pour réaliser la communication
- Utilisation dans les modules : appels de méthodes sur les ports à travers l'opérateur « -> » redéfini
- Appel de méthode par le port dans un module ⇒ appel de la même méthode dans le canal auquel est relié le port

Matthieu Moy (Matthieu.Moy@imag.fr)

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

2014-2015 < 7 / 58 >

2014-2015

## Problème: exposé

• Intégration en un seul composant?



Modélisation TLM

#### Planning approximatif des séances

- Introduction : les systèmes sur puce
- 2 Introduction : modélisation au niveau transactionnel (TLM)
- Introduction au C++
- Présentation de SystemC, éléments de base
- Ommunications haut-niveau en SystemC
- Modélisation TLM en SystemC
- TP1 : Première plateforme SystemC/TLM
- Utilisations des plateformes TLM
- TP2 (1/2): Utilisation de modules existants (affichage)
- TP2 (2/2): Utilisation de modules existants (affichage)
- Notions Avancé en SystemC/TLM
- TP3 (1/3): Intégration du logiciel embarqué
- 3 TP3 (2/3): Intégration du logiciel embarqué
- 4 TP3 (3/3): Intégration du logiciel embarqué
- Intervenant extérieur : ?
- Perspectives et conclusion

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

2014-2015 < 2 / 58 >

## Ce qu'on veut pouvoir écrire



# Côté cible tlm\_response\_status return TLM\_OK\_RESPONSE;

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

2014-2015

## Problème: exposé

Assemblage d'origine



Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

 $2014\text{-}2015 \qquad < 8\,/\,58 >$ 

## Problème: exposé

Connexions port à port



Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

2014-2015 < 10 / 58 >







Retour sur les appels effectués (1/2)



## Export: la classe sc\_export

- Élément (similaire à un port) :
  - exposant une interface à un point de connexion
  - connecté à un objet, auquel il transmet les appels de méthodes
- En pratique :
  - ▶ Objet de la classe sc\_export
  - ► Généricité sur l'interface (comme sc\_port)
  - Nécessité de connexion explicite dans le code à l'objet récepteur des appels de méthodes

 $\label{eq:matthieuMoy (Matthieu.Moy@imag.fr)} \mbox{Modélisation TLM} \qquad \qquad 2014-2015 \qquad <12\,/\,58>$ 

## Export: exemple (2/2)

Intégration du composant créé :



• C peut appeler directement les méthodes du canal.

Matthieu Moy (Matthieu.Moy@imag.fr) Modélisation TLM 2014-2015 < 14 / 58 >

## Retour sur les appels effectués (2/2)

Appels sur ports et exports ( ):



# Exemple (déclaration)

Matthieu Moy (Matthieu.Moy@imag.fr) Modélisation TLM 2014-2015 < 18 / 58 >

# Exemple (constructeur)

```
AetB::AetB(sc module name name)
              : sc_module(name),
                a(sc_gen_unique_name("A")),
                b(sc_gen_unique_name("B")),
                canal(sc_gen_unique_name("canal"))
   // connexions internes
   a.port2(canal);
   b.port1(canal);
   // connexions port a port vers l'exterieur
   a.port1(port1);
   b.port2(port2);
   // connexion de l'export
   port3.bind(canal);
```

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

2014-2015 < 19 / 58 >

#### Communications vues jusqu'ici

Chaque module est « actif »



Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TI M

2014-2015 < 21 / 58 \

 $2014\text{-}2015 \qquad < 24\,/\,58 >$ 

# Ce que l'on souhaite modéliser **CPU** ITC 1 **SMC UART DMAC**

## Architecture de la bibliothèque

Modélisation TLM

Généricité

Matthieu Moy (Matthieu.Moy@imag.fr)

- Couche Transport
  - Mécanismes génériques de transmission des transactions
  - Permet de modéliser n'importe quel protocole de bus
  - Standardisée
- Couche Protocole
  - ► Contenu des transaction standardisé

(tlm::tlm\_generic\_payload)

- ► Comportement
- "Interfaces de convenances" pour rendre le code plus concis.
- ► Étude d'un exemple : protocole EnsitIm
- Couche Utilisateur
  - ► Ce que le programmeur doit mettre dans ses modules...

#### Exemple (sc\_main

```
int sc_main(int, char**)
   AetB
                    aetb("AetB");
   QuickChannel
                    q1("q1"), q2("q2"), q3("q3");
   aetb.port1.bind(q1);
   c.port1.bind(q1);
   aetb.port2.bind(q2);
   c.port2.bind(q2);
   c.port3.bind(aetb.port3);
   sc start(); return 0;
```

#### Communications TLM

Modélisation TLM

Modules actifs, passifs, actifs/passifs



• A peut appeler directement des méthodes de B

Matthieu Moy (Matthieu.Moy@imag.fr)

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TI M

2014-2015

2014-2015

< 20 / 58 >

## Pourquoi standardiser TLM 2

- Historique :
  - ► SystemC 2.0 : notion de sc\_interface. Chaque entreprise peut coder ses canaux de communications.
    - ⋆ Problème : Un composant écrit avec le protocole de l'entreprise X ne peut pas se connecter sur le canal de l'entreprise Y!

      \* Difficulté à intégrer des composants venant d'entreprise extérieures,
    - ★ Contournements avec des adaptateurs (lents, pas toujours possibles)
  - ► TLM-1.0 : un pas vers l'interopérabilité
    - \* Définition d'une interface (template)
    - ★ Mais rien sur le contenu des transactions
      ★ ⇒ seulement une petite partie d'un vrai protocole standardisé!
  - ► TLM-2.0 : l'interopérabilité se rapproche ...
    - \* Contenu des transactions défini

Matthieu Moy (Matthieu.Moy@imag.fr) Modélisation TLM  $2014\text{-}2015 \qquad < 25 \, / \, 58 >$ 

#### Interfaces de convenances

- Problème : mettre tout le monde d'accord sur l'API utilisateur est
  - ▶ Difficile (déjà des années de discussions entre vendeurs pour arriver à TLM-2)
  - ► Pas très utile : L'important est de pouvoir connecter un composant écrit par X à un canal écrit par Y, pas le code écrit à l'intérieur de Y.
- ullet  $\Rightarrow$  TLM-2 définit une API générique mais très verbeuse
- Chaque entreprise peut écrire une API qui lui convient.

Matthieu Moy (Matthieu.Moy@imag.fr) Modélisation TLM 2014-2015 < 26 / 58 > Matthieu Moy (Matthieu.Moy@imag.fr) Modélisation TLM 2014-2015 < 27 / 58 >

#### Notre interface de convenance : EnsitIm

- Faite maison! (Giovanni Funchal)
- Objectifs
  - ▶ simplicité du code (⇒ allez voir comment c'est fait!)
  - ▶ simplicité d'utilisation (vous me remercierez bientôt ;-) )
- Beaucoup de limitations, mais suffisante pour les TPs.

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

2014-2015 < 28 / 58 >

#### Des tonnes de variantes

- 1 appel de fonction, ou plusieurs phases successives
- Connexion point à point, ou via un canal
- Communication de valeurs ou d'un bloc de valeurs
- Possibilité de rendre la main ou pas
- ...

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

< 30 / 58 > 2014-2015

## Couche transport (2/4)

• Message Sequence Chart pour transport bloquant :



Matthieu Moy (Matthieu.Moy@imag.fr)

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

2014-2015 < 32 / 58 >

2014-2015

< 34 / 58 >

## Couche transport (4/4)

• Message Sequence Chart pour transport non-bloquant :



Modélisation TLM

#### Chemin d'une transaction : l'idée ...



## Couche transport (1/4)

- Interface pour transactions bloquantes
  - ► Toute la transaction doit se faire en un appel de fonction
  - ► Interface tlm\_blocking\_transport\_if<TRANS>

```
template <typename TRANS = tlm_generic_payload>
struct tlm_blocking_transport_if :
 virtual sc core::sc interface {
  virtual void b_transport(TRANS& trans,
                           sc_core::sc_time& t) = 0;
```

- ► Communication initiateur/cible :
  - ★ initiateur → cible : transaction passée en argument Oall path

  - ★ cible → initiateur : même transaction (passée par référence) → Return path
- ► (Pour l'instant, on ignore le deuxième argument de b\_transport)

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TI M

2014-2015 < 31 / 58 >

## Couche transport (3/4)

- Interface pour transactions non-bloquantes

  - L'initiateur fait un appel de fonction : requête
     La cible fait un appel de fonction dans l'autre sens : réponse

```
// ForWard path
virtual sc_core::sc_interface
 virtual tlm sync enum nb transport fw
        (TRANS& trans, PHASE& phase, sc_time& t) = 0;
};
// BackWard path
struct tlm_bw_nonblocking_transport_if
 virtual sc_core::sc_interface {
virtual tlm_sync_enum nb_transport_bw
        (TRANS& trans, PHASE& phase, sc_time& t) = 0;
```

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

2014-2015 < 33 / 58 >

## Interface des composants

- Un composant TLM initiateur peut :
  - Lancer une transaction bloquante
  - i.e. appeler b\_transport ▶ Lancer une transaction non-bloquante

  - i.e. appeler nb\_transport\_fw
  - ► Recevoir une réponse de transaction non-bloquante i.e. exposer une fonction nb\_transport\_bw
- Un composant TLM cible peut :
  - Recevoir une transaction bloquante
  - i.e. exposer une fonction b\_transport
  - ► Recevoir une requête de transaction non-bloquante i.e. exposer une fonction nb\_transport\_fr
  - ► Envoyer une réponse à une transaction non-bloquante i.e. appeler nb\_transport\_bw

Matthieu Moy (Matthieu.Moy@imag.fr) Modélisation TLM 2014-2015 < 35 / 58 >

## Exporter/appeler une fonction (1/2)

#### Question



Comment un module expose-t-il une fonction aux autres objets?

sc export!

#### Question



Comment un module appelle-t-il une fonction d'un autre objet?

sc\_port!

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

2014-2015 < 36 / 58 >

#### Sockets et TLM-2

- Beaucoup de types de sockets différents.
- On va utiliser tlm::tlm\_initiator\_socket/  ${\tt tlm::tlm\_target\_socket} \ \textbf{et en d\'eriver}$ ensitlm::initiator\_socket/ ensitlm::target\_socket.

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

2014-2015 < 38 / 58 N

#### Modéliser l'interconnexion

- On ajoute un composant pour modéliser le bus.
- Une solution (pas exactement celle de Ensitlm) :



Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

 $2014\text{-}2015 \qquad < 40\,/\,58 >$ 

#### Notre interface de convenance : EnsitIm

- Faite maison! (Giovanni Funchal)
- Objectifs :
  - ► simplicité du code (⇒ allez voir comment c'est fait!)
  - ► simplicité d'utilisation (vous me remercierez bientôt ;-) )
- Beaucoup de limitations, mais suffisante pour les TPs.

## Exporter/appeler une fonction (1/2)



⇒ en TLM-2, on n'utilise plus que des sockets (mais il y a quand même des ports et exports sous le capot)

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

2014-2015

< 37 / 58 >

## Communication entre N composants

• Jusqu'ici, on n'a fait que du point à point ...

## Question



Que manque-t-il?

- Connexion N initiateurs vers M cible.
- ullet Routage (choisir à quelle cible on parle) o addressmap.

#### Question



Comment faire?

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TI M

2014-2015

## Ce qu'on veut pouvoir écrire

#### Côté initiateur

ensitlm::data\_t val = 1; ensitlm::addr\_t addr = 2; enstrant.addr\_t addr = 2,
while (true) {
 cout << "Entrer x :" << endl;
 cin >> val;; socket.write(addr, val);

## Côté cible

tlm\_response\_status write(const ensitlm::addr\_t &a,
 const ensitlm::data\_t &d)
cout << "j'ai recu : "
 << d << endl;</pre> return TLM\_OK\_RESPONSE;

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

2014-2015 < 41 / 58 >

#### EnsitIm: limitations

- Protocole bloquant seulement (On ne s'embête pas avec le "backward path")
- Pas de généricité :
  - ► adresses:typedef uint32\_t addr\_t;
  - ▶ données:typedef uint32\_t data\_t;
- Pas de byte-enable,
- Pas de transaction par bloc,
- Seulement deux commandes : read/write,
- Peu d'optimisations de performances possibles.

Matthieu Moy (Matthieu.Moy@imag.fr) Modélisation TLM 2014-2015 < 42 / 58 > Matthieu Moy (Matthieu.Moy@imag.fr) Modélisation TLM 2014-2015 < 43 / 58 >

#### EnsitIm: principe

- ensitlm/initiator socket.h:pour ne pas avoir à  $\textbf{construire explicitement une} \ \texttt{tlm\_generic\_payload}.$
- ensitlm/target\_socket.h: pour ne pas avoir à écrire une méthode b\_transport, mais juste read et write.
- bus.h: une classe Bus.

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

2014-2015 < 44 / 58 >

#### ensitIm\_initiator\_socket.h (1/4)

```
• Le code : déclaration
 namespace ensitlm {
    template <typename MODULE,</pre>
               bool MULTIPORT = false>
     class initiator_socket :
          public tlm::tlm_initiator_socket
                 <CHAR_BIT * sizeof(data_t),
                 tlm::tlm_base_protocol_types,
                 MULTIPORT?0:1>,
           private tlm::tlm_bw_transport_if
                 <tlm::tlm_base_protocol_types>
```

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TI M

2014-2015 / 46 / 58 >

2014-2015 < 48 / 58 >

## initiator socket.h (3/4)

```
Utilisation :
```

```
#include "ensitlm.h"
struct Foo : sc_core::sc_module
   ensitlm::initiator_socket<Foo> socket;
   SC_CTOR (Foo);
   void compute() {
      // ...
      status = socket.write(i, data);
      if (status != tlm::TLM_OK_RESPONSE) ...;
};
```

# ensitIm\_target\_socket.h (1/4)

Modélisation TLM

```
    Le code : déclaration
```

Matthieu Moy (Matthieu.Moy@imag.fr)

```
namespace ensitlm {
   template <typename MODULE,</pre>
             bool MULTIPORT = false>
   class target_socket :
         public tlm::tlm_target_socket
                <CHAR_BIT \star sizeof(data_t),
                 tlm::tlm_base_protocol_types,
                 MULTIPORT: 0?1>,
         public tlm::tlm fw transport if
                <tlm::tlm_base_protocol_types>
   { ... };
```

#### Pour utiliser Ensitlm

```
/* pour utiliser les sockets */
#include "ensitlm.h"
```

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

2014-2015 < 45 / 58 >

## ensitlm\_initiator\_socket.h (2/4)

```
Le code : API
```

```
class initiator_socket : [...] {
  initiator_socket();
  explicit initiator_socket(const char* name);
  tlm::tlm_response_status
  read(const addr_t& addr, data_t& data,
        int port = 0);
  tlm::tlm_response_status
  write (const addr_t& addr, data_t data,
         int port = 0);
```

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

2014-2015 / 47 / 58 >

## ensitlm initiator socket.h (4/4)

• Ce que vous économisez à chaque read/write :

```
tlm::tlm_response_status read(const addr_t& addr,
                               data_t& data, int port = 0) {
   tlm::tlm generic payload* trans;
   if(!container.empty()) {
     trans = container.back();
      container.pop_back();
      trans = new tlm::tlm_generic_payload();
   trans->set_command(tlm::TLM_READ_COMMAND);
   trans->set_address(addr);
trans->set_data_ptr
      (reinterpret_cast<unsigned char*>(&data));
   trans->set_data_length(sizeof(data_t));
   trans->set_streaming_width(sizeof(data_t));
   (*this) [port] -> b transport (*trans, time);
   container.push_back(trans);
   return trans->get_response_status();
```

Matthieu Moy (Matthieu.Moy@imag.fr) Modélisation TLM

2014-2015 < 49 / 58 >

## ensitIm\_target\_socket.h (2/5)

- La fonction b\_transport:
  - ► C'est la fonction appelée par l'initiateur (le bus)
  - ► Appelle des fonctions read et write sur le module englobant
  - ⇒ l'utilisateur devra définir les fonctions read et write.

Matthieu Moy (Matthieu.Moy@imag.fr) Modélisation TLM 2014-2015 < 50 / 58 > Matthieu Moy (Matthieu.Moy@imag.fr) Modélisation TLM 2014-2015 < 51 / 58 >

```
ensitlm_target_socket.h (3/5)
  • Le code : la fonction b_transport
    void b_transport(tlm::tlm_generic_payload& trans,
                      sc_core::sc_time& t) {
      addr_t addr = static_cast<addr_t>(trans.get_address());
      data_t& data = *(reinterpret_cast<data_t*>
                           (trans.get_data_ptr()));
      switch(trans.get_command()) {
        case tlm::TLM_READ_COMMAND:
           trans.set_response_status(m_mod->read(addr, data));
           break;
        case tlm::TLM_WRITE_COMMAND:
           trans.set response status(m mod->write(addr, data));
        case tlm::TLM_IGNORE_COMMAND:
           break;
        default:
           trans.set response status
                 (tlm::TLM_COMMAND_ERROR_RESPONSE);
Matthieu Moy (Matthieu.Moy@imag.fr)
                            Modélisation TLM
                                                    2014-2015 < 52 / 58 >
```

## ensitIm\_target\_socket.h (5/5)

- Pour implémenter read/write :
  - ▶ Doivent avoir exactement le même type que read/write de la classe de base (copier/coller ...)
  - ► Reçoivent des adresses relatives au début de bloc (i.e. une écriture à l'adresse 142 sur un module « mappé » sur l'intervalle [100, 200] donne une adresse 42 côté cible)
  - ▶ read peut modifier la donnée, write ne peut pas.

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

2014-2015 < 54 / 58 >

## bus.h (2/3)

```
• Le code :
```

```
SC_MODULE(Bus) {
    // Parametre 'true' pour connection multiport
    // (Specificite du bus)
   ensitlm::initiator_socket<Bus, true> initiator;
   ensitlm::target_socket<Bus, true> target;
   Bus(sc_core::sc_module_name name);
   tlm::tlm_response_status
        read(ensitlm::addr_t a, ensitlm::data_t& d);
   tlm::tlm_response_status
        write(ensitlm::addr_t a, ensitlm::data_t d);
```

Un module (presque) comme les autres.

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

2014-2015 < 56 / 58 >

2014-2015 < 58 / 58 >

#### Conclusion

- TLM-2 :
  - Interfaces standardisées.
  - Contenu de transaction standardisée.
  - ► Comportement des bus laissés à l'utilisateur.
- Protocole Ensitlm : ce que l'on va utiliser en TP ► Plus concis que TLM-2 « brut »
  - Router avec addressmap
- Et les interruptions?

Matthieu Moy (Matthieu.Moy@imag.fr)

- Plusieurs solutions...
- ▶ Utilisation de sc\_in, sc\_out, etc. pas parfaite mais raisonnable.

Modélisation TLM

## ensitIm\_target\_socket.h (4/5)

• Utilisation: implémenter read/write

```
#include "ensitlm_target_socket.h"
struct target : sc_module {
 ensitlm::target_socket<target> socket;
 cout << "j'ai recu : " << d << endl;
   return tlm::TLM_OK_RESPONSE;
 tlm::tlm_response_status read (const ensitlm::addr_t &a,
                               ensitlm::data t &d) {
```

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

2014-2015 < 53 / 58 >

2014-2015

< 55 / 58 N

## ensitlm\_router.h (1/3)

Utilise des sockets "multiport" :



```
bus.h (3/3)
```

Modélisation TI M

```
Utilisation :
 int sc_main(int, char**)
    Generator
                 generator1("Generator1");
                memory("Memory", 100);
    Memory
                 router("router");
    Bus
    generator1.socket.bind(router.target);
    router.initiator.bind(memory.target);
    // address map
               target port | address | size
    router.map(memory.target, 0 , 100);
    sc_core::sc_start(); return 0;
```

Matthieu Moy (Matthieu.Moy@imag.fr)

Matthieu Moy (Matthieu.Moy@imag.fr)

Modélisation TLM

2014-2015 < 57 / 58 >