Arquitetura e Organização de Computadores

Capítulo 11

Conjuntos de instruções: Modos de endereçamento e formatos

#### Modos de endereçamento

- Imediato.
- Direto.
- Indireto.
- Registradores.
- Indireto por registradores.
- Deslocamento (indexado).
- Pilha.

#### Endereçamento imediato

- Operando é parte da instrução.
- Operando= campo de endereço.
- P.e., ADD 5.
  - Some 5 ao conteúdo do acumulador.
  - 5 é operando.
- Nenhuma referência de memória para buscar dados.
- Rápido.
- Faixa limitada.

#### Diagrama do endereçamento imediato

#### Instrução

| Opcode | Operando |
|--------|----------|
|        |          |

#### Endereçamento direto

- Campo de endereço contém endereço do operando.
- Endereço efetivo (EA)= campo de endereço (A).
- P.e., ADD A.
  - Some conteúdo da célula A ao acumulador.
  - Procure operando no endereço A da memória.
- Única referência à memória para acessar dados.
- Sem cálculos adicionais para calcular endereço efetivo.
- Espaço de endereços limitado.



#### Endereçamento indireto

- Célula de memória apontada pelo campo de endereço contém o endereço do (ponteiro para o) operando.
- EA= (A).
  - Examine A, ache endereço (A) e procure lá o operando.
- P.e., ADD (A).
  - Some o conteúdo da célula apontada pelo conteúdo de A ao acumulador.

• Grande espaço de endereços.

- 2<sup>n</sup>, onde n= tamanho da palavra.
- Pode ser aninhado, multinível, em cascata.
  - P.e., EA = (((A))).
    - Desenhe o diagrama você mesmo.
- Múltiplos acessos à memória para encontrar operando.
- Daí mais lento.



#### Endereçamento de registradores

- Operando é mantido no registrador nomeado no campo de endereço.
- EA= R.
- Número limitado de registradores.
- Necessário campo de endereço muito pequeno.
  - Instruções mais curtas.
  - Busca de instrução mais rápida.

- Nenhum acesso à memória.
- Execução muito rápida.
- Espaço de endereços muito limitado.
- Múltiplos registradores ajudam no desempenho.
  - Requer boa escrita de programação assembly ou compilador.
  - N.B. programação C.
    - Registrador int a.
- Compare com endereçamento direto.



#### Endereçamento indireto por registradores

- Compare com endereçamento indireto.
- EA= (R)
- Operando está na célula de memória apontada pelo conteúdo do registrador R.
- Grande espaço de endereços (2<sup>n</sup>).
- Um acesso à memória a menos que o endereçamento indireto.



#### Endereçamento por deslocamento

- EA= A + (R).
- Campo de endereço mantém dois valores:
  - A= valor base.
  - R= registrador que mantém deslocamento.
  - Ou vice-versa.



#### Endereçamento relativo

- Uma versão do endereçamento por deslocamento.
- R= Contador de programa, PC.
- EA= A + (PC).
- Ou seja, apanhe operando de células A a partir do local atual apontado pelo PC.
- Compare com localidade de referência e uso de cache.

#### Endereçamento por registrador base

- A mantém deslocamento.
- R mantém ponteiro para endereço base.
- R pode ser explícito ou implícito.
- P.e., registradores de segmento no 80x86.

#### Endereçamento indexado

- A= base.
- R= deslocamento.
- EA= A + R.
- Bom para acessar arrays.
  - EA= A + R.
  - R++.

### Combinações

- Pós-indexação:
- EA= (A) + (R).
- Pré-indexação:
- EA= (A+(R)).
- (Desenhe os diagramas)

#### Endereçamento de pilha

- Operando está (implicitamente) no topo da pilha.
- P.e.:
  - ADD: Retira dois itens do topo da pilha e os soma.

#### Modos de endereçamento x86

- Endereço virtual ou efetivo é deslocamento para segmento.
  - Endereço inicial mais deslocamento gera endereço linear.
  - Isso passa pela tradução de página se paginação ativada.
- 12 modos de endereçamento disponíveis:
  - Imediato.
  - Registrador operando.
  - Deslocamento.
  - Base.
  - Base com deslocamento.
  - Índice escalado com deslocamento.
  - Base com índice e deslocamento.
  - Modo base com índice escalado e deslocamento.
  - Relativo.

# Registradores de segurento SS Seletor SS

# Modos de endereçamento ARM (carga/armazenamento)

- Apenas instruções que referenciam memória.
- Indiretamente através de registrador base mais deslocamento.
- Deslocamento:
  - Deslocamento somado ou subtraído do conteúdo do registrador base para formar o endereço de memória.
- Pré-indexado:
  - Endereço e memória são formados como para endereçamento por deslocamento.
  - Endereço de memória também escrito de volta ao registrador base.
  - Valor do registrador base incrementado ou decrementado pelo valor do deslocamento.
- Pós-indexado:
  - Endereço de memória é valor do registrador base.
  - Deslocamento somado ou subtraído.
     Resultado escrito de volta ao registrador base.
- Registrador base atua como registrador de índice para endereçamento pré-indexado e pósindexado.
- Desloc. por valor imediato na instrução ou por outro registrador.
- Se registrador escalado, endereçamento por registrador disponível.
  - Valor de registrador por deslocamento escalado por operador de desloc.
  - Instrução especifica tamanho do deslocamento.

#### Métodos de indexação ARM



Endereçamento de instruções de processamento de dados & Instruções de desvio

- Processamento de dados:
  - Endereçamento de registrador.
    - Valores nos operandos do registrador podem ser escalados usando um operador de deslocamento.
  - Ou mistura de endereçamento por registrador e imediato.
- Desvio:
  - Imediato.
  - Instrução contém valor de 24 bits.
  - Deslocado 2 bits à esquerda.
    - No limite de palavra.
    - Intervalo efetivo +/- 32 MB do PC.

#### Endereçamento Load/Store múltiplo no ARM

- Subconjunto load/store de registradores de uso geral.
- Campo de instrução de 16 bits especifica lista de registradores.
- Intervalo sequencial de endereços de memória.
- Incrementar após, incrementar antes, decrementar após e decrementar antes.
- Registrador base especifica endereço da memória principal.
- Incrementar ou decrementar começa antes ou após primeiro acesso à memória.



#### Formatos de instrução

- Layout de bits em uma instrução.
- Inclui opcode.
- Inclui operando(s) (implícitos ou explícitos).
- Normalmente, mais de um formato de instrução em um conjunto de instruções.

#### Tamanho da instrução

- Afetado por e afeta:
  - Tamanho da memória.
  - Organização da memória.
  - Estrutura de barramento.
  - Complexidade da CPU.
  - Velocidade da CPU.
- Escolha entre repertório de instrução poderoso e economia de espaço.

#### Alocação de bits

- Número de modos de endereçamento.
- Número de operandos.
- Registrador *versus* memória.
- Número de conjuntos de registradores.
- Intervalo de endereços.
- Granularidade do endereço.

#### Formato de instrução do PDP-8

|                   |        |                                     |            |     |        |             | Inst        | ruções de   | referência   | de mem    | ória    |     |
|-------------------|--------|-------------------------------------|------------|-----|--------|-------------|-------------|-------------|--------------|-----------|---------|-----|
|                   | 0 p    | ccde                                |            | D/I | Z/C    |             |             |             | Desloc       | amento    |         |     |
| 0                 |        |                                     | 2          | 3   | 4      | 5           |             |             |              |           |         | 11  |
|                   |        |                                     |            |     |        |             |             | Instruçõe   | s de Entra   | da/Saída  |         |     |
| 1                 |        | 1                                   | 0          |     |        | Disp        | ositivo     |             |              |           | 0pco de | !   |
| 0                 |        |                                     | 2          | 3   |        |             |             |             | 8            | 9         |         | 11  |
|                   |        |                                     |            |     |        |             | Instru      | rãos do ro  | ferência d   | o ronktra | dores   |     |
| Mic               | roinst | truções d                           | le Grupo 1 | 1   |        |             | HISCIC      | ições de re | rerencia a   | e regiona | doles   |     |
| 1                 |        | 1                                   | 1          | 0   | CLA    | CLL         | CMA         | CML         | RAR          | RAL       | BSW     | IAC |
| 0                 |        | 1                                   | 2          | 3   | 4      | 5           | 6           | 7           | 8            | 9         | 10      | 11  |
| Mic               | roinst | rucões d                            | le Grupo 2 | 2   |        |             |             |             |              |           |         |     |
| 1                 |        | 1                                   | 1          | 0   | CLA    | SWA         | SZA         | SNL         | RSS          | OSR       | HLT     | 0   |
| 0                 |        | 1                                   | 2          | 3   | 4      | 5           | 6           | 7           | 8            | 9         | 10      | 11  |
| Mir               | minst  | rivões d                            | le Grupo 3 | ,   |        |             |             |             |              |           |         |     |
| 1                 | TOTIE  | 1                                   | 1          | 0   | CLA    | MOA         | 0           | MOL         | 0            | ı         | 0       | 1   |
| 0                 |        | 1                                   | 2          | 3   | 4      | 5           | 6           | 7           | 8            | 9         | 10      | 11  |
|                   |        |                                     |            |     |        |             |             |             |              |           |         |     |
| /1                | =      | endereço Direto/Indireto            |            |     | MC     |             | ementarac   |             |              |           |         |     |
| /C                | =      | página 0 ou atual                   |            |     | SMA    |             | r quando a  |             |              |           |         |     |
| LA                | =      | Impar acumulador                    |            |     | SZA    |             | r quando a  |             |              |           |         |     |
| LL                | =      | impar link                          |            |     | SNL    |             | r quando li |             |              |           |         |     |
| MA                | =      | acumulador de complemento           |            |     | RSS    |             | rtersentido |             |              |           |         |     |
| ML                | =      | link de camplemento                 |            |     |        | CSR         | = ou o      | om troca de | e registrado | or        |         |     |
| AR.               | =      | rotacionar acumulador para direita  |            |     | HLT    | = para      |             |             |              |           |         |     |
| AT                | =      | rotacionar acumulador para esquerca |            |     | NQA    |             | ciente múlt |             |              |           |         |     |
| BSW = trocar byte |        |                                     |            | NQL | = carr | egar quocie | nte miltip  | lo          |              |           |         |     |

#### Formato de instrução do PDP-10



#### Formato de instrução do PDP-11



#### Exemplos de instruções do VAX Explicação Notação Assembler e Descrição 8 bits 0 5 Opcode para RSB RSB Retorno da sub-rotina CLRL R9 Opcode para CLRL Opcode para MOVW Modo de deslocamento da palavra, Registrador R4 356 em hexadecimal MOVW 356(R4), 25(R11) Move uma palevra de um endereço que é 356 mais conteúdo de R4 para endereço que é 25 mais conteúdo de R11 C 4 Modo de deslocamento de byte Registrador R11 25 em hexadecima *Opcode* para ADDL3 Número 5 literal Registrador de modo R0 ADDL3#5, R0, @A[R2] Addiciona 5 a um inteiro de 32 bits cm 80 carmazena o resultado na posição cujo endereço é soma de A e quatro vezes o conteúdo de R2. 5 0 Quantidade de deslocamento de relativa à posição A



#### Formatos de instrução do ARM

31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10 9 8 7 6 Pro cessamento de dados por 0 0 0 Quant. de deslocamento Deslocamento 0 Opcode Rn Rd deslocamento imediato Pro cessamento de dados por 0 0 0 0 Deslocamento 1 Rm Cond Opcode Rn Rd des locamento de registrador Processamento de 0 0 1 Cond Opcode Rn Rd Rotacionar dados imediato Offset imediato para 0 1 0 P U B W L Imediato carregar/armazenar Offset de registrador para 0 1 1 P U B W L Quant. de deslocamento Deslocamento 0 Rm Cond Rd carregar/armazenar 1 0 0 P U S W L Múlitiplo carregar/armazenar Cond Lista de registradores Condição/condição com link 1 0 1 L Offset de 24 bits

S = para instruções de processamento de dados, significa que a instrução atualiza o código da condição.

S = para instruções múltiplas de carregar/armazenar, significa se a execução da instrução é restrita ao modo supervisor.

 $P,U,W=bits\,usados\,para\,distinguir\,diferentes\,tipos\,de\,modo\,de\,endereçamento.$ 

B = diferença entre um byte sem sinal (B == 1) e uma palavra (B == 0).

I = para instruções de carregar/armazenar, usado para diferenciar entre carregar (I == 1) e armazenar (I == 0).

L = para instruções condicionais, determina se o endereço de retorno é armazenado no registrador vinculado.

#### Uso de constantes imediatas do ARM



ror #0-intervalo 0 até 0x000000FF---passo 0x00000001



ror #8---intervalo 0 até 0xFF000000---passo 0x01000000



ror#30-intervalo 0 até 0x000003FC-passo 0x00000004

#### Conjunto de instruções Thumb

- Subconjunto recodificado do conjunto de instruções do ARM.
- Aumenta desempenho em barramento de dados de 16 bits ou menos.
- Incondicional (economia de 4 bits).
- Sempre atualiza flags de condição.
  - Atualiza flag de não usado (economia de 1 bit).
- Subconjunto de instruções:
  - Opcode de 2 bits, campo de tipo de 3 bits (economia de 1 bit).
  - Especificações de operando reduzidas (economia de 9 bits).

# Expandindo instrução ADD do Thumb para equivalente do ARM



31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0

#### Assembler

- Máquinas armazenam e compreendem instruções binárias.
- P.e., N=I+J+K inicializa I=2, J=3, K=4.
- Programa começa no local 101.
- Dados começam em 201.
- Código:
- Carrega conteúdo de 201 em AC.
- Soma conteúdo de 202 a AC.
- Soma conteúdo de 203 a AC.
- Armazena conteúdo de AC em 204.
- Tedioso e propenso a erros.

#### Melhorias

- Use hexadecimal no lugar de binário:
  - Código como uma série de linhas.
    - Endereço hexa e endereço de memória.
  - Precisa traduzir automaticamente usando programa.
- Inclua nomes simbólicos ou mnemônicos para as instruções.
- Três campos por linha:
  - Endereço do local.
  - Opcode com três letras.
  - Se referência à memória: endereço.
- Precisa de programa de tradução mais complexo.

#### Programa em: Binário Hexadecimal

| Endereço | Conteúdo |      |     |      |  |
|----------|----------|------|-----|------|--|
| 101      | 0010     | 0010 | 101 | 2201 |  |
| 102      | 0001     | 0010 | 102 | 1202 |  |
| 103      | 0001     | 0010 | 103 | 1203 |  |
| 104      | 0011     | 0010 | 104 | 3204 |  |
|          |          |      |     |      |  |
| 201      | 0000     | 0000 | 201 | 0002 |  |
| 202      | 0000     | 0000 | 202 | 0003 |  |
| 203      | 0000     | 0000 | 203 | 0004 |  |
| 204      | 0000     | 0000 | 204 | 0000 |  |

| Endereço | Conteúdo |
|----------|----------|
| 101      | 2201     |
| 102      | 1202     |
| 103      | 1203     |
| 104      | 3204     |
|          |          |
| 201      | 0002     |
| 202      | 0003     |
| 203      | 0004     |
| 204      | 0000     |

#### Endereços simbólicos

- Primeiro campo (endereço) agora simbólico.
- Referências à memória no terceiro campo agora simbólicas.
- Agora tem linguagem assembly e precisa de um assembler para traduzir.
- Assembler usado para alguma programação de sistemas:
  - Compiladores.
  - Rotinas de E/S.

# Programa simbólico

| Endereço | Instrução |     |
|----------|-----------|-----|
| 101      | LDA       | 201 |
| 102      | ADD       | 202 |
| 103      | ADD       | 203 |
| 104      | STA       | 204 |
|          |           |     |
| 201      | DAT       | 2   |
| 202      | DAT       | 3   |
| 203      | DAT       | 4   |
| 204      | DAT       | 0   |

## Programa Assembly

| Rótulo | Operação | Operando |
|--------|----------|----------|
| FORMUL | LDA      | I        |
|        | ADD      | J        |
|        | ADD      | K        |
|        | STA      | N        |
|        |          |          |
| I      | DATA     | 2        |
| J      | DATA     | 3        |
| K      | DATA     | 4        |
| N      | DATA     | 0        |