## **Pipeline**

## Découpage des instructions

Découpage d'une instruction

- Fetch : Recherche d'instruction
- Decode : Décodage instruction & lecture registres opérandes
- Execute : Exécution de l'opération / calcul adresse mémoire
- Memory : Accès mémoire / écriture PC de l'adresse de saut
- Write back : Écriture dans un registre du résultat de l'opération

### Calcul de métriques

### Formule séquentielle vs pipeline

$$T_e = {\rm temps~de~passage~\grave{a}~chaque~\acute{e}tape}$$
 
$$T_p = n*T_e = {\rm temps~de~passage~pour~n~\acute{e}tapes}$$
 
$$T_t = m*T_p = {\rm temps~total~pour~m~personnes}$$

$$T_t = m * T_p = \text{temps total pour m personne}$$

$$T_t = n \ast m \ast T_e$$

## Formule pipeline

$$T_t = n * T_e + (m-1) * T_e$$

### Nombre de cycles d'horloges

$$\frac{T_t}{T_e} = n + m - 1$$

### Débit

Nombre d'opérations (tâches, instructions) exécutées par unités de temps.



#### Latence

Temps écoulé entre le début et la fin d'exécution de la tâche (instruction).



# IPC

Instructions Per Cycle : nombre d'instructions exécutées par cycle d'horloge.

ratio instruction sans arret \*1 + ratio instruction avec arret \* (nb opération)

## Accélération

Accélération: nombre de fois plus vite qu'en séquentiel.

ration: nombre de fois plus vite qu'en séquentiel. 
$$A = \frac{T_s}{T_p} = \frac{m*n*T_e}{(n+m-1)*T_e} = \frac{m*n}{n+m-1} \sim n \quad \text{(pour m très grand)}$$

- m: nombre d'instructions fournies au pipeline
- n: nombre d'étages du pipeline (MIPS, ARM = 5)
- $T_e$  : temps de cycle d'horloge (=  $\frac{1}{\text{Fréquence horloge}}$ )

| 1  | 2  | 3              | 4                             | 5  | 6  |
|----|----|----------------|-------------------------------|----|----|
| IF | ID | EX             | MA                            | WB |    |
|    | IF | ID             | EX                            | MA | WB |
|    | IF |                |                               |    | ID |
|    |    |                |                               |    |    |
| 1  | 2  | 3              | 4                             | 5  | 6  |
| IF | ID | EX             | MA                            | WB |    |
|    | IF | ID             | EX                            | MA | WB |
|    | IF | IF ID IF IF ID | IF ID EX IF ID IF ID IF ID EX | IF | IF |

# Pipelining aléas

# Résolution d'aléas

Arrêt de pipeline (hardware/software)

Hardware: Arrêter le pipeline (stall/break) -> dupliquer les opérations bloquées. Software: Insérer des NOPs (no operation).

## Sans forwarding

Les règles de gestion des aléas sont les suivantes :

- · Si l'instruction dépend d'une valeur calculée par une instruction précédente (RAW) nous devons attendre que l'opération write-back soit terminée.
- · Dans le cas ou nous avons des dépendances de données (WAW ou WAR) cela n'impacte pas le pipeline.

Attention dans le cas d'aléas structurels, nous ne pouvons pas faire d'opération Memory Access (M) et Fetch (F) en même temps.

### Avec forwarding



Les règles de gestion des aléas sont les suivantes :

- Si l'instruction suivante dépend d'une valeur calculée par une instruction précédente, la valeur sera directement disponible dans le bloc Execute.
- Si un LOAD est fait, la valeur sera accesible directement après le bloc Memory dans le bloc Execute, donc pas besoin d'attendre jusqu'au bloc Write Back.

|    |     |          | Dep. | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 25 | 26 | 27 |
|----|-----|----------|------|---|---|---|---|---|---|---|---|---|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
| 1  | LDR | r1,[r5]  |      | F | D | E | М | W |   |   |   |   |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| 2  | ADD | r5,r1,1  | 1    |   | F | D | D | E | М | W |   |   |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| 3  | LDR | r1,[r6]  |      |   |   | F | F | D | E | М | W |   |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| 4  | ADD | r3,r5,r6 | 2    |   |   |   |   | F | D | Ε | М | W |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| 5  | SUB | r2,r6,#1 |      |   |   |   |   |   | F | D | Ε | M | W  |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| 6  | SUB | r4,r3,#5 | 4    |   |   |   |   |   |   | F | D | E | М  | W  |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| 7  | ADD | r3,r2,r4 | 5,6  |   |   |   |   |   |   |   | F | D | E  | М  | W  |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| 8  | LDR | r2,[r7]  |      |   |   |   |   |   |   |   |   | F | D  | E  | M  | W  |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| 9  | ORR | r4,r2,r1 | 3,8  |   |   |   |   |   |   |   |   |   | F  | D  | D  | E  | М  | W  |    |    |    |    |    |    |    |    |    |    |    |    |
| 10 | SUB | r7,r3,#9 | 4,7  |   |   |   |   |   |   |   |   |   |    | F  | F  | D  | E  | м  | W  |    |    |    |    |    |    |    |    |    |    |    |

# Taxonomie de Flynn

Classification basée sur les notions de flot de contrôle

- 2 premières lettres pour les instructions, I voulant dire Instruction, S Single et M -Multiple
- 2 dernières lettres pour le flot de données avec D voulant dire Data, S Single et M -Multiple

|                      | Single Data | Multiple Data |
|----------------------|-------------|---------------|
| Single Instruction   | SISD        | SIMD          |
| Multiple Instruction | MISD        | MIMD          |

Machine SISD (Single Instruction Single Data) = Machine de «Von Neuman».

• Une seule instruction exécutée et une seule donnée (simple, non-structurée) traitée.

Plusieurs types de machine SIMD : parallèle ou systolique.

• En général l'exécution en parallèle de la même instruction se fait en même temps sur des processeurs différents (parallélisme de donnée synchrone).

Exécution de plusieurs instructions en même temps sur la même donnée.

Machines multi-processeurs où chaque processeur exécute son code de manière asynchrone et indépendante.

- · S'assurer la cohêrence des données,
- · Synchroniser les processeurs entre eux, les techniques de synchronisation dépendent de l'organisation de la mémoire.