# 中央处理器CPU

计算机组成原理 期末复习2

ywy\_c\_asm

计算学部金牌讲师团

# 目录

- 1.指令系统概述
- 2.寻址方式
- 3.指令格式设计
- 4.指令周期
- 5. 流水线
- 6.指令微操作
- 7.数据通路
- 8. 微指令与微程序

### 1.指令系统概述

04. 程序控制类指令的功能是()。

D. 改变程序执行的顺序

A. 进行算术运算和逻辑运算 B. 进行主存与 CPU 之间的数据传送 C. 进行 CPU 和 I/O 设备之间的数据传送

- 01. 以下有关指令系统的说法中,错误的是()。
  - A. 指令系统是一台机器硬件能执行的指令全体
  - B. 任何程序运行前都要先转换为机器语言程序
  - C. 指令系统是计算机软/硬件的界面
  - 指令系统和机器语言是无关的
- 指令系统是全部机器指令的集合, 反映机器的功能。
- 指令由操作码和地址码构成,**操作码**反映操作类型,位数反映指令种类数,<u>地址码</u>可以是立即数、寄存器地址、存储器地址,反映指令操作数。指令的操作数类型可以是地址、数字、字符和逻辑数据。指令的长度为<u>指令字长</u>,可固定也可变。
- 指令的操作类型包括: 数据传送、算术逻辑操作、移位、转移(无条件转移、条件转移、条件转移、调用、返回、陷阱)、输入输出和特权指令等。 16. 下列指令中应用程序不准使用的指令是( ).

  A. 确环指令 B. 转换指令 C./转权指令 D.

需要在某个寄存器/内存位置/栈顶保存返回地址

• <u>CISC</u>(复杂指令系统计算机)和<u>RISC</u>(精简指令系统计算机): RISC选用频度高的简单指令,指令长度固定,指令格式和寻址方式少,使用load/store访存,多个通用寄存器,采用流水线使得大部分指令花费一个周期(CPI趋近于1),对编译优化

友好, 时钟周期短, 易于设计。

02. 下列描述中,不符合 RISC 指令系统特点的是()。

A. 指令长度固定,指令种类少

CISC指令功能

→ 寻址方式种类尽量减少,指令功能尽可能强 是比较强的

- C. 增加寄存器的数目,以尽量减少访存次数
- D. 选取使用频率最高的一些简单指令, 以及很有用但不复杂的指令

04. 【2009 统考典题】下列关于 RISC 的说法中,错误的是 ( )。

- ₩ RISC 普通采用微程序控制器 RISC使用组合逻辑进行控制
- B. RISC 大多数指令在一个时钟周期内完成
- C. RISC 的内部通用寄存器数量相对 CISC 多
- D. RISC 的指令数、寻址方式和指令格式种类相对 CISC 少

05.【2011 統考真题】下列指令系統的特点中,有利于实现指令流水线的是() ☑ 指令格式规整且长度一致 ☑ 指令和数据按边界对齐存放

UV. 只有 Load/Store 指令才能对操作数进行存储访问

A. 仅I、II B. 仅II、III

C. 仅I、III

D. I. II. III

### 2. 寻址方式

- 10. 相对寻址方式中,指令所提供的相对地址实质上是一种()。
  - A. 立即数 B. 内存地址
  - C. 以本条指令在内存中首地址为基准位置的偏移量
  - D 以<u>下条指令</u>在内存中首地址为基准位置的偏移量

- 24.【2016 统考真题】某指令格式如下所示。 其中 M 为寻址方式, I 为变址寄存器编号, D 为形式地址。若采用先变址后间址的寻 址方式,则操作数的有效地址是()。
- 20. 【2011 统考真题】偏移寻址通过将某个寄存器的内容与一个形式地址相加来生成有效地 址。下列寻址方式中,不属于偏移寻址方式的是()。
  - A. 间接寻址

A. I + D

B. 基址寻址

B. (I) + D

- C. 相对寻址
- D. 变址寻址

D. ((I)) + D

- 指令操作数的寻址需要在指令中给出**寻址特征**和形式地址(A)字段,操作数实际地址为EA。
- ①**立即寻址**,A不是操作数地址,而是操作数本身(立即数)。
- Ŋ. 立即寻址

寄存器寻址 B/隐地址 C. 直接寻址

D. 间接寻址

- ②<u>直接寻址</u>,EA=A,访问1次主存,A字段位数限制寻址范围,只能访问固定地址,不觉活。
- ③**隐含寻址**,操作数地址隐含在操作码中,例如ADD隐含操作数在ACC中,能缩短指令长度。
  - ④**间接寻址**, EA=(A), 实际地址在存储器中, 分为1次和多次(需要**额外1位**来判断是否为最终地址), 可以将操作数寻址范围扩大到存储字长,但需要至少2次访存。
- ⑤**寄存器寻址,EA=Ri**,操作数在指定编号的寄存器中,无需访存,且指令长度短。
- ⑥**寄存器间接寻址,EA=(Ri)**,比间接寻址少访存一次。
- 03. 为了缩短指令中某个地址段的位数,有效的方法是采取()。

A. 立即寻址

- B. 变址寻址
- C. 基址寻址

D. 寄存器寻址

- ⑦基址寻址, EA=A+(BR), BR是专用的基址寄存器(用户一般不可修改), 或者可显式指定通用寄存器, 可以实现主存空间分段以及多道程序等(操作系统管理)。
- ⑧**变址寻址,EA=A+(IX)**,IX是专用的**变址寄存器(**用户**可**修改),或者可显式指定通用寄存器,地址A
- 应该保持不变,可以实现数组访问(A为数组起始地址,IX为变化的下标)。

  A. 问接寻址 B.

D. 基址寻址

对于取指来说• 又称跳跃寻址

A

- ⑨相对寻址, EA=(PC)+A, 相对当前程序地址进行寻址, A作为可正可负的位移量使用补码表示, 可以 实现位置无关的浮动程序代码。注意:这里的PC是取完指令进行自增后的PC!要考虑当前指令长度!
- 堆栈指针寄存器SP指向栈顶元素,入栈和出栈会给SP增量。
- A.  $(M_{sp}) \rightarrow A$ ,  $(SP) + 1 \rightarrow SP$ B.  $(SP) + 1 \rightarrow SP, (M_{SP}) \rightarrow A$

## 2.寻址方式-一些题

19.【2009 统考真题】某机器字长为 16 位,主存按字节编址,转移指令采用相对寻址,由 2 字节组成,第一字节为操作码字段,第二字节为相对位移量字段。假定取指令时,每取一字节 PC 自动加 1。若某转移指令所在主存地址为 2000H,相对位移量字段的内容为 06H,则该转移指令成功转移后的目标地址是()。

A. 2006H

B. 2007H

C./ 2008H

D. 2009H

取完指令后新PC=2000H+2=2002H 跳转直接在新PC上+6,为2008H

17. 设相对寻址的转移指令占 3B, 第一字节为操作码,第二、三字节为相对位移量(补码表示),而且数据在存储器中采用以低字节为字地址的存放方式。每当 CPU 从存储器取出一字节时,即自动完成(PC)+1→PC。若 PC 的当前值为 240 (十进制),要求转移到 290 (十进制),则转移指令的第二、三字节的机器代码是(□);若 PC 的当前值为240 (十进制),要求转移到 200 (十进制),则转移指令的第二、三字节的机器代码是(□)。

A. 2FH, FFH

B. D5H, 00H

C. D5H、FFH

D. 2FH, 00H

取完指令后新PC=240+3=243 转移到290的位移量为290-243=47=002FH, 2FH和00H 转移到200的位移量为200-243=-43=FFD5H, D5H和FFH 07. 一条双字长的取数指令(LDA)存于存储器的 200 和 201 单元,其中第一个字为操作码 OP 和寻址特征 M, 第二个字为形式地址 A。假设 PC 的当前值为 200, 变址寄存器 IX 的内容为 100, 基址寄存器的内容为 200, 存储器相关单元的内容如下表所示:

| 地址 | 201 | 300 | 400 | 401 | 500 | 501 | 502 | 700 |
|----|-----|-----|-----|-----|-----|-----|-----|-----|
| 内容 | 300 | 400 | 700 | 501 | 600 | 700 | 900 | 401 |

新PC=202

下表的各列分别为寻址方式、该寻址方式下的有效地址及取数指令执行结束后累加器 (AC)的内容,试补全下表:

| 寻址方式   | 有效地址 (EA)     | 累加器(AC)的内容 |
|--------|---------------|------------|
| 立即寻址   |               | 300        |
| 直接寻址   | 300           | 400        |
| 间接寻址   | (300)=400     | 700        |
| 相对寻址   | 202+300=502   | 900        |
| 变址寻址   | 300+100=400   | 700        |
| 基址寻址   | 300+200=500   | 600        |
| 先变址后间址 | (300+100)=700 | 401        |
| 先间址后变址 | (300)+100=500 | 600        |

## 3.指令格式设计



4位操作码1111未用,作为8位操作码前缀

8位操作码11111111未用,作为12位操作码前缀

11. 某指令系统有 200 条指令,对操作码采用固定长度二进制编码,最少需要用 ( ) 位。

- n 位字段能够表示至多  $2^n$  个模式,这可以用于操作码、寄存器编号、寻址特征位等。
- 操作码是一种前缀编码、短操作码不能是长操作码的前缀、否则无法区分指令。设 计操作码时要先分配短操作码,再将**未使用**的短码作为长操作码的前缀。"**扩展操作码**"
- 注意考虑指令字长、指令中的字段、每个字段有多少位。
- 28. 【2020 统考真题】某计算机采用 16 位定长指令字格式,操作码位数和寻址方式位数固 定,指令系统有48条指令,支持直接、间接、立即、相对4种寻址方式。在单地址指 令中,直接寻址方式的可寻址范围是()。 指令码6位,寻址特征位2位,地址码8位

 $A = 0 \sim 255$ 

- B.  $0 \sim 1023$
- C. -128 ~ 127
- D. -512 ~ 511

#### 指令字长必为8倍数

14.【2017 统考真题】某计算机按字节编址,指令字长固定且只有两种指令格式,其中 三地址指令 29 条、二地址指令 107 条, 每个地址字段为 6 位, 则指令字长至少应 该是()。 短操作码至少5位

A. 24 位

- B. 26 位
- C. 28 位
- D. 32 位

24位指令字长 6位操作码 6位地址1 6位地址2 6位地址3 12位操作码 6位地址2

短操作码还剩 $2^6 - 29 = 35$ 个未用,它们 可以作为长操作码的前缀,长操作码可以 有 $35 \times 2^{12-6} = 2240$ 个,因此还可以再 添加2240-107=2133条二地址指令!

- 12. 在指令格式中,采用扩展操作码设计方案的目的是()。
  - A. 减少指令字长度
  - B. 增加指令字长度
  - C/保持指令字长度不变而增加指令的数量
  - D. 保持指令字长度不变而增加寻址空间
- 03. 在一个36位长的指令系统中,设计一个扩展操作码,使之能表示下列指令:
  - 1) 7条具有两个 15 位地址和一个 3 位地址的指令。
  - 2)500条具有一个15位地址和一个3位地址的指令。
  - 3)50条无地址指令。







5. 流水线

14. 【2013 统考真题】某 CPU 主频为 1.03GHz, 采用 4 级指令流水线, 每个流水段的执行 需要 1 个时钟周期。假定 CPU 执行了 100 条指令,在其执行过程中,没有发生任何流 水线阻塞,此时流水线的吞吐率为()。 1.0×109条指令/s



D. 仅III、IV

18. 【2018 统考真题】若某计算机最复杂指令的执行需要完成 5 个子功能、分别由功能部件

- 12. 【2009 统考真题】某计算机的指令流水线由 4 个功能段组成,指令流经各功能段的时间
- 流水线将指令的执行阶段划分为多个使用独立器件的阶段,每个阶段时间为 $\Delta t$ (取决于最慢的阶 段),可以使连续多条指令在处理器上重叠执行。影响流水线的3种相关: 13. [2010 统考真题] 下列不会引起指令流水线阻塞的是( ).
  - 结构相关: 不同指令在重叠执行时争用同一部件, 主要是访存指令和下一条指令的取指对于存储器的 竞争。可以暂停下条指令的取指,或将指令和数据分开存储,或在执行时用队列进行指令预取。
  - 数据相关:在正常的按序流水线中因对同一寄存器先写后读(RAW)引起(非按序也可WAW/WAR),可以暂 停后续指令执行,或使用定向(旁路),不等结果送回寄存器时就给后续指令使用。

控制相关:由转移指令引起,干扰后续指令的正常取指,可以暂停+分支预测,尽早生成转移目标地址。

• 衡量流水线性能的3个量: <u>吞吐率</u>为单位时间内完成的指令数,理想情况最大吞吐率 $T_{pmax} = \frac{1}{\Lambda_t}$ , n条指

流水线实际时间为  $m\Delta t + (n-1)\Delta t$ 

A. 条件转移指令可能引起控制相关

B. 在分支指令加入若干空操作可以避免控制冒险

采用转发(旁路)技术,可以解决部分控制相关 D. 通过编译器调整指令执行顺序可解决部分控制冒险

令m阶段的实际吞吐率 $T_p = \frac{n}{m\Delta t + (n-1)\Delta t} = \frac{T_{pmax}}{1 + \frac{m-1}{n}}$ 。 $\frac{\mathbf{m}\mathbf{k}\mathbf{t}}{\mathbf{k}}S_p = \frac{1}{\hat{\mathbf{m}}}\mathbf{k}\mathbf{t}$ 、 $\frac{\mathbf{m}\mathbf{k}\mathbf{t}}{\hat{\mathbf{m}}}\mathbf{t}$ 

$$E=rac{\Sigma$$
 每个阶段工作时间}{\sum{\text{\$\sigma}\$}}=rac{m imes n \Delta t}{m imes (m \Delta t+(n-1) \Delta t)}=rac{n}{1+rac{m-1}{n}}。

Od. 流水 CPU 是由一系列称为"段"的处理线路组成的。一个 m 段流水线稳定时的 CPU 的吞吐能力,与 m 个并行部件的 CPU 的吞吐能力相比,( )。

• 优化流水线的3种高级技术: **超标量(**每个时钟周期同时并发多条独立指令,需要多个执行部件**)**,**超流水** 

- 02. 下列关于超标量流水线的描述中,不正确的是().
- A. 在一个时钟周期内一条流水线可执行一条以上的指令
- B. 一条指令分为多段指令由不同电路单元完成
- C. 超标量通过内置多条流水线来同时执行多个处理器, 其实质是以空间换取时间 起标量流水线是指运算操作并行

# 6.指令微操作

### 这些微操作的标准写法需要掌握其套路,作为八股,考完扔了即可

- 取指周期: ①PC→MAR, ②1→R, ③M(MAR)→MDR, ④MDR->IR, ⑤OP(IR)->CU, ⑥(PC)+1→PC
- 间址周期: 1Ad(IR)->MAR, 21→R, 3M(MAR)→MDR, 4MDR→Ad(IR)
- 执行周期对不同的指令不同: (以下唐书制造的指令需要大家记住)
  - 清除累加器指令CLA: 0→ACC
  - · 累加器取反指令COM: ACC→ACC
  - 算术右移1位指令SHR: L(ACC)→R(ACC), ACC<sub>n</sub>→ACC<sub>n</sub>
  - 循环左移1位指令CSL:R(ACC)→L(ACC), ACC<sub>0</sub>→ACC<sub>n</sub>
  - 停机指令STP: 0→G

加法指令ADD X: ①Ad(IR)→MAR, ②1→R, ③M(MAR)→MDR, ④(ACC)+(MDR)→ACC

- 存数指令STA X: ①Ad(IR)→MAR, ②1→W, ③ACC→MDR, ④MDR→M(MAR)
- 取数指令LDA X: ①Ad(IR)→MAR, ②1→R, ③M(MAR)→MDR, ④MDR→ACC
- 无条件转移指令JMP X: Ad(IR)→PC
- 累加器负则转移指令BAN X: ACC<sub>0</sub>·Ad(IR)+ACC<sub>0</sub>·PC→PC



- 02. 在组合逻辑控制器中,微操作控制信号的形成主要与()信号有关。
  - A. 指令操作码和地址码

B. 指令译码信号和时钟

C. 操作码和条件码

- D. 状态信息和条件
- 6.指令微操作: 节拍划分



n位操作码

• 基于组合逻辑的控制单元可以接受节拍信号的输入,在不同的节拍下生成对应的控制信号, 使指令微操作按节拍有序进行,每个节拍可以容纳多个简单或独立操作。

每个机器周期包 含3个节拍  $T_0, T_1, T_2$ , 唐书 将仅有1个微操 作的指令安排在  $T_2$ ,  $T_0$ ,  $T_1$ 为空

- 取指周期:  $T_0$ {PC $\rightarrow$ MAR $,1\rightarrow$ R},  $T_1$ {M(MAR) $\rightarrow$ MDR,(PC) $+1\rightarrow$ PC},  $T_2$ {MDR $\rightarrow$ IR,OP(IR) $\rightarrow$ CU}
- 间址周期:  $T_0$ {Ad(IR) $\rightarrow$ MAR, $1\rightarrow$ R},  $T_1$ {M(MAR) $\rightarrow$ MDR},  $T_2$ {MDR $\rightarrow$ Ad(IR)}
- 执行周期:
  - 加法指令ADD X:  $T_0$ {Ad(IR)→MAR, 1→R},  $T_1$ {M(MAR)→MDR},  $T_2$ {(ACC)+(MDR)→ACC}
  - 存数指令STA X:  $T_0$ {Ad(IR) $\rightarrow$ MAR,1 $\rightarrow$ W},  $T_1$ {ACC $\rightarrow$ MDR},  $T_2$ {MDR $\rightarrow$ M(MAR)}
  - 取数指令LDA X:  $T_0$ {Ad(IR) $\rightarrow$ MAR,  $1\rightarrow$ R},  $T_1$ {M(MAR) $\rightarrow$ MDR},  $T_2$ {MDR $\rightarrow$ ACC}
  - 无条件转移指令JMP X:  $T_2$ {Ad(IR)→PC}
  - 累加器负则转移指令BAN X: T<sub>2</sub>{ACC<sub>a</sub>·Ad(IR)+ACC<sub>a</sub>·PC→PC}

## 7.数据通路

- **05.** 【2016 统考真题】单周期处理器中所有指令的指令周期为一个时钟周期。下列关于单周期处理器的叙述中,错误的是()。
- 🧩 可以采用单总线结构数据通路 由于数据冲突无法在一个周期内实现
- B. 处理器时钟频率较低
- C. 在指令执行过程中控制信号不变
- D. 每条指令的 CPI 为 1
- 03. 采用 CPU 内部总线的数据通路与不采用 CPU 内部总线的数据通路相比, ( )。
  - \* 前者性能较高

后者的数据冲突问题较严重

前者的硬件量大,实现难度高

D. 以上说法都不对

### • 数据通路可以有非总线方式和内部总线方式两种实现:

CU产生的控制信号控制数据通路开闭 以及寄存器的输入输出,实现微操作



图 9.3 未采用 CPU 内部总线方式的数据通路和控制信号

#### 执行周期: (以间址加法ADD @X为例)

- ①C₅有效. MDR→MAR
- (实际上取的是指令的Ad字段)
- ② $C_1$ 有效,传送地址
- ③1→R, 发出读命令
- ④C<sub>2</sub>有效, M(MAR)→MDR
- ⑤ $C_6$ ,  $C_7$ 有效,设置ALU输入
- ⑥对ALU发加信号
- ⑦ $C_8$ 有效,结果送回ACC

#### 取指周期

- ①C₀有效, PC→MAR
- ②*C*₁有效, 传送地址
- ③1→R, 发出读命令
- ④C<sub>2</sub>有效, M(MAR)→MDR
- ⑤C₃有效, MDR→IR
- ⑥C₄有效, OP(IR)→CU
- (7)(PC)+1→PC

#### 间址周期

- ①C₅有效, MDR→MAR
- (实际上取的是指令的Ad字段)
- ② $C_1$ 有效,传送地址
- ③1→R, 发出读命令
- ④C₂有效, M(MAR)→MDR
- ⑤C3有效, MDR→Ad(IR)

#### 内部总线节省连线,但可能有数据冲突



#### 取指周期

- ①PCo, MARi有效、PC→Bus→MAR
- ②**1→R**, 发出读命令
- ③M(MAR)→MDR
- ④MDR<sub>0</sub>, IR<sub>i</sub>有效,MDR→Bus→IR,且CU开始译码
- (5)(PC)+1→PC

#### 间址周期

- ①*MDR<sub>o</sub>*, *MAR<sub>i</sub>*有效,MDR→**Bus**→MAR
- (实际上取的是指令的Ad字段)
- ②1→R, 发出读命令
- ③M(MAR)→MDR
- ④MDR<sub>o</sub>,IR<sub>i</sub>有效,MDR→**Bus**→Ad(IR)

#### 执行周期: (以间址加法ADD @X为例)

- ①*MDR<sub>o</sub>*, *MAR<sub>i</sub>*有效,MDR→**Bus**→MAR
- (实际上取的是指令的Ad字段)
- ②**1→R**, 发出读命令
- 3M(MAR)→MDR
- ④*MDR<sub>o</sub>*, *Y<sub>i</sub>*有效,MDR→**Bus**→Y
- ⑤ACo,ALUi有效,ACC→Bus→ALU输入
- ⑥对ALU发加信号, (ACC)+(Y)→Z
- ⑦Zo, ACi有效、Z→Bus→ACC

02. 在单总线的 CPU 中, ( )。

Ŀ总线的 CPU 中,( )。 注意ALU是组合逻辑 ALU 的两个输入端及输出端都可与总线相连

- i. ALU 的两个输入端可与总线相连,但输出端需通过暂存器与总线相连
- C. ALU 的一个输入端可与总线相连, 其输出端也可与总线相连
- >>. ALU 只能有一个输入端可与总线相连,另一输入端需通过暂存器与总线相连

# 7.数据通路——些照本宣科之题

01. 【2009 统考真题】某计算机字长 16 位, 采用 16 位定长指令字结构, 部分数据通路结构 如下图所示。图中所有控制信号为 1 时表示有效, 为 0 时表示无效。例如, 控制信号 MDRinE 为 1 表示允许数据从 DB 打入 MDR, MDRin 为 1 表示允许数据从总线打入 MDR。假设 MAR 的输出一直处于使能状态。加法指令 "ADD (R1), R0" 的功能为(R0"+((R1))→(R1), 即将 R0 中的数据与 R1 的内容所指主存单元的数据相加, 并将结果送入 R1 的内容所指主存单元中保存。



下表给出了上述指令取指和译码阶段每个节拍(时钟周期)的功能和有效控制信号,请按表中描述方式用表格列出指令执行阶段每个节拍的功能和有效控制信号。

| 时 钟     | 功能                        | 有效控制信号               |  |
|---------|---------------------------|----------------------|--|
| Cl      | MAR←(PC)                  | PCout, MARin         |  |
| C2      | MDR M(MAR)<br>PC (PC) + I | MemR, MDRinE, PC + 1 |  |
| С3      | IR ←(MDR)                 | MDRout, IRin         |  |
| C4 指令译码 |                           | 无                    |  |

| 时 钟 | 功能           | 有效控制信号           |
|-----|--------------|------------------|
| C5  | MAR←(R1)     | Rlout, MARin     |
| C6  | MDR←M(MAR)   | MemR, MDRinE     |
| C7  | A←(MDR)      | MDRout, Ain      |
| C8  | AC←(A)+(R0)  | R0out, Add, ACin |
| C9  | MDR+(AC)     | ACout, MDRin     |
| C10 | M(MAR)←(MDR) | MDRoutE, MemW    |

- 07. 已知单总线计算机结构如下图所示,其中 M 为主存, XR 为变址寄存器, EAR 为有效地址寄存器, LATCH 为暂存器。假设指令地址已存在于 PC 中,请给出 ADD X, D 指令周期信息流程和相应的控制信号。说明:
  - 1) ADD X, D 指令字中, X 为变址寄存器 XR, D 为形式地址。
  - 2)寄存器的输入/输出均采用控制信号控制,如 PC<sub>i</sub>表示 PC 的输入控制信号,MDR<sub>o</sub>表示 MDR 的输出控制信号。
  - 3) 凡需要经过总线的传送,都需要注明,如(PC)→MAR,相应的控制信号为 PC。和MAR。



| 周期             | 微 操 作             | 有效控制信号                                                  |  |  |
|----------------|-------------------|---------------------------------------------------------|--|--|
|                | (PC)→MAR          | PC <sub>o</sub> , MAR <sub>i</sub>                      |  |  |
| 取指周期           | M(MAR)→MDR        | MAR <sub>o</sub> , R/W, MDR <sub>i</sub>                |  |  |
| 42.11/11/99    | (PC) + 1 → PC     | +1                                                      |  |  |
|                | (MDR)→IR          | MDR <sub>o</sub> , IR <sub>i</sub>                      |  |  |
|                | (XR) + Ad(IR)→EAR | XR <sub>o</sub> , IR <sub>o</sub> , +, EAR <sub>i</sub> |  |  |
|                | (EAR)→MAR         | EAR <sub>o</sub> , MAR <sub>i</sub>                     |  |  |
| 执行周期 -         | M(MAR)→MDR        | MAR <sub>o</sub> , R/W, MDR <sub>i</sub>                |  |  |
| 1/(1) /(1)/(1) | (MDR)→X           | MDR <sub>o</sub> , X <sub>i</sub>                       |  |  |
|                | (ACC) + (X)→LATCH | $ACC_0$ , $X_0$ , $K_i = +$ , $LATCH_i$                 |  |  |
|                | (LATCH)→ACC       | LATCH <sub>o</sub> , ACC <sub>i</sub>                   |  |  |

- 07. 以下说法中, 正确的是()。
  - A. 采用微程序控制器是为了提高速度
  - B. 控制存储器由高速 RAM 电路组成 🗙
  - C. 微指令计数器决定指令执行顺序

  - 一条微指令存放在控制器的一个控制存储器单元中

# 8. 微指令与微程序

微程序CU是除了组合逻辑CU(硬布 线控制器)之外的另一种实现形式



- 20. 【2009 统考真题】相对于微程序控制器, 硬布线控制器的特点是()。
  - A. 指令执行速度慢,指令功能的修改和扩展容易
  - B. 指令执行速度慢,指令功能的修改和扩展难
  - C. 指令执行速度快,指令功能的修改和扩展容易
  - D! 指令执行速度快,指令功能的修改和扩展难

#### 微程序CU可以修改控存来实现指令功能修改

03. 在微程序控制器中、形成微程序入口地址的是()。

15. 在微程序控制方式中,以下说法正确的是()。

I. 采用微程序控制器的处理器称为微处理器

B. II, IV

- A. 机器指令的地址码字段
- B. 微指令的微地址码字段
- ○. 机器指令的操作码字段 →
- D. 微指令的微操作码字段

直接编码位数多,

D. III, IV

- 一条机器指令对应一个微程序,一个微程序包含若干条微指令,每个微指令表示一些微操作命令。
- 指令对应的微程序存储在**控制存储器(ROM)**中,对应的地址和数据寄存器为CMAR和CMDR,每条微指 令都需要显式给出下条微指令的地址(下地址字段),执行指令时先将指令对应的微程序首地址送入

CMAR,循环以下步骤: ①CM(CMAR)→CMDR,②由微指令发出微命令(控制信号),③Ad(CMDR)→CMAR

• 微指令主要分为两种: · 炒增加了从控制存储器读取微指令的时间

05. 微程序控制器的速度比硬布线控制器慢,主要是因为()。

**水平型微指令**:一次并行执行多个微命令。 🛴

II. 每条机器指令由一段微程序来解释执行 III. 在微指令的编码中,效率最低的是直接编码方式 ₩. 水平型微指令能充分利用数据通路的并行结构

C. I. III

垂直型微指令: 类似RISC,具有微操作码和地址码,仍然是"指令",可进一步拆成毫微指令.....

垂直型微指令位数少,1次能做的微命令少,微程序结构长

- 水平型微指令主要有这样两种编码方式:
  - **直接编码**方式:微指令每位表示一个微命令的控制信号。
  - 字段直接编码方式: 划分为若干段, 每段使用译码器产生1个微命令(每段至多)

对应 $2^{l}-1$ 种**互斥**的微命令,留1个状态表示**不发任何信号)**最多同时发出段数个微命令

图 10.7 直接编码方式

译码 下地址 操作控制

控制信号

图 10.8 字段直接编码方式

用字段直接编码法, 共有 33 个徽命令, 构成 5 个互斥类, 分别包含 7、3、12、5 和 6 个微命令,则操作控制字段至少有(),位数:3,2,4,3,3,注意每段多加1个空状态

21.【2012 统考真题】某计算机的控制器采用微程序控制方式,微指令中的操作控制字段采 👚 22.【2014 统考真题】某计算机采用微程序控制器,共有 32 条指令,公共的取指令微程序 包含 2 条徽指令,各指令对应的徽程序平均由 4 条徽指令组成,采用断定法 (下地址 字段法)确定下条微指令地址,则微指令中下地址字段的位数至少是()。

控存中一共要存32\*4+2=130 条微指令,控存地址应为8位

A. 5位

B. 6位

**℃**/ 15 位

# 8. 微指令与微程序: 指令微程序设计

### 每执行一条微指令都要在下一节拍设置CMAR

### 取指周期

 $T_0 \text{ PC} \rightarrow \text{MAR}, 1 \rightarrow \text{R}$ 

 $T_1$  Ad(CMDR) $\rightarrow$ CMAR

 $T_2$  M(MAR) $\rightarrow$ MDR, (PC) $+1\rightarrow$ PC

 $T_3$  Ad(CMDR) $\rightarrow$ CMAR

T<sub>4</sub> MDR→IR,OP(IR)→微地址形成部件

T<sub>5</sub> 微地址形成部件→CMAR

### 指令JMP X执行周期:

 $T_0$  Ad(IR) $\rightarrow$ PC

 $T_1$  Ad(CMDR)→CMAR(跳转到取指微程序)

### 指令ADD X执行周期:

 $T_0 \text{ Ad}(IR) \rightarrow MAR, 1 \rightarrow R$ 

 $T_1$  Ad(CMDR) $\rightarrow$ CMAR

 $T_2 \text{ M(MAR)} \rightarrow \text{MDR}$ 

 $T_3$  Ad(CMDR) $\rightarrow$ CMAR

 $T_4$  (ACC)+(MDR) $\rightarrow$ ACC

T<sub>5</sub> Ad(CMDR)→CMAR(跳转到取指微程序)

- 2) 写出硬布线控制器完成 STA X(X 为主存地址) 指令发出的全部微操作命令及节拍 安排。
- 3) 若采用微程序控制, 还需增加哪些微操作?

2) 微操作命令及节拍安排如下:

 $T_0$  PC $\rightarrow$ MAR,  $1\rightarrow$ R

 $T_1$  M(MAR) $\rightarrow$ MDR, (PC) + 1 $\rightarrow$ PC

 $T_2$  MDR $\rightarrow$ IR, OP(IR) $\rightarrow$ ID

 $T_0$  Ad(IR) $\rightarrow$ MAR,  $1\rightarrow$ W

 $T_1$  ACC $\rightarrow$ MDR

 $T_2$  MDR $\rightarrow$ M(MAR)

3) 若采用微程序控制,还需增加下列微操作: 取指周期:

Ad(CMDR)→CMAR

OP(IR)→CMAR

执行周期:

Ad(CMDR)→CMAR