# 计算机组成原理

第二十三讲

刘松波

哈工大计算学部 模式识别与智能系统研究中心

### 第8章 CPU 的结构和功能

- 8.1 CPU 的结构
- 8.2 指令周期
- 8.3 指令流水
- 8.4 中断系统

### 8.3 指令流水

- 一、如何提高机器速度
  - 1. 提高访存速度

高速芯片 Cache

多体并行

2. 提高 I/O 和主机之间的传送速度

中断

DMA 通道 I/O 处理机

多总线

3. 提高运算器速度

高速芯片 改进算法

快速进位链

• 提高整机处理能力

高速器件 改进系统结构 ,开发系统的并行性

### 二、系统的并行性

8.3

1. 并行的概念

并行 { 两个或两个以上事件在 同一时间段 发生 同时 两个或两个以上事件在 同一时刻 发生 时间上互相重叠

2. 并行性的等级

过程级(程序、进程) 粗粒度 软件实现

指令级(指令之间) 细粒度 硬件实现 (指令内部)

2022/8/24

### 三、指令流水原理

8.3

#### 1. 指令的串行执行

 取指令1
 执行指令1
 取指令2
 执行指令2
 取指令3
 执行指令3
 …

 取指令
 取指令部件
 完成
 总有一个部件空闲

 执行指令
 执行指令部件
 完成

#### 2. 指令的二级流水



若 取指 和 执行 阶段时间上 完全重叠 指令周期 减半 速度提高 1 倍

2022/8/24

### 3. 影响指令流水效率加倍的因素

8.3

(1) 执行时间 > 取指时间



(2) 条件转移指令 对指令流水的影响

必须等上条 指令执行结束,才能确定下条 指令的地址,

造成时间损失

猜测法

解决办法 ?

### 4. 指令的六级流水

8.3

| •   |            |             |            |             |            | <del></del> | t     |      |                 |      |      |    |      |            |
|-----|------------|-------------|------------|-------------|------------|-------------|-------|------|-----------------|------|------|----|------|------------|
|     | 1          | 2           | 3          | 4           | 5          | 6           | 7     | 8    | 9               | 10   | 11   | 12 | 13   | 14         |
| 指令1 | l<br>L     | ¦ DI        | CO         | FO          | EI         | wo          |       |      | <br>            | l !  |      |    | <br> |            |
| 指令2 |            | ; FI        | DI         | CO          | FO         | ı           | WO    | <br> | 1<br> <br> <br> | <br> |      |    | <br> |            |
| 指令3 | <br>       |             | FI         | DI          | CO         | FO          | EI    | wo   | <br> <br>       | i i  |      |    | <br> |            |
| 指令4 | <br>       | !<br>!<br>! | ,<br> <br> | FI          | DI         | CO          | FO    | EI   | WO              | <br> | <br> |    | <br> |            |
| 指令5 | ]<br>      | <br>        | <br>       | i :         | FI         | DI          | CO    | FO   | EI              | wo   |      |    | <br> |            |
| 指令6 | <br>       | ,<br> <br>  | ,<br> <br> | !           |            | FI          | DI    | CO   | FO              | EI   | WO   |    | <br> |            |
| 指令7 | <br>       | <br>        | <br>       | l  <br>     | <br>       | l           | FI    | DI   | CO              | FO   | EI   | wo | <br> | I I        |
| 指令8 | <br>       | I<br> <br>  | 1<br> <br> | !<br>!<br>! | I<br>I     | <br>        | <br>  | FI   | DI              | CO   | FO   | EI | WO   | 1 I<br>I I |
| 指令9 | -<br> <br> | I<br>I      | I<br>I     | I (         | -<br> <br> |             | -<br> | <br> | FI              | DI   | CO   | FO | EI   | WO         |

完成一条指令

串行执行

六级流水

6个时间单位

 $6 \times 9 = 54$  个时间单位

14个时间单位

#### 三、影响指令流水线性能的因素

1. 结构相关 不同指令争用同一功能部件产生资源冲突



中类 指令1、指令3、指令6冲突指令存储器和数据存储器分开

指令2与指令5次

(适用于访存周期短的情况)

### 2. 数据相关

不同指令因重叠操作,可能改变操作数的读/写访问顺序

•写后读相关(RAW)

SUB 
$$\mathbb{R}_1$$
,  $\mathbb{R}_2$ ,  $\mathbb{R}_3$ 

SUB 
$$R_1$$
,  $R_2$ ,  $R_3$  ;  $(R_2) - (R_3) \rightarrow R_1$ 

ADD 
$$R_4$$
,  $R_5$ ,  $R_1$ 

$$; (R_5) + (R_1) \longrightarrow R_4$$

•读后写相关(WAR)

STA M, 
$$\mathbb{R}_2$$

$$(R_2) \rightarrow M$$
存储单元

ADD 
$$R_2$$
,  $R_4$ ,  $R_5$ 

$$(\mathbf{R}_4) + (\mathbf{R}_5) \longrightarrow \mathbf{R}_2$$

·写后写相关(WAW)

$$MUL R_3, R_2, R_1$$

MUL 
$$R_3$$
,  $R_2$ ,  $R_1$  ;  $(R_2) \times (R_1) \rightarrow R_3$ 

SUB 
$$R_3$$
,  $R_4$ ,  $R_5$ 

SUB 
$$R_3$$
,  $R_4$ ,  $R_5$  ;  $(R_4) - (R_5) \rightarrow R_3$ 

2022/8/24 解决办法 • 后推法 • 采用 旁路技术

3. 控制相关

8.3

#### 由转移指令引起

```
# 0
   LDA
   LDX
         # 0
                    BNE 指令必须等
\mathbf{M}
   ADD
         X, D
                    CPX 指令的结果
   INX
                    才能判断出
   CPX
         # N
                    是转移
   BNE
         M
   DIV
         # N
                    还是顺序执行
   STA
         ANS
```

2022/8/24

### 3. 控制相关

8.3

#### 设指令3是转移指令



### 四、流水线性能

8.3

#### 1. 吞吐率

单位时间内流水线所完成指令或输出结果的数量设m 段的流水线各段时间为 \( t \)

• 最大吞吐率

$$T_{pmax} = \frac{1}{\Delta t}$$

• 实际吞吐率

连续处理 n 条指令的吞吐率为

$$T_p = \frac{n}{m \cdot \Delta t + (n-1) \cdot \Delta t}$$

### 2. 加速比 $S_p$

8.3

m 段的 流水线的速度 与等功能的 非流水线的速度 之比 设流水线各段时间为 ∧ ₁

完成 n 条指令在 m 段流水线上共需

$$T = m \cdot \Delta t + (n-1) \cdot \Delta t$$

完成 n 条指令在等效的非流水线上共需

$$T'=nm \cdot \Delta t$$

则 
$$S_p = \frac{nm \cdot \Delta t}{m \cdot \Delta t + (n-1) \cdot \Delta t} = \frac{nm}{m+n-1}$$

#### 3. 效率

8.3

流水线中各功能段的 利用率

由于流水线有 建立时间 和 排空时间 因此各功能段的 设备不可能 一直 处于 工作 状态



#### 3. 效率

8.3

#### 流水线中各功能段的利用率

$$= \frac{mn\Delta t}{m(m+n-1)\Delta t}$$



### 五、流水线的多发技术

- 1. 超标量技术
  - 每个时钟周期内可并发多条独立指令 配置多个功能部件
  - 不能调整 指令的 执行顺序 通过编译优化技术,把可并行执行的指令搭配起来



#### 2. 超流水线技术

8.3

- 不能调整 指令的 执行顺序 靠编译程序解决优化问题



### 3. 超长指令字技术

8.3

- 由编译程序挖掘出指令间潜在的并行性,将多条能并行操作的指令组合成一条
  具有多个操作码字段的超长指令字(可达几百位)
- > 采用 多个处理部件



### 六、流水线结构

8.3

1. 指令流水线结构

完成一条指令分6段, 每段需一个时钟周期



若 流水线不出现断流

1 个时钟周期出 1 结果

不采用流水技术

6 个时钟周期出 1 结果

理想情况下, 6级流水的速度是不采用流水技术的6倍

#### 2. 运算流水线

8.3

完成 浮点加减 运算 可分对阶、尾数求和、规格化 三段



分段原则 每段操作时间尽量一致

### 8.4 中断系统

#### 一、概述

- 1. 引起中断的各种因素
  - (1) 人为设置的中断

如 转管指令



- (2) 程序性事故 溢出、操作码不能识别、除法非法
- (3) 硬件故障
- (4) I/O 设备
- (5) 外部事件 用键盘中断现行程序

2022/8/24

### 2. 中断系统需解决的问题

8.4

- (1) 各中断源 如何 向 CPU 提出请求?
- (2) 各中断源 同时 提出 请求 怎么办?
- (3) CPU 什么 条件、什么 时间、以什么 方式 响应中断?
- (4) 如何保护现场?
- (5) 如何寻找入口地址?
- (6) 如何恢复现场,如何返回?
- (7) 处理中断的过程中又 出现新的中断 怎么办? 硬件 + 软件

### 二、中断请求标记和中断判优逻辑

8.4

1. 中断请求标记 INTR

一个请求源 一个 INTR 中断请求标记触发器

多个INTR 组成 中断请求标记寄存器



INTR 分散 在各个中断源的 接口电路中

INTR 集中在 CPU 的中断系统内

2022/8/24

### 2. 中断判优逻辑

8.4

- (1) 硬件实现(排队器)
  - ① 分散 在各个中断源的 接口电路中 链式排队器 参见第五章
  - ②集中在CPU内



INTR<sub>1</sub>、INTR<sub>2</sub>、INTR<sub>3</sub>、INTR<sub>4</sub> 优先级 按 降序 排列

## 排队器

#### 硬件 在 CPU 内或在接口电路中(链式排队器)



### (2) 软件实现(程序查询)

8.4

A、B、C 优先级按 降序 排列



## 三、中断服务程序入口地址的寻找

8.4

#### 1. 硬件向量法



向量地址 12H、13H、14H

入口地址 200、300、400

## 2. 软件查询法

**8.4** 

八个中断源 1, 2, ... 8按降序排列

中断识别程序(入口地址 M)

| 地址 | 指 令                                         | 说明                                                   |
|----|---------------------------------------------|------------------------------------------------------|
| M  | SKP DZ 1# JMP 1# SR SKP DZ 2# JMP 2# SR     | 1# D=0跳(D为完成触发器) 1# D=1转1#服务程序 2# D=0跳 2# D=1转2#服务程序 |
|    | SKP DZ 8 <sup>#</sup> JMP 8 <sup>#</sup> SR | 8# D=0跳<br>8# D=1转8#服务程序                             |

## 四、中断响应

- 1. 响应中断的条件 允许中断触发器 EINT=1
- 2. 响应中断的时间

指令执行周期结束时刻由CPU 发查询信号



### 3. 中断隐指令

8.4

(1) 保护程序断点

断点存于特定地址(0号地址)内 断点进栈

(2) 寻找服务程序入口地址

向量地址 — PC (硬件向量法)

中断识别程序入口地址  $M \longrightarrow PC$  (软件查询法)

(3) 硬件 关中断

INT 中断标记

EINT 允许中断

R-S触发器



## 五、保护现场和恢复现场

8.4

1. 保护现场 {

断点

中断隐指令 完成

寄存器 内容

中断服务程序 完成

2. 恢复现场 中断服务程序 完成

中断服务程序

保护现场

**PUSH** 

其它服务程序

视不同请求源而定

恢复现场

**POP** 

中断返回

**IRET** 

## 六、中断屏蔽技术

8.4

### 1. 多重中断的概念



程序断点 k+1, l+1, m+1

### 2. 实现多重中断的条件

8.4

- (1) 提前 设置 开中断 指令
- (2) 优先级别高 的中断源 有权中断优先级别低 的中断源



### 3. 屏蔽技术

8.4

#### (1) 屏蔽触发器的作用



MASK = 0 (未屏蔽)

INTR 能被置 "1"

 $MASK_i = 1$  (屏蔽)

 $INTP_i = 0$  (不能被排队选中)

2022/8/24

34

## (2) 屏蔽字

8.4

16个中断源 1, 2, 3, … 16 按 降序 排列

| 优先级 | 屏 蔽 字                         |
|-----|-------------------------------|
| 1   | 11111111111111                |
| 2   | 011111111111111               |
| 3   | 001111111111111               |
| 4   | 000111111111111               |
| 5   | 0000111111111111              |
| 6   | 0000011111111111              |
| •   | •                             |
| 15  | 0 0 0 0 0 0 0 0 0 0 0 0 1 1   |
| 16  | 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 |

### (3) 屏蔽技术可改变处理优先等级

8.4

响应优先级不可改变

处理优先级

可改变 (通过重新设置屏蔽字)

| 中断源 | 原屏蔽字    | 新屏蔽字    |
|-----|---------|---------|
| A   | 1 1 1 1 | 1 1 1 1 |
| В   | 0 1 1 1 | 0 1 0 0 |
| C   | 0 0 1 1 | 0 1 1 0 |
| D   | 0 0 0 1 | 0 1 1 1 |

响应优先级  $A \rightarrow B \rightarrow C \rightarrow D$  降序排列

处理优先级  $A \rightarrow D \rightarrow C \rightarrow B$  降序排列

### (3) 屏蔽技术可改变处理优先等级

8.4



CPU 执行程序轨迹(原屏蔽字)

### (3) 屏蔽技术可改变处理优先等级



CPU 执行程序轨迹(新屏蔽字)

### (4) 屏蔽技术的其他作用

可以人为地屏蔽某个中断源的请求

便于程序控制

### (5) 新屏蔽字的设置

8.4



#### 单重中断和多重中断的服务程序流程 单重 多重 取指令 取指令 执行指令 执行指令 否 否 中断否? 中断否? 是 是 中 中 中断响应 中断响应 断隐指令 断 中 中 程序断点进栈 隐指令 断 断 程序断点进栈 周 关中断 周 关中断 期 期 向量地址 $\rightarrow$ PC 向量地址 $\rightarrow$ PC 保护现场 保护现场 中断服务程序 中断服务程序 开中断 设备服务 设备服务 恢复现场 恢复现场 开中断 中断返回 中断返回 2022/8/12/

## 8.4

## 4. 多重中断的断点保护

(1) 断点进栈

- 中断隐指令 完成
- (2) 断点存入"0"地址 中断隐指令 完成

中断周期  $0 \longrightarrow MAR$ 

命令存储器写

PC → MDR 断点 → MDR

(MDR) → 存入存储器

- 三次中断,三个断点都存入"0"地址
- ? 如何保证断点不丢失?

## (3) 程序断点存入"0"地址的断点保护8.4

| 地址                      | 内容                            | 说明                |
|-------------------------|-------------------------------|-------------------|
| <b>0</b> 5              | XXXX<br>JMP SERVE             | 存程序断点<br>5 为向量地址  |
| SERVE                   | STA SAVE                      | 保护现场              |
| 置屏蔽字                    | LDA 0 STA RETURN ENI          | } 0 地址内容转存<br>开中断 |
|                         | •                             | 】 其他服务内容          |
|                         | LDA SAVE                      | 恢复现场              |
|                         | JMP @ RETURN                  | 间址返回              |
| SAVE                    | $\times \times \times \times$ | 存放 ACC 内容         |
| <b>RETURN</b> 2022/8/24 | $\times \times \times \times$ | 转存 0 地址内容         |