

# فهرست مطالب 1. مباحث مقدماتی 2. آشنایی با واحد سریال USART 3. انواع روش های انتقال سریال

## انتقال موازی و سریال

انتقال اطلاعات به دو روش انجام می پذیرد:

- روش موازی : در این روش n بیت اطلاعات توسط n خط، انتقال می یابد.
  - 🖵 روش سریال: در این روش در هر لحظه فقط یک بیت ارسال می شود.

در روش انتقال موازی سرعت بیشتر است، ولی برای فواصل طولانی به علت ازدیاد سیم های ارتباطی، هزینه ی این روش بالا می باشد.

در فواصل طولانی به کار بردن روش سریال مناسب تر است.





## ارتباط بین فرستنده و گیرنده

به طور کلی سه روش ارتباط بین فرستنده و گیرنده قابل بررسی می باشد:

- 1. روش یک طرفه یا ساده (Simplex): اطلاعات فقط در یک جهت انتقال می یابد. (مثل رادیو و تلویزیون)
- 2. روش نیم دوطرفه (Half Duplex): اطلاعات میتواند در هر دو جهت انتقال یابد. اما در هر لحظه فقط یک جهت امکان پذیر است. (مثل Walkie-Talkie)
- 3. روش دوطرفه (Full Duplex): اطلاعات در یک لحظه در هر دو جهت انتقال می یابد. (مثل موبایل)

در میکرو کنترلرهای AVR از روش دو طرفه استفاده شده است.

## روش های مختلف ارسال سریال

- 1. **انتقال سریال به روش سنکرون یا همگام:** فرستنده به همراه اطلاعات پالس ساعت را نیز ارسال می کند (به ازای هر پالس ساعت یک بیت ارسال می شود) تا گیرنده به کمک آن خود را تنظیم و همگام کند و اطلاعات را به درستی از روی خط داده بردارد.
  - این نوع ارتباط سریال به دلیل اینکه دارای پالس های همگام سازی می باشد در سرعت های بالا قابل استفاده است.



## حالت های مختلف ارتباط سریال همگام

میکرو کنترلرهای AVR دارای دو حالت ارتباط سریال همگام می باشند:

- ارتباط سریال همگام Master: در این حالت پالس های همگام سازی توسط خود میکروکنترلر روی پایه ی XCK تولید و به عنوان پالس ساعت همگام با اطلاعات به گیرنده ارسال می شود، تا گیرنده خودش را تنظیم کند.
- ارتباط سریال همگام Slave: در این حالت میکروکنترلر نقش گیرنده دارد و پالس های همگام سازی را که از فرستنده ارسال شده است، از طریق پایه ی XCK دریافت می کند.

## انتقال سريال ناهمگام

انتقال سریال به روش آسنکرون یا ناهمگام: یک کاراکتر همراه با یک بیت توازن، یک بیت پایانی و یک بیت شروع در یک قاب یا فریم فرستاده می شود. در واقع در این روش هیچ پالس ساعتی فرستاده نمی شود. در این حالت گیرنده خود را با جست و جو برای یک بیت شروع همگام می کند.

بیت توازن نشان می دهد که آیا اطلاعات به طور صحیح دریافت شده است یا نه.



# قالب بندی ارسال سریال به روش ناهمگام

- از رشته اطلاعات نمونه برداری می شود تا یک منطق صفر به دست آید.
- بعد از آن نیمی از زمان یک بیت سپری شده تا مجددا از آن نمونه برداری صورت گیرد.
- بعد از نمونه برداری در وسط بیت شروع **به تعداد باقیمانده بیتها** به فواصل زمانی یک بیت، از اطلاعات نمونه برداری می شود
  - اطلاعات نمونه برداری شده در یک رجیستر انتقالی جمع شده تا به صورت یک بایت اطلاعات موازی در آید.
    - سپس با بررسی بیت توازن، بررسی خطاها و بیت پایانی آزمایش می گردد.
  - اگر بیت پایانی موجود باشد، اطلاعات قابل قبول است و در غیر این صورت خطای قالب بندی نشان داده خواهد شد.
- خطاي قالب بندي معمولا در صورتي اتفاق مي افتد كه اطلاعات با نرخ انتقال (Baud Rate) اشتباه دريافت گردند.

# آشنایی با واحد سریال USART در میکروکنترلرهای AVR

## USART د, AVR

USART : Universal Synchronous/Asynchronous Receiver Transmitter

ارسال کننده و دریافت کننده ی همزمان و غیر همزمان در میکروکنترلرهای AVR دارای ویژگی های زیر بوده است:

- (Full Duplex) عملكرد كاملا دوطرفه
- 🕨 عملکرد سریال به صورت سنکرون و آسنکرون
- Slave و Master عملکرد سنکرون در دو مد
- پشتیبانی از قالب های داده 5 الی 9 بیتی و نیز یک یا دو بیت توقف که به صورت اختیاری انتخاب می گردد.
  - ▶ مولد بیت توازن زوج یا فرد و بررسی بیت توازن و تست آن توسط سخت افزار





# واحد تولید کننده ی پالس ساعت

USART چهار حالت عملکرد را پشتیبانی می کند:

- 1. سنکرون Master
  - 2 سنکرون Slave
- 3. آسنگرون معمولی
- 4. آسنکرون با سرعت دو برابر

برای هر یک از این حالات، به واحد تولید کننده پالس ساعت نیاز است.

## واحد تولید کننده ی پالس ساعت (2)

برای مد ارتباط سنکرون، بلوک تولید کننده پالس ساعت وظیفه ی دریافت و یا ارسال <mark>پالس های همگام سازی</mark> از طریق پین XCK را بر عهده دارد.

در حالت ارتباط آسنکرون این بلوک وظیفه ی **تولید و تنظیم نرخ باود (Baud Rate) ارتباط سریال را برای دریافت و ارسال داده** بر عهده دارد. این امر به کمک رجیسترهای UBRRH و UBRRH و بلوک تولید کننده ی نرخ انتقال صورت می گیرد.



## واحد تولید کننده ی نرخ انتقال

- واحد ارتباط سریال، یک تولید کننده ی پالس ساعت داخلی را شامل می شود که از آن در حالت آسنکرون و حالت سنکرون در مد Master استفاده می کند.
- در این واحد یک شمارنده (Prescaling DownCounter) وجود دارد که همواره به صورت کاهشی می شمارد.
- ورودی پالس ساعت این شمارنده در واقع پالس ساعت کاری میکروکنترلر با همان فرکانس کاری میکروکنترلر است.
  - محتوای شمارنده از رجیستر UBRR بارگذاری می شود
  - هربار که محتوای این شمارنده به صفر برسد، یک پالس ساعت برای USART تولید می شود.
  - بسته به مد عملکرد ارتباط سریال پالس ساعت تولید شده بر 2 . 8 یا 16 تقسیم می شود که قسمت های مختلف از آن استفاده کنند.



# محاسبه ی مقدار Baud Rate

Table 52. Equations for Calculating Baud Rate Register Setting

| Operating Mode                              | Equation for Calculating<br>Baud Rate <sup>(1)</sup> | Equation for Calculating<br>UBRR Value |
|---------------------------------------------|------------------------------------------------------|----------------------------------------|
| Asynchronous Normal mode (U2X = 0)          | $BAUD = \frac{f_{OSC}}{16(UBRR + 1)}$                | $UBRR = \frac{f_{OSC}}{16BAUD} - 1$    |
| Asynchronous Double Speed<br>Mode (U2X = 1) | $BAUD = \frac{f_{OSC}}{8(UBRR + 1)}$                 | $UBRR = \frac{f_{OSC}}{8BAUD} - 1$     |
| Synchronous Master Mode                     | $BAUD = \frac{f_{OSC}}{2(UBRR + 1)}$                 | $UBRR = \frac{f_{OSC}}{2BAUD} - 1$     |

Note: 1. The baud rate is defined to be the transfer rate in bit per second (bps)

BAUD Baud rate (in bits per second, bps)

fOSC System Oscillator clock frequency

UBRR Contents of the UBRRH and UBRRL Registers (0 - 4095)

می توان نرخ ارسال را با یک کردن بیت U2X در رجیستر UCSRA دو برابر نمود. تنظیم این بیت در مد ناهمگام تاثیر خواهد داشت. با یک کردن این بیت نرخ ارسال به جای 16 بر 8 تقسیم می گردد، بنابراین نرخ ارسال را دو برابر می کند.

## واحد فرستنده سريال

این قسمت دارای یک رجیستر به نام (USART Data Register) است که با قرار دادن یک بایت در آن، میکروکنترلر اقدام به ارسال آن خواهد نمود.

اطلاعات از این رجیستر وارد یک شیفت رجیستر Parallel Input Serial Output) PISO) شده و با اعمال پالس ساعت به شیفت رجیستر، اطلاعات به صورت سریال خارج می شود.

در حالت آسنکرون، واحد فرستنده سریال، وظیفه ی تولید بیت شروع و پایان و ایجاد یک قالب استاندارد را برعهده دارد.



## واحد گیرنده ی سریال

در این قسمت از USART، ابتدا شیفت رجیستر گیرنده با سرعتی که توسط واحد تولید Baud Rate تنظیم شده است (RCLK)، اطلاعات را بیت به بیت از پایه ی RXD دریافت می کند، پس از حذف بیت های اضافی مانند بیت های پایان و توازن، داده ها درون رجیستر UDR قرار می گیرند.







# بیت های رجیستر UCSRA

#### 1. RXC (USART Receive Complete)

اگر در بافر گیرنده (UDR) داده ای موجود بوده و توسط کاربر خوانده نشده باشد، این بیت یک خواهد بود. در صورت خالی بودن بافر گیرنده این بیت صفر خواهد شد.

این بیت برای تولید وقفه ی دریافت نیز به کار می رود.

#### 2. TXC (USART Transmit Complete)

زمانی که تمامی داده سریال به بیرون شیفت رجیستر انتقال یابد و داده ی جدیدی برای ارسال وجود نداشته باشد، این بیت یک می شود. این در حالی است که داده ی جدیدی در بافر فرستنده (UDR) موجود نباشد.

این بیت می تواند یک وقفه ی کامل شدن ارسال را ایجاد کند.

| 7   | 6   | 5    | 4  | 3   | 2  | 1   | 0    | _     |
|-----|-----|------|----|-----|----|-----|------|-------|
| RXC | TXC | UDRE | FE | DOR | PE | U2X | MPCM | UCSRA |

# بیت های رجیستر UCSRA

#### 3. UDRE (USART Data Register Empty)

این بیت زمانی فعال خواهد شد که بافر ارسال (UDR) خالی و آماده ی دریافت اطلاعات جدید باشد. همچنین این بیت می تواند برای فعال کردن وقفه ی خالی بودن UDR به کار رود. در واقع، زمانی این بیت یک می شود، که بایت مدنظر برای ارسال، از UDR به PISO منتقل شود. باید توجه داشت که این به معنی تکمیل ارسال این بایت نیست!

UDRE بعد از بازنشانی شدن میکرو کنترلر یک می شود.

#### 4. FE (Framing Error)

این بیت زمانی که در قالب داده ی دریافتی، اشکالی وجود داشته باشد یک خواهد شد. به طور مثال اگر بیت Stop کاراکتر دریافتی صفر باشد، FE یک خواهد شد. این بیت تا زمانی معتبر است که بافر دریافت UDR خوانده نشده باشد. هنگام نوشتن در رجیستر UCSRA باید این بیت را صفر کرد.

|   | 7   | 6   | 5    | 4  | 3   | 2  | 1   | 0    | _     |
|---|-----|-----|------|----|-----|----|-----|------|-------|
| 1 | RXC | TXC | UDRE | FE | DOR | PE | U2X | MPCM | UCSRA |

# بیت های رجیستر UCSRA

#### 5. DOR( Data Overrun)

این بیت زمانی فعال خواهد شد که بافر دریافت پر شده باشد و کاراکتر جدیدی به شیفت رجیستر وارد یا بیت شروع جدید تشخیص داده شود. در این حالت اطلاعات جدید از بین می رود و یک خطا به نام Data Over Run به وجود می آید.

این بیت تا زمانی معتبر است که بافر دریافت UDR خوانده شود. باید در مقداردهی اولیه این بیت را صفر کنیم.

#### 6. PE (Parity Error)

این بیت زمانی که خطای توازن در قالب دریافتی گیرنده ایجاد شود، یک خواهد شد و تا زمانی معتبر است که رجیستر دریافت UDR خوانده نشده باشد.

باید در مقداردهی اولیه این بیت را صفر کنیم.

| 7   | 6   | 5    | 4  | 3   | 2  | 1   | 0    | _     |
|-----|-----|------|----|-----|----|-----|------|-------|
| RXC | TXC | UDRE | FE | DOR | PE | U2X | MPCM | UCSRA |

# بیت های رجیستر UCSRA

#### 7. U2X(Double the USART Transmission Speed)

این بیت دو برابر کننده ی سرعت بوده و فقط در زمان ارسال داده به حالت آسنکرون کاربرد داردو در حالت سنکرون باید آن را صفر نمود.

### 8 MPCM (Multi Processor Communication Mode)

یک شدن این بیت، میکروکنترلر را به حالت ارتباط چند پردازه ای می برد. در این حالت می توان چند میکروکنترلر را به صورت شبکه ای به یکدیگر متصل نمود.

توضیحات تکمیلی در اسلایدهای بعدی ارائه خواهد شد.

|   | 7   | 6   | 5    | 4  | 3   | 2  | 1   | 0    |       |
|---|-----|-----|------|----|-----|----|-----|------|-------|
| 1 | RXC | TXC | UDRE | FE | DOR | PE | U2X | MPCM | UCSRA |

## رجيستر UCSRB UCSRB (USART Control and State Register B) جيستر, □ این رجیستر هشت بیتی برای برنامه ریزی و کنترل واحد سریال به کار میرود. TXCIE UDRIE RXB8 TXB8 RXCIE **RXEN** TXEN UCSZ2 Read/Write Initial Value 0 0 0 0 0 0 0 0

# بیت های رجیستر UCSRB

1. RXCIE (RX Complete Interrupt Enable)

با یک کردن این بیت، وقفه دریافت USART فعال خواهد شد. درصورتی که وقفه ی سراسری (I) فعال باشد با دریافت داده و فعال شدن پرچم RXC وقفه مورد نظر به اجرا در می آید.

2. TXCIE (TX Complete Interrupt Enable)

با یک کردن این بیت، وقفه ارسال USART فعال خواهد شد. درصورتی که وقفه ی سراسری (I) فعال باشد با ارسال داده و فعال شدن پرچم TXC وقفه مورد نظر اجرا می گردد.

7 6 5 4 3 2 1 0

RXCIE | TXCIE | UDRIE | RXEN | TXEN | UCSZ2 | RXB8 | TXB8 | UCSRB

# بیت های رجیستر UCSRB

#### 3. UDRIE ( USART Data Register Interrupt Enable )

با فعال شدن این بیت وقفه ی خالی بودن رجیستر داده (UDRE) فعال خواهد شد، به شرط آنکه وقفه ی سراسری فعال باشد. در نتیجه اینکه وقتی بافر ارسال خالی بود، یک وقفه توسط CPU اجرا می شود.

#### 4. RXEN (Receiver Enable)

با یک کردن این بیت گیرنده ی USART فعال خواهد شد، زمانی که این بیت فعال می شود، عملکرد عادی پایه ی RXD قطع شده و به عنوان ورودی سریال عمل خواهد کرد. اگر این بیت فعال باشد و بعد آن را غیر فعال کنیم در این حالت بافر دریافت سریال (UDR) خالی می شود و بیت های DOR،FE و PE نامعتبر خواهند شد.

| 7     | 6     | 5     | 4    | 3    | 2     | 1    | 0    | _     |
|-------|-------|-------|------|------|-------|------|------|-------|
| RXCIE | TXCIE | UDRIE | RXEN | TXEN | UCSZ2 | RXB8 | TXB8 | UCSRB |

# بیت های رجیستر UCSRB

#### 5. TXEN (Transmitter Enable)

با یک کردن این بیت فرستنده USART فعال خواهد شد، هنگامی که این بیت یک می شود، عملکرد عادی پایه ی TXD، قطع شده و به عنوان خروجی سریال عمل خواهد نمود. صفر کردن این بیت تا هنگامی که اطلاعات به طور کامل ارسال نشود، فرستنده را غیر فعال نمی کند.

#### 6. USCZ2 (Character Size)

این بیت به همراه بیت های USCZ1.0 در رجیستر UCSRC تعداد بیت های داده ی سریال (تعداد کاراکتر) را در یک قالب برای ارسال و دریافت معین می کند.

| 7     | 6     | 5     | 4    | 3    | 2     | 1    | 0    | _     |
|-------|-------|-------|------|------|-------|------|------|-------|
| RXCIE | TXCIE | UDRIE | RXEN | TXEN | UCSZ2 | RXB8 | TXB8 | UCSRB |

# بیت های رجیستر UCSRB

#### 7. RXB8 (Receive Data Bit 8)

بیت نهم داده دریافت شده ی سریال می باشد، البته این بیت زمانی که از قالب دریافت و ارسال 9 بیتی استفاده شود معتبر است.

همچنین این بیت باید قبل از خوانده شدن رجیستر دریافت خوانده شود.

#### 8. TXB8 (Transmit Data Bit 8)

وقتی از قالب ارسال سریال 9 بیتی استفاده می کنید، این بیت به عنوان بیت نهم ارسال می شود. همچنین این بیت باید قبل از نوشته شدن هشت بیت در رجیستر UDR، نوشته شود.

| 7     | 6     | 5     | 4    | 3    | 2     | 1    | 0    |       |
|-------|-------|-------|------|------|-------|------|------|-------|
| RXCIE | TXCIE | UDRIE | RXEN | TXEN | UCSZ2 | RXB8 | TXB8 | UCSRB |

# رجيستر UCSRC

UCSRC ( USART Control and State Register C ) جیستر ر

این رجیستر از نظر آدرس حافظه با رجیستر UBRRH مشابه می باشد. به همین دلیل برای دسترسی به هر دو رجیستر یک بیت کنترلی در نظر گرفته شده است. (بیت URSEL)

| Bit           | 7     | 6     | 5    | 4    | 3    | 2     | 1      | 0     |       |
|---------------|-------|-------|------|------|------|-------|--------|-------|-------|
|               | URSEL | UMSEL | UPM1 | UPM0 | USBS | UCSZ1 | UC\$Z0 | UCPOL | UCSRC |
| Read/Write    | R/W   | R/W   | R/W  | R/W  | R/W  | R/W   | R/W    | R/W   | M.    |
| Initial Value | 1     | 0     | 0    | 0    | 0    | 1     | 1      | 0     |       |

# بیت های رجیستر UCSRC

1. URSEL (Register Select)

این بیت دسترسی به یکی از رجیسترهای UBRRH یا UCSRC را تعیین می کند.

2. UMSEL ( USART Mode Select )

این بیت جهت انتخاب مد کاری USART به کار می رود. اگر این بیت صفر باشد مد کاری آسنکرون و اگر یک باشد مد کاری، سنکرون خواهد بود.

| UMSEL | Mode                   |
|-------|------------------------|
| 0     | Asynchronous Operation |
| 1     | Synchronous Operation  |

| 7     | 6     | 5    | 4    | 3    | 2     | 1     | 0     |       |
|-------|-------|------|------|------|-------|-------|-------|-------|
| URSEL | UMSEL | UPM1 | UPM0 | USBS | UCSZ1 | UCSZ0 | UCPOL | UCSRC |

# بیت های رجیستر UCSRC

3.4. UPM 1.0 (Parity Mode)

این دو بیت جهت تنظیم بیت توازن مورد استفاده قرار می گیرند.

| UPM1 | UPM0 | Parity Mode          |
|------|------|----------------------|
| 0    | 0    | Disabled             |
| 0    | 1    | Reserved             |
| 1    | 0    | Enabled, Even Parity |
| 1    | 1    | Enabled, Odd Parity  |

5. USBS (Stop Bit Select)

در صورت فعال بودن USBS، دو بیت پایان و با صفر شدن این بیت نیز یک بیت پایان ارسال می شود.

| USBS | Stop Bit(s) | دریافت کننده ی سریال با این بیت کاری ندارد و تاثیری بر عملکرد دریافت کننده نخواهد گذاشت. |
|------|-------------|------------------------------------------------------------------------------------------|
| 0    | 1-bit       |                                                                                          |
| 1    | 2-bit       |                                                                                          |

| 7     | 6     | 5    | 4    | 3    | 2     | 1     | 0     | _     |
|-------|-------|------|------|------|-------|-------|-------|-------|
| URSEL | UMSEL | UPM1 | UPM0 | USBS | UCSZ1 | UCSZ0 | UCPOL | UCSRC |

# بیت های رجیستر UCSRC

#### 6.7. UCSZ1.0 (Character Size)

این دو بیت به همراه بیت UCSZ 2 در UCSRB عداد بیت های یک داده سریال (تعداد کاراکتر) را انتخاب می کنند.

| UCSZ2 | UCSZ1 | UCSZ0 | Character Size |  |
|-------|-------|-------|----------------|--|
| 0     | 0     | 0     | 5-bit          |  |
| 0     | 0     | 1     | 6-bit          |  |
| 0     | 1     | 0     | 7-bit          |  |
| 0     | 1     | 1     | 8-bit          |  |
| 1     | 0     | 0     | Reserved       |  |
| 1     | 0     | 1     | Reserved       |  |
| 1     | 1     | 0     | Reserved       |  |
| 1     | 1 1   |       | 9-bit          |  |

/ 6 5 4 3 2 1 0

URSEL UMSEL UPM1 UPM0 USBS UCSZ1 UCSZ0 UCPOL

JCSRC

# بیت های رجیستر UCSRC

#### 8. UCPOL (Clock Polarity)

این بیت تنها در حالت ارتباط سریال سنکرون استفاده می شود.

اگر این بیت یک شود : نمونه برداری از پایه ی RXD در لبه ی بالارونده و تغییر بیت داده روی پایه ی TXD در لبه ی پایین رونده ی پالس XCK صورت خواهد گرفت.

TXD در لبه ی پایین رونده و تغییر بیت داده روی پایه ی RXD در لبه ی پایین رونده و تغییر بیت داده روی پایه ی RXD در لبه ی بالا رونده ی پالس RXD صورت خواهد گرفت.

| UCPOL | Transmitted Data Changed (Output of TxD Pin) | Received Data Sampled (Input on RxD Pin) |
|-------|----------------------------------------------|------------------------------------------|
| 0     | Rising XCK Edge                              | Falling XCK Edge                         |
| 1     | Falling XCK Edge                             | Rising XCK Edge                          |

URSEL UMSEL UPM1 UPM0 USBS UCSZ1 UCSZ0 UCPOL UCSRC

# رجيستر UBRR

UBRR( USART Baud Rate Register ) رجیستر ا

یک رجیستر شانزده بیتی است که از دو رجیستر UBRRL و UBRRH تشکیل شده است.

| Bit           | 15    | 14  | 13  | 12  | 11     | 10   | 9      | 8   |       |
|---------------|-------|-----|-----|-----|--------|------|--------|-----|-------|
|               | URSEL | -   | -   | -   |        | UBRE | [11:8] |     | UBRRH |
|               |       |     |     | UBR | R[7:0] |      |        |     | UBRRL |
|               | 7     | 6   | 5   | 4   | 3      | 2    | 1      | 0   |       |
| Read/Write R  | R/W   | R   | R   | R   | R/W    | R/W  | R/W    | R/W |       |
|               | R/W   | R/W | R/W | R/W | R/W    | R/W  | R/W    | R/W |       |
| Initial Value | 0     | 0   | 0   | 0   | 0      | 0    | 0      | 0   |       |
|               | 0     | 0   | 0   | 0   | 0      | 0    | 0      | 0   |       |

# بیت های رجیستر UBRR

#### URSEL (Register Select)

این بیت با همین نام در رجیستر UCSRC نیز وجود دارد و با توجه به اینکه دو رجیستر از آدرس یکسانی در فضای I/O بهره می برند در نتیجه این بیت بین دو رجیستر به صورت مشترک عمل می کند و با صفر شدن آن می توان به رجیستر UBRRH دسترسی داشت.

#### BIT12..14 (Reserved Bits)

این بیت ها بلا استفاده بوده است و در هنگام خواندن و نوشتن صفر هستند.

#### BIT11..0 (USART Baud Rate Register)

این بیت ها برای تعیین Baud Rate رابط USART مورد استفاده قرار می گیرند، در واقع به عنوان یک رجیستر دوازده بیتی برای تعیین Baud Rate در اختیار کاربر است.

# برنامه ریزی اولیه USART

قبل از هرگونه ارتباط سریال باید USART را برنامه ریزی نماییم.

تنظيماتي مثل تعيين Baud Rate، نوع ارتباط سريال، قالب بندي اطلاعات و ... .

قبل از برنامه ریزی اولیه ی USART وقفه ی سراسری را باید غیر فعال کرد ولی بعد از آن، باید وقفه سراسری را فعال نمود مثال) مقدار مناسب رجیستر های UCSRB،UCSRC و UBART که در آن USART، به صورت قالب بندی هشت بیتی و یک بیت توقف و بدون بیت توازن و نرخ انتقال 19200 عمل نماید را مشخص کنید. (واحد USART به صورت فرستنده و با فرض استفاده از کریستال خارجی 11.0592 و بیت UZX=0)

|       | RXCIE | TXCIE | UDRIE | RXEN | TXEN | UCSZ2 | RXB8  | TXB8  |
|-------|-------|-------|-------|------|------|-------|-------|-------|
| UCSRB | 0     | 0     | 0     | 0    | 1    | 0     | 0     | 0     |
|       | URSEL | UMSEL | UPM1  | UPMO | USBS | UCSZ1 | UCSZO | UCPOL |
| UCSRC | 1     | 0     | 0     | 0    | 0    | 1     | 1     | 0     |

# ادامه ی حل مسئله

 $19200 = \frac{11.0592MHZ}{16(UBRR+1)}$  UBRR= 23H

UBRRH UBRRL

00H 23

در صورتی که نتیجه محاسبه به صورت دقیق درنیامد، نزدیکترین مقدار را به عنوان نرخ انتقال در نظر می گیریم. در اینصورت، مقدار نرخ انتقال با خطا همراه خواهد بود.

محاسبه خطاي Baud Rate

Error[%] =  $\left(\frac{\text{BaudRate}_{\text{Closest Match}}}{\text{BaudRate}} - 1\right) \bullet 100\%$ 

## ارسال و دریافت سریال

- ارسال سریال : فرستنده ی سریال با یک کردن بیت فعال ساز ارسال (TXEN) در رجیستر UCSRB فعال خواهد شد. در این حالت فرستنده آماده ی ارسال سریال از پایه ی TXD است.
- قبل از قرار دادن اطلاعات در رجیستر UDR باید از وضعیت خالی بودن بافر فرستنده اطلاع حاصل نمود. به این منظور بیت UDR را بررسی کرده و در صورت یک بودن آن، می توان در UDR نوشت.
  - یت نهم (در صورت وجود) قبل از نوشتن اطلاعات در UDR، در بیت TXB8 نوشته می شود.

## ارسال و دریافت سریال

- دریافت سریال : عملکرد دریافت سریال با نوشتن یک در بیت RXEN از رجیستر UCSRB فعال خواهد شد. دریافت سریال با آشکار سازی یک بیت شروع روی پایه ی RXD آغاز می گردد و با توجه به نرخ دریافت و یا پالس ساعت پایه ی XCK نمونه برداری شروع می شود و داده ها به شیفت رجیستر گیرنده وارد خواهد شد، سپس می توان با خواندن UDR اطلاعات را به دست آورد.
  - یت نهم (در صورت وجود) قبل از خواندن اطلاعات از UDR، از بیت RXB8 نوشته می شود.
    - □ قبل از خواندن از رجیستر UDR باید بیت RXC بررسی شود.

## استفاده از وقفه ارسال برای ارتباط سریال

در سمت فرستنده یعنی Master دو پرچم زیر می توانند برای تولید وقفه به کار روند:

- پرچم UDRE : نشانه ی خالی بودن بافر ارسال
  - پرچم TXC: نشانه ی تکمیل ارسال

ابتدا بیت فعال ساز وقفه ی خالی بودن رجیستر (UDRIE) را یک کرده و سپس با فعال شدن پرچم UDRE، به شرط اینکه وقفه ی سراسری فعال باشد، وقفه ی مربوطه فعال خواهد شد. با نوشتن در رجیستر UDR پرچم UDRE پاک می شود.

بیت TXC هنگامی که ا<mark>رسال به طور کامل</mark> انجام شود فعال خواهد شد. برای استفاده از آن وقفه باید بیت TXCIE از رجیستر UCSRB را یک کرده تا وقفه ی TXC فعال شود.

## استفاده از وقفه دریافت برای ارتباط سریال

- □ در سمت گیرنده یعنی Slave، با <mark>دریافت کامل اطلاعات</mark>، پرچم RXC فعال خواهد شدکه نشان دهنده ی وجود اطلاعات خوانده نشده در رجیستر UDR است
  - این پرچم هنگامی که بافر گیرنده UDR خالی باشد صفر است.  $\Box$ 
    - 🗖 برای استفاده از وقفه ی دریافت:
    - □ ابتدا باید بیت RXCIE از رجیستر UCSRB یک شود
  - 🗖 در صورت فعال بودن وقفه ی سراسری وقفه ی، وقتی RXC فعال شد، وقفه دریافت سرویس دهی شود.
  - سرویس دهی به این صورت است که، اطلاعات موجود در UDR خوانده شده و پرچم RXC پاک گردد.

## مد ارتباطی چند پردازه ای

- از رجیستر MPCM این مد بیشتر برای شبکه بندی بین میکروکنترلرها استفاده می شود. با یک نمودن بیت MPCM از رجیستر UCSRA
- □ در این حالت به طور مثال یک میکروکنترلر Master و تعدادی میکروکنترلر Slave وجود دارد. زمانی که Master قصد دارد به یکی از Slave ها دسترسی داشته باشد باید آن ها را آدرس دهی کند، سپس اطلاعات به



## مد ارتباطی چند پردازه ای

- □ می توان در Master از قالب داده 9 بیتی استفاده کرد. در این حالت:
- یت نهم (TXB8) هنگامی که اطلاعات ارسالی شامل آدرس باشد یک و در صورتی که اطلاعات ارسالی شامل داده باشد صفر می شود.
  - در ابتدا تمام Slave ها باید در مد چند پردازه ای قرار بگیرند (MPCM=1).  $\Box$ 
    - □ در ابتدا Master یک فریم آدرس را به تمام Slave ها ارسال می کند.
  - 🗖 آن ها با مقایسه فریم دریافتی با آدرس خود متوجه می شوند که انتخاب شده اند یا خیر
  - □ اگر انتخاب شده بودند بیت MPCM خود را پاک می کنند و منتظر دریافت داده می مانند و در غیر این صورت همچنان منتظر دریافت آدرس خواهند بود.

## مد ارتباطی چند پردازه ای

- 🖵 در سمت گیرنده، می توان فریم های دریافتی از نوع <mark>آدرس</mark> و داده را از هم جدا نمود.
- اگر در گیرنده MPCM=1 باشد (یعنی تا الان این Slave انتخاب نشده است) فریم هایی که شامل آدرس MPCM=1 هستند (یعنی آنهایی که TXB8=1 در بافر UDR قرار می گیرند تا بررسی شود که آیا این Slave برای ارتباط بعدی انتخاب شده است یا خیر.
- □ اگر در گیرنده MPCM=0 باشد، (یعنی پیش از این، این Slave انتخاب شده بود)، هر دو فریم آدرس و داده در بافر UDR قرار می گیرد.
- □ این روش باعث کاهش تعداد فریم های دریافتی و درگیر شدن CPU در سمت Slaveهایی می شود که برای ارتباط انتخاب نمی شوند. این Slaveها تنها زمانی فریم روی باس را دریافت و پردازش می کنند که یک فریم آدرس باشد.