

# CMT2392F512

# 超低功耗Sub-1GHz无线收发单片机

#### MCU 特性

#### ● 内核 CPU

- 32位 ARM Cortex-M4 内核+FPU,单周期硬件乘除法指令,支持 DSP 指令和 MPU
- 内置 8KB 指令 Cache 缓存,支持 Flash 加速单元执行程序 0 等待
- 最高主频 144 MHz, 180 DMIPS

#### ● 加密存储器

- 高达 512 Kbyte 片内 Flash,支持加密存储、多用户分区管理及数据保护,支持硬件ECC校验,10万次擦写次数,10年数据保持
- 高达 144 Kbyte 片内 SRAM, (包括16 Kbyte Retension RAM), Retention RAM 支持硬件奇偶校验

#### ● 时钟

- HSE: 4MHz~32MHz 外部高速晶体
- LSE: 32.768KHz 外部低速晶体
- HSI: 内部高速 RC OSC 8 MHz
- LSI: 内部低速 RC OSC 40 KHz
- 内置高速 PLL
- 支持 1 路时钟输出,可配置系统时钟,HSE, HSI 或 PLL后分频输出

#### ● 复位

- 支持上电/掉电/外部引脚复位
- 支持可编程的低电压检测及复位
- 支持看门狗复位

#### ● 通信接口

- 7 个 U(S)ART 接口,最高速率达 4.5 Mbps,其中 3个 USART 接口(支持 1x ISO7816, 1x IrDA, LIN), 4个 UART 接口
- 2 个 SPI 接口,速率高达36 Mbps
- 1 个QSPI接口,速率高达144 Mbps
- 2个 I2C接口,速率高达 1 MHz, 主从模式可配,从机模式下支持双地址响应
- 1 个USB 2.0 Full Speed Device 接口
- 1 个CAN 2.0A /B 总线接口
- 1 个Ethernet MAC 接口,支持10M/100M 以太网

- 2 个高速 DMA 控制器,每个控制器支持 8 通道,通道源地址及目的地址任意可配
- 高性能模拟接口
  - 4 个 12bit 5Msps 高速 ADC,可配置为 12/10/8/6bit 模式,6bit 模式下采样率高达 9Msps,多达 11 路外部单端输入通道, 支持差分模式
  - 4 个轨到轨运算放大器,内置最大 32 倍可编程增益放大
  - 多达7个高速模拟比较器,内置64级可调比较基准
  - 多达 24 通道电容式触摸按键,支持低功耗状态下唤醒
  - 2 个 12bit DAC, 采样率 1Msps
  - 支持外部输入独立参考电压源
  - 所有模拟接口支持 1.8~3.6V 全电压工作
- RTC 实时时钟,支持闰年万年历,闹钟事件,周期性唤醒,支持内外部时钟校准
- 定时计数器
  - 2 个 16 bit 高级定时计数器,支持输入捕获,互补输出,正交编码输入,最高控制精度6.9nS;每个定时器有 4 个独立的通道,其中3个通道支持 6 路互补PWM 输出
  - 4个16 bit 通用定时计数器, 每个定时器有4个独立通道,支持输入捕获/输出比较/PWM输出/单脉冲输出
  - 2个16 bit 基础定时计数器
  - 1x 24 bit SysTick
  - 1x 7 bit 窗口看门狗 (WWDG)
  - 1x 12 bit 独立看门狗(IWDG)
- 最大支持 36 个 GPIOs, 大多数 GPIO 支持 5V 耐压
- 编程方式
  - 支持SWD/JTAG 在线调试接口
  - 支持UART、USB Bootloader
- 安全特性
  - 内置密码算法硬件加速引擎
  - 支持AES、DES、SHA、SM1、SM3、SM4、SM7、MD5 算法
  - Flash 存储加密
  - 多用户分区管理(MMU)
  - TRNG 真随机数发生器
  - CRC16 / 32 运算
  - 支持写保护(WRP),多种读保护(RDP)等级(L0/L1/L2)
  - 支持安全启动,程序加密下载,安全更新
  - 支持外部时钟失效监测, 防拆监测
- 96 位UID 和128 位UCID

#### 射频特性

- 工作频率: 113 960 MHz
- 调制解调方式: OOK, 2 (G)FSK, 4 (G)FSK
- 数据率: 0.1 1000 kbps

- 灵敏度:
  - ♦ 2 FSK,-122 dBm DR=2.4 kbps, 433.92 MHz
  - ♦ 4 FSK, -88 dBm DR=1 Mbps,433.92 MHz
  - ◆ OOK, -94 dBm DR= 300 kbps, 433.92 MHz
- 接收电流: 9.6 mA ( DC-DC ) @ 433.92 MHz, FSK ( 仅 RF 部分工作电流 )
- 发射电流:
  - ◆ 30 mA @ 13 dBm, 433.92 MHz, FSK (仅 RF 部分工作电流)
  - ◆ 82 mA@ 20 dBm, 433.92 MHz, FSK(仅 RF 部分工作电流)
- 支持直通及包模式,可配置包处理机及 256-Byte FIFO

## 系统特性

- 工作电压: 1.8 3.6 V
- 工作温度: -40-85 ℃
- QFN68 7x7 封装



# 芯片简介

CMT2392F512 集成了 32 位 ARM Cortex™-M4F 内核和一颗超低功耗射频收发器,是一款高性能、超低功耗、适用于 113 至 960 MHz 无线应用的 OOK,(G)FSK 和 4(G)FSK 射频收发器 MCU。它是 CMOSTEK NextGenRF™射频产品线的一部分,这条产品线包含完整的发射器,接收器和收发器。CMT2392F512 的高集成度,简化了系统设计中所需的外围物料。高达+20 dB 的发射功率和-122 dBm 的灵敏度优化了应用的链路性能。它支持多种数据包格式及编解码方式,使得它可以灵活的满足各种应用的需求。另外,CMT2392F512 还支持 128-byte Tx/Rx FIFO,丰富的 GPIO 及中断配置,Duty-Cycle 运行模式,信道侦听,高精度 RSSI,低电压检测,上电复位,低频时钟输出,快速跳频,静噪输出等功能,使得应用设计更加灵活,实现产品差异化设计。

# 面向应用

- 自动抄表
- 家居安防及楼宇自动化
- 无线传感节点及工业监控
- ISM 频段数据通讯
- 遥控钥匙进入
- 标签读写器

表 1-1. CMT2392F512 资源列表

| ROM RAM ADC DAC OPACMP BOR LVR RTC WDT Timer UART SPI 12C 12S GPIO ETH USB CAN DMA                                                       | 存     | 储     |        | 杉      | 拟外  | 设   |   |     |     |     |       |      | 製   | 数字外i | 没   |      |     |     |     |      |       |
|------------------------------------------------------------------------------------------------------------------------------------------|-------|-------|--------|--------|-----|-----|---|-----|-----|-----|-------|------|-----|------|-----|------|-----|-----|-----|------|-------|
|                                                                                                                                          | ROM   | RAM   | ADC    | DAC    | OPA | СМР |   |     | RTC | WDT | Timer | UART | SPI | I2C  | I2S | GPIO | ЕТН | USB | CAN | DMA  | 封装    |
| 512KB   144KB   12bits   12bits   12bits   5Msps   1Msps   V   V   V   x1   x2   x8   x7   x2   x2   x   36   x1   x1   x1   x8ch   QFN6 | 512KB | 144KB | 12bits | 12bits | V   | V   | V | LVR |     | x2  | x8    | x7   | x2  | x2   | х   | 36   | x1  | x1  | x1  | x8ch | QFN68 |

www.hoperf.cn



图 1-1. CMT2392F512(QFN68 7x7) 典型应用原理图(不带 DC-DC)

表 1-2. 20 dBm 直连型 BOM 表 (不带 DC-DC)

| 标   |                     |         | 元何      | 牛值      |         |    |              |
|-----|---------------------|---------|---------|---------|---------|----|--------------|
| 号   | 描述                  | 315 MHz | 433 MHz | 868 MHz | 915 MHz | 单位 | 供应商          |
| 4   |                     | +20 dBm | +20 dBm | +20 dBm | +20 dBm |    |              |
| C1  | ±5%, 0402 NP0, 50 V | 22      | 12      | 12      | 12      | pF |              |
| C2  | ±5%, 0402 NP0, 50 V | 6.8     | 5.6     | 3.3     | 3.3     | pF |              |
| C3  | ±5%, 0402 NP0, 50 V | 8.2     | 6.2     | 3.3     | 3.0     | pF |              |
| C4  | ±5%, 0402 NP0, 50 V | 8.2     | NC      | NC      | NC      | pF |              |
| C5  | ±5%, 0402 NP0, 50 V | NC      | NC      | NC      | NC      | pF |              |
| C6  | ±5%, 0402 NP0, 50 V | 5.6     | 3.9     | 1.8     | 1.8     | pF |              |
| C7  | ±5%, 0402 NP0, 50 V | 5.6     | 3.9     | 1.8     | 1.8     | pF |              |
| C8  | ±5%, 0603 NP0, 50 V |         | 2       | .2      |         | uF |              |
| C9  | ±5%, 0402 NP0, 50 V |         |         | 1       |         | uF |              |
| C10 | ±5%, 0402 NP0, 50 V |         | 2       | 20      |         | pF |              |
| C11 | ±5%, 0402 NP0, 50 V |         | 1       | 00      |         | nF |              |
| C12 | ±5%, 0603 NP0, 50 V |         | 4       | .7      |         | uF |              |
| C13 | ±5%, 0402 NP0, 50 V |         | N       | IC      |         | pF |              |
| C14 | ±5%, 0402 NP0, 50 V |         | N       | IC      |         | pF |              |
| L1  | ±5%, 0603 叠层贴片电感    | 220     | 180     | 100     | 100     | nΗ | Sunlord SDCL |
| L2  | ±5%, 0603 叠层贴片电感,   | 68      | 47      | 15      | 12      | nΗ | Sunlord SDCL |
| L3  | ±5%, 0603 叠层贴片电感    | 56      | 39      | 15      | 12      | nΗ | Sunlord SDCL |
| L4  | ±5%, 0603 叠层贴片电感    | 33      | 33      | 8.2     | 6.2     | nΗ | Sunlord SDCL |
| L5  | ±5%, 0603 叠层贴片电感    | 47      | 33      | 8.2     | 6.2     | nΗ | Sunlord SDCL |
| L6  | ±5%, 0603 叠层贴片电感    | 47      | 33      | 15      | 12      | nΗ | Sunlord SDCL |
| L7  | ±5%, 0603 叠层贴片电感    | 47      | 33      | 15      | 12      | nΗ | Sunlord SDCL |

| 标  |                  | 元件值          |             |         |         |         |              |
|----|------------------|--------------|-------------|---------|---------|---------|--------------|
| 号  | 描述               | 315 MHz      | 433 MHz     | 868 MHz | 915 MHz | 单位      | 供应商          |
| 4  |                  | +20 dBm      | +20 dBm     | +20 dBm | +20 dBm |         |              |
| L8 | ±5%, 0603 叠层贴片电感 | 220 68 33 33 |             |         |         |         | Sunlord SDCL |
| L9 | ±5%, 0603 叠层贴片电感 | 33           | 33 NC NC NC |         |         | nΗ      | Sunlord SDCL |
| X1 | ±10 ppm, SMD     |              | 3           | MHz     | EPSON   |         |              |
| U1 | CMT2392F512 SoC  |              |             | •       | -       | CMOSTEK |              |



图 1-2. CMT2392F512(QFN68 7x7) 典型应用原理图(带 DC-DC)

表 1-3. 20 dBm 直连型 BOM 表 (带 DC-DC)

| 标   |                     |              | 元何              | 件值      |         |    |     |
|-----|---------------------|--------------|-----------------|---------|---------|----|-----|
| 号   | 描述                  | 315 MHz      | 433 MHz         | 868 MHz | 915 MHz | 单位 | 供应商 |
| ,   |                     | +20 dBm      | +20 dBm         |         |         |    |     |
| C1  | ±5%, 0402 NP0, 50 V | 22           | 12              | 12      | 12      | pF |     |
| C2  | ±5%, 0402 NP0, 50 V | 6.8          | 5.6             | 3.3     | 3.3     | pF |     |
| C3  | ±5%, 0402 NP0, 50 V | 8.2          | 8.2 6.2 3.3 3.0 |         |         | pF |     |
| C4  | ±5%, 0402 NP0, 50 V | 8.2 NC NC NC |                 |         | pF      |    |     |
| C5  | ±5%, 0402 NP0, 50 V | NC NC NC NC  |                 |         | pF      |    |     |
| C6  | ±5%, 0402 NP0, 50 V | 5.6          | 5.6 3.9 1.8 1.8 |         |         | pF |     |
| C7  | ±5%, 0402 NP0, 50 V | 5.6          | 5.6 3.9 1.8 1.8 |         |         | pF |     |
| C8  | ±5%, 0603 NP0, 50 V |              | 2.2             |         |         |    |     |
| C9  | ±5%, 0402 NP0, 50 V | 1            |                 |         |         | uF |     |
| C10 | ±5%, 0402 NP0, 50 V | 220          |                 |         |         | pF |     |
| C11 | ±5%, 0402 NP0, 50 V | 100          |                 |         |         | nF |     |
| C12 | ±5%, 0603 NP0, 50 V |              | 4               | .7      |         | uF |     |

| 标   |                                                                 |                    | 元化                 | 牛值                 |                    |              |              |
|-----|-----------------------------------------------------------------|--------------------|--------------------|--------------------|--------------------|--------------|--------------|
| 号   | 描述                                                              | 315 MHz<br>+20 dBm | 433 MHz<br>+20 dBm | 868 MHz<br>+20 dBm | 915 MHz<br>+20 dBm | 単位           | 供应商          |
| C13 | ±5%, 0402 NP0, 50 V                                             |                    | ١                  | IC                 |                    | pF           |              |
| C14 | ±5%, 0402 NP0, 50 V                                             | NC                 |                    |                    |                    | pF           |              |
| C15 | ±5%, 0402 NP0, 50 V                                             | 100                |                    |                    |                    | nF           |              |
| L1  | ±5%, 0603 叠层贴片电感                                                | 220 180 100 100    |                    |                    |                    | nH           | Sunlord SDCL |
| L2  | ±5%, 0603 叠层贴片电感,                                               | 68                 | 47                 | 15                 | 12                 | nH           | Sunlord SDCL |
| L3  | ±5%, 0603 叠层贴片电感                                                | 56 39 15 12        |                    |                    | nΗ                 | Sunlord SDCL |              |
| L4  | ±5%, 0603 叠层贴片电感                                                | 33 33 8.2 6.2      |                    |                    | nΗ                 | Sunlord SDCL |              |
| L5  | ±5%, 0603 叠层贴片电感                                                | 47 33 8.2 6.2      |                    |                    | nH                 | Sunlord SDCL |              |
| L6  | ±5%, 0603 叠层贴片电感                                                | 47                 | 33                 | 15                 | 12                 | nH           | Sunlord SDCL |
| L7  | ±5%, 0603 叠层贴片电感                                                | 47                 | 33                 | 15                 | 12                 | nH           | Sunlord SDCL |
| L8  | ±5%, 0603 叠层贴片电感                                                | 220                | 68                 | 33                 | 33                 | nН           | Sunlord SDCL |
| L9  | ±5%, 0603 叠层贴片电感                                                | 33                 | NC                 | NC                 | NC                 | nH           | Sunlord SDCL |
| L10 | MPH252012C100MT, 10UH<br>±20%,封装 2520, 直流电电阻<br>0.5 Ω,饱和电流 0.5A | 10                 |                    |                    | uH                 | Sunlord      |              |
| X1  | ±10 ppm, SMD                                                    |                    | 3                  | 32                 |                    | MHz          | EPSON        |
| U1  | CMT2392F512 SoC                                                 |                    |                    |                    |                    | -            | CMOSTEK      |

Rev 0.1 | 7/89 www.hoperf.cn

## 目录

| 1 | 电气   | 特性                                        | 11   |
|---|------|-------------------------------------------|------|
|   | 1.1  | 推荐运行条件                                    | . 11 |
|   | 1.2  | 绝对最大额定值                                   | . 11 |
|   | 1.3  | 射频功耗                                      | . 12 |
|   | 1.4  | 射频接收指标                                    | . 13 |
|   | 1.5  | 射频发射机指标                                   | . 14 |
|   | 1.6  | 射频状态切换稳定时间                                | . 15 |
|   | 1.7  | 射频频率综合器                                   | . 15 |
|   |      | 射频用的晶体规格要求                                |      |
|   | 1.9  | 控制器工作条件                                   | . 17 |
|   |      | 1.9.1 通用工作条件                              |      |
|   |      | 1.9.2 上电和掉电时的工作条件                         |      |
|   |      | 内嵌复位和电源控制模块特性                             |      |
|   |      | 控制器内置参考电压                                 |      |
|   | 1.12 | 控制器工作电流特性                                 |      |
|   |      | 1.12.1 最大电流消耗                             |      |
|   |      | 1.12.2 典型的电流消耗                            |      |
|   | 1 13 | 1.12.3       低功耗模式电流消耗         控制器外部时钟源特性 |      |
|   | 1.10 | 1.13.1 外部高速时钟源(HSE)                       |      |
|   |      | 1.13.2 外部低速时钟源(LSE)                       |      |
|   |      | 1.13.3 使用一个晶体/陶瓷谐振器产生的高速外部时钟              |      |
|   |      | 1.13.4 使用一个晶体/陶瓷谐振器产生的低速外部时钟              |      |
|   | 1.14 | 控制器内部时钟源特性                                |      |
|   |      | 1.14.1 高速内部 (HSI) RC 振荡器                  |      |
|   |      | 1.14.2 低速内部(LSI)RC 振荡器                    |      |
|   | 1 15 | 1.14.3 控制器低功耗模式唤醒时间 控制器内部 PLL 特性          |      |
|   |      | 控制器 Flash 存储器特性                           |      |
|   |      | 绝对最大值(电气敏感性)                              |      |
|   |      | 空                                         |      |
|   |      | 控制器 MCU_NRST 引脚特性                         |      |
|   |      | 控制器 TIM 定时器特性                             |      |
|   |      | 控制器 I <sup>2</sup> C 接口特性                 |      |
|   |      | 控制器 SPI/I <sup>2</sup> S 接口特性             |      |
|   |      | QSPI 特性                                   |      |
|   |      | USB接口特性                                   |      |
|   |      | 以太网 (Ethernet) 接口特性                       |      |
|   |      | 控制器局域网络(CAN)接口特性                          |      |
|   |      | 控制器 ADC 特性                                |      |
|   |      | 控制器运算放大器 (OPAMP) 电气参数                     |      |
|   |      | 控制器比较器 (COMP) 电气参数                        |      |
|   |      | 程制器に収器 (COMP) 电气参数                        |      |
|   |      | 12 位                                      |      |
|   | 1.31 | 価反\您命(IO)付性                               | . 4/ |

| 2 | 管脚   | 描述                                                             | 48   |
|---|------|----------------------------------------------------------------|------|
| 3 | 芯片   | 框架                                                             | 53   |
| 4 | Sub- | -G 收发器                                                         | 55   |
|   | 4.1  | 发射机                                                            | . 55 |
|   | 4.2  | 接收机                                                            | . 55 |
|   | 4.3  | 收发器上电 POR                                                      | . 55 |
|   | 4.4  | 收发器晶体振荡器                                                       |      |
|   | 4.5  | 收发器内置低频振荡器(LPOSC)                                              |      |
|   | 4.6  | 收发器内置低压检测                                                      |      |
|   | 4.7  | 接收机信号强度指示(RSSI)                                                |      |
|   | 4.8  | 相位跳变检测(PJD)                                                    |      |
|   | 4.9  | 接收机数据率时钟恢复(CDR)                                                |      |
|   |      | 快速手动跳频                                                         |      |
|   |      | 收发器控制接口及工作模式                                                   |      |
|   |      | 4.11.1 收发器 SPI 接口时序                                            |      |
|   |      | 4.11.2 收发器 FIFO 接口时序                                           |      |
|   |      | 4.11.3 收发器工作状态、时序及功耗                                           |      |
|   |      | 4.11.4 收发器 GPIO 功能和中断映射                                        | . 64 |
| 5 |      | 器功能简介                                                          |      |
|   | 5.1  | 存储器                                                            | . 66 |
|   |      | 5.1.1 嵌入式闪存存储器                                                 | . 67 |
|   |      | 5.1.2 嵌入式 SRAM                                                 |      |
|   |      | 5.1.3 嵌套的向量式中断控制器(NVIC)                                        |      |
|   |      | 扩展中断/事件控制器(EXTI)                                               |      |
|   | 5.3  | 时钟系统                                                           |      |
|   | 5.4  | 启动模式                                                           |      |
|   | 5.5  | 供电方案                                                           |      |
|   | 5.6  | 可编程电压监测器                                                       |      |
|   | 5.7  | G/== // 4/== HR                                                |      |
|   | 5.8  | 低功耗模式                                                          |      |
|   | 5.9  | 直接存储器存取(DMA)                                                   | . 71 |
|   | 5.10 | 实时时钟(RTC)                                                      | . 71 |
|   | 5.11 | 定时器和看门狗                                                        | . 71 |
| 4 |      | 5.11.1 基本定时器 TIM6 和 TIM7                                       |      |
|   |      | 5.11.2 通用定时器 TIMx                                              |      |
|   |      | 5.11.3 低功耗定时器 LPTIM                                            |      |
|   |      | 5.11.4 高级控制定时器(TIM1 和 TIM8)                                    |      |
|   |      | 5.11.5       系统时基定时器(Systick)         5.11.6       看门狗定时器(WDG) |      |
|   | 5.12 | 5.11.6 有 1 河足的 奋(WDG)                                          |      |
|   |      | 通用同步/异步收发器(USART)                                              |      |
|   |      | 単行外设接口(SPI)                                                    |      |
|   |      | 申行升後接口 (I <sup>2</sup> S)                                      |      |
|   |      | 四线外设接口(QSPI)                                                   |      |
|   | 0.10 | H-W-1 W-W                                                      |      |

|    | 5.17 控制器局域网络(CAN)          | 79   |
|----|----------------------------|------|
|    | 5.18 通用串行总线(USB)           | 80   |
|    | 5.19 通用输入输出接口(GPIO)        | 80   |
|    | 5.20 模拟/数字转换器(ADC)         | 81   |
|    | 5.21 数字/模拟转换器(DAC)         | 82   |
|    | 5.22 运算放大器(OPAMP)          | 82   |
|    | 5.23 模拟比较器(COMP)           | 82   |
|    | 5.24 温度传感器(TS)             | 83   |
|    | 5.25 以太网接口(Ethernet)       |      |
|    | 5.26 触摸传感器控制(TSC)          | 84   |
|    | 5.27 循环冗余校验计算单元(CRC)       | 84   |
|    | 5.28 算法硬件加速引擎 (SAC)        | 84   |
|    | 5.29 唯一设备序列号(UID)          | 85   |
|    | 5.30 串行单线 JTAG 调试口(SWJ-DP) | 85   |
| 6  | 订购信息                       | . 85 |
| 7  | 封装外形                       | . 86 |
| 8  | 丝印信息                       | . 87 |
| 9  | 文档修订                       | . 88 |
| 1Λ | <b>光文文</b>                 | 90   |

# 1 电气特性

 $V_{DD}$ = 3.3 V, $T_{OP}$ = 25 °C, $F_{RF}$  = 433.92 MHz,灵敏度是通过接收一个 PN9 序列及匹配至 50  $\Omega$  阻抗下,0.1%BER 的标准下测得。除非另行声明,所有结果都是在评估板 CMT2392F512-EM 上测试得到。

## 1.1 推荐运行条件

| 参数     | 符号  | 条件 | 最小   | 典型 | 最大  | 单位         |
|--------|-----|----|------|----|-----|------------|
| 运行电源电压 | VDD |    | 1.8  |    | 3.6 | V          |
| 运行温度   | TOP |    | - 40 |    | 85  | $^{\circ}$ |
| 电源电压斜率 |     |    | 1    |    |     | mV/us      |

## 1.2 绝对最大额定值

| 参数                    | 符号   | 条件            | 最小    | 最大  | 単位         |
|-----------------------|------|---------------|-------|-----|------------|
| 电源电压                  | VDD  |               | - 0.3 | 3.6 | ٧          |
| 接口电压                  | VIN  |               | - 0.3 | 3.6 | ٧          |
| 结温                    | TJ   |               | - 40  | 125 | $^{\circ}$ |
| 储藏温度                  | TSTG |               | - 50  | 150 | $^{\circ}$ |
| 焊接温度                  | TSDR | 持续至少30秒       |       | 255 | $^{\circ}$ |
| ESD 等级 <sup>[2]</sup> |      | 人体模型(HBM)     | - 2   | 2   | kV         |
| 栓锁电流                  |      | <b>@ 85</b> ℃ | - 100 | 100 | mA         |

#### 久注.

[2]. CMT2392F512 是高性能射频集成电路,对本芯片的操作和装配只应该在具有良好 ESD 保护的工作台上进行。



警告! ESD敏感器件对芯片进行操作的时候应注意做好ESD防范措施,以免芯片的性能下降或者功能丧失。

<sup>[1].</sup> 超过"绝对最大额定参数"可能会造成设备永久性损坏。该值为压力额定值,并不意味着在该压力条件下设备功能受影响,但如果长时间暴露在绝对最大额定值条件下,可能会影响设备可靠性。

## 1.3 射频功耗

| 参数              | 符号     | 条件           |         | 典型         | 典型        | 参数 |
|-----------------|--------|--------------|---------|------------|-----------|----|
|                 |        |              |         | (不使能 DCDC) | (使能 DCDC) |    |
| Sleep 电流[1]     | ISLEEP | 睡眠模式,睡眠计数    |         | 400        | nA        |    |
|                 |        | 睡眠模式,睡眠计数    | (器开启    | 800        | nA        |    |
| Ready 电流[1]     | IReady |              | 1       | 2.1        | 1.9       | mA |
|                 |        |              | 315 MHz | 7.5        | 5.2       | mA |
| RFS 电流[1]       | IRFS   |              | 433 MHz | 7.8        | 5.6       | mA |
|                 | liki o |              | 868 MHz | 8.4        | 5.9       | mA |
|                 |        |              | 915 MHz | 8.5        | 5.9       | mA |
|                 |        |              | 315 MHz | 7.5        | 5.2       | mA |
| TEC 由※[4]       | ITFS   |              | 433 MHz | 7.8        | 5.6       | mA |
| TFS 电流[1]       | 1115   |              | 868 MHz | 8.4        | 5.9       | mA |
|                 |        |              | 915 MHz | 8.5        | 5.9       | mA |
|                 |        |              | 315 MHz | 13.5       | 8.8       | mA |
| DV 由法[4]        |        | DR = 10 kbps | 433 MHz | 13.6       | 9.4       | mA |
| RX 电流[1]        | IRx    | Dev =10 kHz  | 868 MHz | 14.3       | 9.9       | mA |
|                 |        |              | 915 MHz | 14.3       | 9.9       | mA |
|                 |        |              | 315 MHz | 74         | /         | mA |
|                 |        |              | 433 MHz | 82         | 81        | mA |
|                 |        | 20 dBm[2]    | 868 MHz | 88         | 87        | mA |
|                 |        |              | 915 MHz | 88         | 87        | mA |
|                 |        |              | 315 MHz | 26.7       | /         | mA |
|                 |        |              | 433 MHz | 30         | 29        | mA |
|                 |        | 13 dBm [3]   | 868 MHz | 33         | 32        | mA |
| <b>-</b> V + >- |        |              | 915 MHz | 34         | 33        | mA |
| TX 电流[1]        | lTx    |              | 315 MHz | 21         | 15        | mA |
|                 |        |              | 433 MHz | 25         | 24        | mA |
|                 |        | 10 dBm [3]   | 868 MHz | 27         | 26        | mA |
|                 |        |              | 915 MHz | 27         | 26        | mA |
|                 |        |              | 315 MHz | 10.3       | 7         | mA |
| •               |        |              | 433 MHz | 11         | 10        | mA |
|                 |        | -10 dBm [3]  | 868 MHz | 12         | 11        | mA |
|                 |        |              | 915 MHz | 12         | 11        | mA |

备注: [1]. 2 FSK,DR = 10 kbps, FDEV = 10 kHz, Vbat = 3.3 V。

- [2]. 使用 20 dBm 匹配网络。
- [3]. 使用 13 dBm 匹配网络。
- [4]. 仅 RF 部分工作电流,不含 MCU 部分工作电流。

## 1.4 射频接收指标

| 参数                    | 符号   |                         | <del>条件</del>                                | 最小  | 典型   | 最大                                                                                                                                                                                                                                                                                                  | 参数   |
|-----------------------|------|-------------------------|----------------------------------------------|-----|------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------|
|                       |      | ООК                     |                                              | 0.1 |      | 300                                                                                                                                                                                                                                                                                                 | kbps |
| 数据率                   | DR   | 2 (G)FSK                |                                              | 0.1 |      | 500                                                                                                                                                                                                                                                                                                 | kbps |
|                       |      | 4 (G)FSK                |                                              | 0.1 |      | 1000                                                                                                                                                                                                                                                                                                | kbps |
| 频偏(RX)                | FDEV | (G)FSK,                 | 4 (G)FSK <sup>[1]</sup>                      | 0.5 |      | 350                                                                                                                                                                                                                                                                                                 | kHz  |
|                       |      |                         | DR = 2.4 kbps, FDEV = 1.2 kHz, BW= 4.8 kHz   |     | -122 |                                                                                                                                                                                                                                                                                                     | dBm  |
|                       |      |                         | DR = 10 kbps,FDEV = 5 kHz                    |     | -114 |                                                                                                                                                                                                                                                                                                     | dBm  |
|                       |      |                         | DR = 20 kbps, FDEV = 10 kHz                  |     | -112 |                                                                                                                                                                                                                                                                                                     | dBm  |
|                       |      | FSK <sup>[2]</sup>      | DR = 50 kbps, FDEV = 25 kHz                  |     | -109 |                                                                                                                                                                                                                                                                                                     | dBm  |
|                       |      |                         | DR =100 kbps, FDEV = 50 kHz                  |     | -106 |                                                                                                                                                                                                                                                                                                     | dBm  |
|                       |      |                         | DR =200 kbps, FDEV = 100 kHz                 |     | -104 |                                                                                                                                                                                                                                                                                                     | dBm  |
| 灵敏度                   |      |                         | DR =500 kbps, FDEV = 250 kHz                 |     | -98  | •                                                                                                                                                                                                                                                                                                   | dBm  |
| @ 433 MHz<br>(匹配网络直连) | S433 | S433 OOK <sup>[2]</sup> | 5kbps                                        |     | -110 |                                                                                                                                                                                                                                                                                                     | dBm  |
|                       |      |                         | 50 kbps                                      |     | -101 |                                                                                                                                                                                                                                                                                                     | dBm  |
|                       |      |                         | 100 kbps                                     |     | -97  |                                                                                                                                                                                                                                                                                                     | dBm  |
|                       |      |                         | 200 kbps                                     |     | -95  |                                                                                                                                                                                                                                                                                                     | dBm  |
|                       |      |                         | 300 kbps                                     |     | -94  | 300<br>500<br>1000<br>350<br>22<br>14<br>12<br>09<br>06<br>04<br>8<br>10<br>01<br>7<br>5<br>4<br>09<br>9<br>8<br>8<br>10<br>01<br>7<br>5<br>4<br>10<br>07<br>04<br>06<br>06<br>06<br>06<br>06<br>07<br>07<br>06<br>06<br>07<br>07<br>07<br>08<br>08<br>08<br>08<br>08<br>08<br>08<br>08<br>08<br>08 | dBm  |
|                       |      |                         | DR = 10 kbps, FDEV <sup>[3]</sup> = 10 kHz   |     | -109 |                                                                                                                                                                                                                                                                                                     | dBm  |
|                       |      | 4FSK <sup>[2]</sup>     | DR = 100 kbps, FDEV <sup>[3]</sup> =100 kHz  |     | -99  |                                                                                                                                                                                                                                                                                                     | dBm  |
|                       |      |                         | DR = 1 Mbps, FDEV <sup>[3]</sup> = 250 kHz   |     | -88  |                                                                                                                                                                                                                                                                                                     | dBm  |
|                       |      |                         | DR = 2.4 kbps, FDEV = 1.2 kHz, BW=4.8 kHz    |     | -120 |                                                                                                                                                                                                                                                                                                     | dBm  |
|                       |      |                         | DR = 10 kbps, FDEV = 5 kHz                   |     | -111 |                                                                                                                                                                                                                                                                                                     | dBm  |
|                       |      |                         | DR = 20 kbps, FDEV = 10 kHz                  |     | -110 |                                                                                                                                                                                                                                                                                                     | dBm  |
|                       |      | FSK <sup>[2]</sup>      | DR = 50 kbps, FDEV = 25 kHz                  |     | -107 |                                                                                                                                                                                                                                                                                                     | dBm  |
|                       |      |                         | DR =100 kbps, FDEV = 50 kHz                  |     | -104 |                                                                                                                                                                                                                                                                                                     | dBm  |
|                       |      |                         | DR =200 kbps, FDEV = 100 kHz                 |     | -102 |                                                                                                                                                                                                                                                                                                     | dBm  |
| 灵敏度                   |      |                         | DR =500 kbps, FDEV = 250 kHz                 |     | -96  |                                                                                                                                                                                                                                                                                                     | dBm  |
| @ 868 MHz             | S868 |                         | 5 kbps                                       |     | -106 |                                                                                                                                                                                                                                                                                                     | dBm  |
| (匹配网络直连)              |      |                         | 50 kbps                                      |     | -98  |                                                                                                                                                                                                                                                                                                     | dBm  |
| •                     |      | OOK <sup>[2]</sup>      | 100 kbps                                     |     | -94  |                                                                                                                                                                                                                                                                                                     | dBm  |
|                       |      |                         | 200 kbps                                     |     | -93  |                                                                                                                                                                                                                                                                                                     | dBm  |
|                       |      |                         | 300 kbps                                     |     | -92  |                                                                                                                                                                                                                                                                                                     | dBm  |
|                       |      |                         | DR = 10 kbps, FDEV <sup>[3]</sup> = 10 kHz   |     | -106 |                                                                                                                                                                                                                                                                                                     | dBm  |
|                       |      | 4FSK <sup>[2]</sup>     | DR = 100 kbps, FDEV <sup>[3]</sup> = 100 kHz |     | -96  |                                                                                                                                                                                                                                                                                                     | dBm  |
|                       |      |                         | DR = 1 Mbps, FDEV <sup>[3]</sup> = 250 kHz   |     | -85  |                                                                                                                                                                                                                                                                                                     | dBm  |

#### 备注:

[1].高斯调制默认 BT = 0.5;

[2].没有标明使用 BW 大小的,全部使用 10 ppm 的晶体,BW 由 RFPDK 自动计算。

[3]. 4 FSK 的 FDEV 表示中心频点左右两最外侧的频点到中心频点的频率偏差。

| 参数                                       | 符号           | 条件                                                                                       |                                                                          | 最小             | 典型        | 最大   | 参数  |
|------------------------------------------|--------------|------------------------------------------------------------------------------------------|--------------------------------------------------------------------------|----------------|-----------|------|-----|
| 接收信道带宽                                   | BW           | 接收信道带宽                                                                                   |                                                                          | 1.3            |           | 1168 | kHz |
| RSSI 测量范围                                | RSSI         | 步进为 1 dB                                                                                 | -127                                                                     |                | 20        | dBm  |     |
| 同信道干扰抑制<br>比<br>@ 433 MHz,868<br>MHz     | CCR          | DR = 2.4 kbps; FDEV = 1.2 kHz;<br>BW= 4.8 kHz<br>CW 干扰, BER<0.1%                         | BW= 4.8 kHz                                                              |                |           |      | dB  |
| 邻道抑制比<br>@ 433 MHz                       | ACR-<br>1433 | DR = 2.4 kbps; FDEV = 1.2 kHz;<br>BW= 4.8 kHz, Channel Space = 12.5 l<br>CW 干扰, BER<0.1% | kHz,                                                                     |                | 62        |      | dB  |
| 邻道抑制比<br>@ 868 MHz                       | ACR-<br>1868 | DR = 2.4 kbps; FDEV = 1.2 kHz;<br>BW= 4.8 kHz, Channel Space = 12.5 l<br>CW 干扰, BER<0.1% | DR = 2.4 kbps; FDEV = 1.2 kHz;<br>BW= 4.8 kHz, Channel Space = 12.5 kHz, |                |           |      | dB  |
| 阻塞抑制比                                    |              | DR = 2.4 kbps; FDEV = 1.2 kHz;                                                           | ±1 MHz 偏移                                                                |                | 76        |      | dB  |
| 阻塞抑制 C BI433 @433 MHz                    | BW=4.8 kHz,  | ±2 MHz 偏移                                                                                |                                                                          | 80             |           | dB   |     |
| © 400 WII IZ                             | 2            | CW 干扰, BER < 0.1%                                                                        | ±10 MHz 偏移                                                               |                | 84        |      | dB  |
| Her who have the                         |              | DR = 2.4 kbps; FDEV = 1.2 kHz;                                                           | ±1 MHz 偏移                                                                |                | 66        |      | dB  |
| 阻塞抑制比<br>@ 868 MHz                       | BI868        | BW=4.8 kHz,                                                                              | ±2 MHz 偏移                                                                |                | 76        |      | dB  |
| @ 000 WII 12                             |              | CW 干扰, BER<0.1%                                                                          | ±10 MHz 偏移                                                               |                | 83        |      | dB  |
| 镜像抑制比                                    |              | DR = 2.4 kbps; FDEV = 1.2 kHz;                                                           | 校正前                                                                      |                | 30        |      | dB  |
| @ 433 MHz                                | IMR433       | BW=4.8 kHz<br>CW 干扰, BER<0.1%                                                            | 校正后                                                                      |                | 56        |      | dB  |
| <br>  镜像抑制比                              |              | DR = 2.4 kbps; FDEV = 1.2 kHz;                                                           | 校正前                                                                      |                | 26        |      | dB  |
| @ 868 MHz                                | IMR868       | BW=4.8 kHz<br>CW 干扰, BER<0.1%                                                            | 校正后                                                                      |                | 51        |      | dB  |
| 输入3阶交调点<br>@ 433 MHz                     | IIP3433      | DR = 2.4 kbps; FDEV = 1.2 kHz;<br>10 MHz 和 20 MHz 偏移的双音测试                                |                                                                          |                | -13       |      | dBm |
| 输入 3 阶交调点<br>@ 868 MHz                   | IIP3868      | DR = 2.4 kbps; FDEV = 1.2 kHz;<br>10 MHz 和 20 MHz 偏移的双音测试                                |                                                                          |                | -12       |      | dBm |
| 饱和输入电平                                   | PLVL         |                                                                                          |                                                                          |                |           | 20   | dBm |
| 10 10 10 10 10 10 10 10 10 10 10 10 10 1 | 7:           | RXP与RXN                                                                                  | 433 MHz                                                                  | 150 Ω// 0.8 pF |           | pF   |     |
| 接收机输入阻抗                                  | Zin          | 差分输入阻抗                                                                                   | 868 MHz                                                                  | 13             | 4 Ω// 1.0 | pF   |     |

# 1.5 射频发射机指标

| A. 300                         | 44. 10               | Page 157                                         | <b>.</b> | 11  | <b></b> | de stat |
|--------------------------------|----------------------|--------------------------------------------------|----------|-----|---------|---------|
| 参数                             | 符号                   | 条件                                               | 最小       | 典型  | 最大      | 参数      |
| 输出功率                           | Pout                 | 不同的频段需要特定的外围物料                                   | -10      |     | +20     | dBm     |
| 输出功率步进                         | P <sub>STEP</sub>    |                                                  |          | 1   |         | dB      |
| GFSK高斯滤波系数                     | ВТ                   |                                                  | 0.3      | 0.5 | 1.0     | -       |
| 不同温度下输出功率变化                    | P <sub>OUT-TOP</sub> | 温度从-40 至+85 ℃                                    |          | 1   |         | dB      |
| 发射杂散辐射                         |                      | $P_{OUT}$ = +20 dBm,433 MHz,<br>$F_{RF}$ < 1 GHz |          |     | -54     | dBm     |
|                                |                      | 1 GHz 至 12.75 GHz,含谐波                            |          |     | -36     | dBm     |
| F <sub>RF</sub> = 315 MHz的谐波输出 | H2 <sub>315</sub>    | 2 次谐波 +20 dBm P <sub>OUT</sub>                   |          | -57 |         | dBm     |
| [1]                            | H3 <sub>315</sub>    | 3 次谐波 +20 dBm P <sub>OUT</sub>                   |          | -75 |         | dBm     |
| F <sub>RF</sub> = 433 MHz的谐波输出 | H2 <sub>433</sub>    | 2 次谐波 +20 dBm P <sub>OUT</sub>                   |          | -56 |         | dBm     |
| [1]                            | H3 <sub>433</sub>    | 3 次谐波 +20 dBm P <sub>OUT</sub>                   |          | -71 |         | dBm     |
| F <sub>RF</sub> = 868 MHz的谐波输出 | H2 <sub>868</sub>    | 2 次谐波 +20 dBm P <sub>OUT</sub>                   |          | -47 |         | dBm     |

Rev 0.1 | 14/89 www.hoperf.cn

| 参数                             | 符号                | 条件                             | 最小 | 典型  | 最大 | 参数  |
|--------------------------------|-------------------|--------------------------------|----|-----|----|-----|
| [1]                            | H3 <sub>868</sub> | 3 次谐波 +20 dBm P <sub>OUT</sub> |    | -72 |    | dBm |
| F <sub>RF</sub> = 915 MHz的谐波输出 | H2 <sub>915</sub> | 2 次谐波 +20 dBm P <sub>OUT</sub> |    | -47 |    | dBm |
| [1]                            | H3 <sub>915</sub> | 3 次谐波 +20 dBm P <sub>OUT</sub> |    | -73 |    | dBm |
| F <sub>RF</sub> = 315 MHz的谐波输出 | H2 <sub>315</sub> | 2 次谐波 +13 dBm P <sub>OUT</sub> |    | -51 |    | dBm |
| [1]                            | H3 <sub>315</sub> | 3 次谐波 +13 dBm P <sub>OUT</sub> |    | -72 |    | dBm |
| F <sub>RF</sub> = 433 MHz的谐波输出 | H2 <sub>433</sub> | 2 次谐波 +13 dBm P <sub>OUT</sub> |    | -44 |    | dBm |
| [1]                            | H3 <sub>433</sub> | 3 次谐波 +13 dBm P <sub>OUT</sub> |    | -58 |    | dBm |
| F <sub>RF</sub> = 868 MHz的谐波输出 | H2 <sub>868</sub> | 2 次谐波 +13 dBm P <sub>OUT</sub> |    | -50 |    | dBm |
| [1]                            | H3 <sub>868</sub> | 3 次谐波 +13 dBm Pout             |    | -71 |    | dBm |
| F <sub>RF</sub> = 915 MHz的谐波输出 | H2 <sub>915</sub> | 2 次谐波 +13 dBm P <sub>OUT</sub> |    | -54 |    | dBm |
| [1]                            | H3 <sub>915</sub> | 3 次谐波 +13 dBm P <sub>OUT</sub> |    | -73 |    | dBm |

#### 备注:

[1]. 谐波指标主要取决于硬件电路匹配优劣,上面参数基于 CMT2392F512-EM 测试得出。

## 1.6 射频状态切换稳定时间

| 参数         | 符号          | 条件                                       | 最小 | 典型                | 最大 | 参数 |
|------------|-------------|------------------------------------------|----|-------------------|----|----|
| 稳定时间       | TSLP-<br>RX | 从 Sleep 到 RX                             |    | 660               |    | us |
|            | TSLP-<br>TX | 从 Sleep 到 TX                             |    | 660               |    | us |
|            | TSTB-<br>RX | 从 Standby 到 RX                           |    | 160               |    | us |
|            | TSTB-<br>TX | 从 Standby 到 TX                           |    | 160               |    | us |
| ,5,5 (1, 1 | TRFS-<br>RX | 从RFS到RX                                  |    | 16                |    | us |
|            | TTFS-<br>RX | 从TFS到TX                                  |    | 16                |    | us |
|            | TTX-RX      | 从TX 到 RX<br>(Ramp Down 需要 2 Tsymbol 的时间) |    | 2 Tsymbol<br>+168 |    | us |
|            | TRX-TX      | 从RX到TX                                   |    | 220               |    | us |

备注: [1]. TSLP-RX 和 TSLP-TX 的时间主要取决于晶体起振,这个与晶体本身有主要关系。

# 1.7 射频频率综合器

| 参数     | 符号                      | 条件            | 最小  | 典型  | 最大  | 参数  |
|--------|-------------------------|---------------|-----|-----|-----|-----|
| 频率范围   |                         |               | 675 |     | 960 | MHz |
|        | $F_RF$                  | 需要不同的匹配网络     | 338 |     | 640 | MHz |
|        |                         |               | 113 |     | 320 | MHz |
|        |                         | 675 至 960 MHz |     | 600 |     | kHz |
|        |                         | 450 至 640 MHz |     | 400 |     | kHz |
| 频偏设置范围 | F <sub>DEV_RNG[1]</sub> | 338 至 450 MHz |     | 300 |     | kHz |
|        |                         | 225 至 320 MHz |     | 200 |     | kHz |
|        |                         | 169 至 225 MHz |     | 150 |     | kHz |

Rev 0.1 | 15/89 www.hoperf.cn

| 参数                    | 符号                | 条件            | 最小 | 典型   | 最大 | 参数     |
|-----------------------|-------------------|---------------|----|------|----|--------|
|                       |                   | 135 至 169 MHz |    | 120  |    | kHz    |
|                       |                   | 113 至 135 MHz |    | 100  |    | kHz    |
| 综合器频率分辨率              | F <sub>RES</sub>  |               |    | 60   |    | Hz     |
| 频率调谐时间                | t <sub>TUNE</sub> |               |    | 60   |    | us     |
|                       |                   | 10 kHz 频率偏移   |    | -101 |    | dBc/Hz |
| 和台唱表象 400 MUL         | PN <sub>433</sub> | 100 kHz 频率偏移  |    | -114 |    | dBc/Hz |
| 相位噪声@ 433 MHz         |                   | 1MHz 频率偏移     |    | -129 |    | dBc/Hz |
|                       |                   | 10 MHz 频率偏移   |    | -134 |    | dBc/Hz |
|                       |                   | 10 kHz 频率偏移   |    | -100 |    | dBc/Hz |
| 17 C 17 T T C 200 MIL | DN                | 100 kHz 频率偏移  |    | -109 |    | dBc/Hz |
| 相位噪声@ 868 MHz         | PN <sub>868</sub> | 1 MHz 频率偏移    |    | -126 |    | dBc/Hz |
|                       |                   | 10 MHz 频率偏移   |    | -129 |    | dBc/Hz |

备注: [1]. 2 FSK 与 4 FSK 的 FDEV 指中心频点左右两最外侧的频点到中心频点的频率偏差。

## 1.8 射频用的晶体规格要求

| 参数        | 符号                   | 条件 | 最小 | 典型  | 最大  | 参数  |
|-----------|----------------------|----|----|-----|-----|-----|
| 晶体频率[1]   | F <sub>XTAL</sub>    |    |    | 32  |     | MHz |
| 晶体频率容差[2] | ppm_ <sub>XTAL</sub> |    | 0  | 10  | 100 | ppm |
| 负载电容      | $C_{LOAD\_XTAL}$     |    |    | 12  |     | pF  |
| 晶体等效电阻    | Rm <sub>XTAL</sub>   |    |    | 60  |     | Ω   |
| 晶体启动时间[3] | t <sub>XTAL</sub>    |    |    | 200 |     | us  |

#### 备注:

- [1]. CMT2392F512 可以直接用外部参考时钟通过耦合电容驱动 XIN 管脚工作。外部时钟信号的峰峰值要求在 0.3 到 0.7 V 之间。
- [2]. 该值包括 (1) 初始误差; (2) 晶体负载; (3) 老化; 和 (4) 随温度的改变。可接受的晶体频率误差受限于接收机的带宽和与之搭配的发射器之间射频频率偏差。
- [3]. 该参数很大程度上与晶体相关。

www.hoperf.cn

## 1.9 控制器工作条件

## 1.9.1 通用工作条件

表 1-9-1. 通用工作条件

| 符号                 | 参数          | 条件       | 最小值 | 最大值 | 单位           |
|--------------------|-------------|----------|-----|-----|--------------|
| f <sub>HCLK</sub>  | 内部AHB时钟频率   | -        | 0   | 64  | MHz          |
| f <sub>PCLK1</sub> | 内部APB1时钟频率  | -        | 0   | 16  | IVII IZ      |
| f <sub>PCLK2</sub> | 内部APB2时钟频率  | -        | 0   | 32  |              |
| $V_{DD}$           | 标准工作电压      | -        | 1.8 | 3.6 | V            |
| $V_{DDA}$          | 模拟部分工作电压    | 必须与VDD相同 | 1.8 | 3.6 | V            |
| V <sub>BAT</sub>   | 备份部分工作电压    | -        | 1.8 | 3.6 | V            |
| T <sub>A</sub>     | 环境温度(温度标号7) | 最大功率消耗   | -40 | 105 | $^{\circ}$ C |
| TJ                 | 结温度范围       | 温度标号7    | -40 | 125 | $^{\circ}$   |

- 1. 建议使用相同的电源为V<sub>DD</sub>和V<sub>DDA</sub>供电,在上电和正常操作期间,V<sub>DD</sub>和V<sub>DDA</sub>之间最多允许有300mV的差别。
- 2. 如果TA较低,只要T」不超过T」max,则允许更高的PD数值。

#### 1.9.2 上电和掉电时的工作条件

表 1-9-2. 上电和掉电时的工作条件

| 符号               | 参数                   | 条件                       | 最小值 | 最大值 | 单位    |
|------------------|----------------------|--------------------------|-----|-----|-------|
| t                | V <sub>DD</sub> 上升速率 | 电源电压从0升到V <sub>DD</sub>  | 20  | 8   | μs/V  |
| ι <sub>VDD</sub> | V <sub>DD</sub> 下降速率 | 电源电压从V <sub>DD</sub> 降到0 | 80  | 8   | μ3/ V |

## 1.10 内嵌复位和电源控制模块特性

表 1-10-1.内嵌复位和电源控制模块特性

| 符号        | 参数                      | 条件                 | 最小值  | 典型值  | 最大值  | 单位 |
|-----------|-------------------------|--------------------|------|------|------|----|
|           |                         | PRS[2:0]=000 (上升沿) | 2.09 | 2.18 | 2.27 | V  |
|           | PRS[2:0]=000 (下陷        | PRS[2:0]=000 (下降沿) | 2    | 2.08 | 2.16 | V  |
|           |                         | PRS[2:0]=001 (上升沿) | 2.19 | 2.28 | 2.37 | V  |
|           |                         | PRS[2:0]=001 (下降沿) | 2.09 | 2.18 | 2.27 | V  |
|           |                         | PRS[2:0]=010 (上升沿) | 2.28 | 2.38 | 2.48 | V  |
|           |                         | PRS[2:0]=010 (下降沿) | 2.19 | 2.28 | 2.37 | V  |
|           | 可编程的电压检测器               | PRS[2:0]=011 (上升沿) | 2.38 | 2.48 | 2.58 | V  |
| $V_{PVD}$ | 的电平选择<br>(PWR_CTRL 的MSB | PRS[2:0]=011 (下降沿) | 2.28 | 2.38 | 2.48 | V  |
|           | 为0)                     | PRS[2:0]=100 (上升沿) | 2.47 | 2.58 | 2.69 | V  |
|           | ,                       | PRS[2:0]=100 (下降沿) | 2.37 | 2.48 | 2.59 | V  |
|           |                         | PRS[2:0]=101 (上升沿) | 2.57 | 2.68 | 2.79 | V  |
|           |                         | PRS[2:0]=101 (下降沿) | 2.47 | 2.58 | 2.69 | V  |
|           |                         | PRS[2:0]=110 (上升沿) | 2.66 | 2.78 | 2.9  | V  |
|           |                         | PRS[2:0]=110 (下降沿) | 2.56 | 2.68 | 2.8  | V  |
|           |                         | PRS[2:0]=111 (上升沿) | 2.76 | 2.88 | 3    | V  |

| 符号                        | 参数                            | 条件                 | 最小值  | 典型值       | 最大值  | 单位          |
|---------------------------|-------------------------------|--------------------|------|-----------|------|-------------|
|                           |                               | PRS[2:0]=111 (下降沿) | 2.66 | 2.78      | 2.9  | V           |
|                           |                               | PRS[2:0]=000 (上升沿) | 1.7  | 1.78      | 1.85 | V           |
|                           |                               | PRS[2:0]=000 (下降沿) | 1.61 | 1.68      | 1.75 | V           |
|                           |                               | PRS[2:0]=001 (上升沿) | 1.8  | 1.88      | 1.96 | V           |
|                           |                               | PRS[2:0]=001 (下降沿) | 1.7  | 1.78      | 1.85 | V           |
|                           |                               | PRS[2:0]=010 (上升沿) | 1.9  | 1.98      | 2.06 | V           |
|                           |                               | PRS[2:0]=010 (下降沿) | 1.8  | 1.88      | 1.96 | V           |
|                           | 可编程的电压检测器                     | PRS[2:0]=011 (上升沿) | 2    | 2.08      | 2.16 | V           |
|                           | 的电平选择                         | PRS[2:0]=011 (下降沿) | 1.9  | 1.98      | 2.06 | V           |
|                           | (PWR_CTRL的                    | PRS[2:0]=100 (上升沿) | 3.15 | 3.28      | 3.41 | <b>&gt;</b> |
|                           | MSB为1)                        | PRS[2:0]=100 (下降沿) | 3.05 | 3.18      | 3.31 | V           |
|                           |                               | PRS[2:0]=101 (上升沿) | 3.24 | 3.38      | 3.52 | ٧           |
|                           |                               | PRS[2:0]=101 (下降沿) | 3.15 | 3.28      | 3.41 | ٧           |
|                           |                               | PRS[2:0]=110 (上升沿) | 3.34 | 3.48      | 3.62 | <b>V</b>    |
|                           |                               | PRS[2:0]=110 (下降沿) | 3.24 | 3.38      | 3.52 | V           |
|                           |                               | PRS[2:0]=111 (上升沿) | 3.44 | 3.58      | 3.72 | V           |
|                           |                               | PRS[2:0]=111 (下降沿) | 3.34 | 3.48      | 3.62 | V           |
| V <sub>PVDhyst</sub> (2)  | PVD迟滞                         | -                  | X    | 100       | •    | mV          |
| $V_{POR}$                 | V <sub>DD</sub> 上电/下电复位阀<br>值 | -                  |      | 1.64/1.62 | -    | V           |
| T <sub>RSTTEMPO</sub> (2) | 复位持续时间                        | -                  | -    | 0.8       | 4    | ms          |

<sup>1.</sup> 产品的特性由设计保证至最小的数值VPOR/PDR。

## 1.11 控制器内置参考电压

| 符号            | 参数                      | 条件                             | 最小值  | 典型值  | 最大值                 | 单位 |
|---------------|-------------------------|--------------------------------|------|------|---------------------|----|
|               | UFFER 内置参照电压            | -40°C< T <sub>A</sub> < +105°C | 1.16 | 1.20 | 1.26                | V  |
| VREFBUFFER    |                         | -40°C< T <sub>A</sub> < +85°C  | 1.16 | 1.20 | 1.24                | V  |
| TS_vrefint(1) | 当读出内部参照电压<br>时,ADC的采样时间 | PLS[2:0]=001 (上升沿)             | -    | 5.1  | 17.1 <sup>(2)</sup> | μs |

<sup>1.</sup> 最短的采样时间是通过应用中的多次循环得到。

## 1.12 控制器工作电流特性

电流消耗是多种参数和因素的综合指标,这些参数和因素包括工作电压、环境温度、I/O 引脚的负载、产品的软件配置、工作频率、I/O 脚的翻转速率、程序在存储器中的位置以及执行的代码等。

#### 1.12.1 最大电流消耗

微控制器处于下列条件:

- 所有的 I/O 引脚都处于输入模式,并连接到一个静态电平上——V<sub>DD</sub>或 V<sub>SS</sub>(无负载)。
- 所有的外设都处于关闭状态,除非特别说明。

<sup>2.</sup> 由设计保证,不在生产中测试。

<sup>2.</sup> 由设计保证,不在生产中测试。

- 闪存存储器的访问时间调整到 f<sub>HCLK</sub> 的频率 (0~32MHz 时为 0 个等待周期, 32~64MHz 时为 1 个等待周期, 64~96 MHz 时为 2 个等待周期, 96~128MHz 时为 3 个等待周期, 128~144MHz 时为 4 个等待周期)。
- 指令预取功能开启(提示:这个参数必须在设置时钟和总线分频之前设置)。
- 当开启外设时: fpclk1 = fhclk/4, fpclk2 = fhclk/2。

表 1-12-1. 运行模式下的最大电流消耗,数据处理代码从内部闪存

| 参数     | 符号              | 条件                          | fнсLк  | 典型值(1)<br>T <sub>A</sub> = 105℃ | 单位   |
|--------|-----------------|-----------------------------|--------|---------------------------------|------|
|        |                 |                             | 144MHz | 32                              |      |
|        |                 | 外部时钟 <sup>(2)</sup> ,使能所有外设 | 72MHz  | 18                              |      |
| 运行模式下的 |                 |                             | 36MHz  | 11                              | mA   |
| 工作电流   | I <sub>DD</sub> |                             | 144MHz | 15.8                            | IIIA |
|        |                 | 外部时钟 <sup>(2)</sup> ,关闭所有外设 | 72MHz  | 9.7                             |      |
|        |                 |                             | 36MHz  | 6.7                             |      |

<sup>1.</sup> 由设计和综合评估保证,不在生产中测试。

表 1-12-2. 睡眠模式下的最大电流消耗,代码运行在 Flash 或 RAM 中

| 4. 150 |                 |                         |        | 典型值 <sup>(1)</sup>    | V. 15 |
|--------|-----------------|-------------------------|--------|-----------------------|-------|
| 参数     | 符号              | 符号 条件 f <sub>HCLK</sub> |        | T <sub>A</sub> = 105℃ | 単位    |
|        |                 |                         | 144MHz | 27                    |       |
|        |                 | 外部时钟(2), 使能所有外设         | 72MHz  | 15.5                  |       |
| 睡眠模式下的 |                 |                         | 36MHz  | 10                    | mA    |
| 工作电流   | I <sub>DD</sub> |                         | 144MHz | 9.2                   | MA    |
|        |                 | 外部时钟(2), 关闭所有外设         | 72MHz  | 6.6                   |       |
|        |                 |                         | 36MHz  | 5.1                   |       |

<sup>1.</sup> 由综合评估得出,在生产中以VDDmax和以fHCLKmax使能外设为条件测试。

#### 1.12.2 典型的电流消耗

#### MCU 处于下述条件下:

- 所有的 I/O 引脚都处于输入模式,并连接到一个静态电平上—V<sub>DD</sub>或 V<sub>SS</sub>(无负载)。
- 所有的外设都处于关闭状态,除非特别说明。
- 闪存存储器的访问时间调整到 f<sub>HCLK</sub>的频率(0~32 MHz 时为 0 个等待周期,32~64 MHz 时为 1 个等待周期,64~96 MHz 时为 2 个等待周期,96~128MHz 时为 3 个等待周期,128~144MHz 时为 4 个等待周期)。
- 指令预取功能开启(提示:这个参数必须在设置时钟和总线分频之前设置)。当开启外设时: f<sub>PCLK1</sub>= f<sub>HCLK</sub>/4, f<sub>PCLK2</sub> = f<sub>HCLK</sub>/2, f<sub>ADCCLK</sub> = f<sub>PCLK2</sub>/4。

<sup>2.</sup> 外部时钟为 8 MHz, 当f<sub>HCLK</sub> > 8 MHz时,启用PLL。

<sup>2.</sup> 外部时钟为 8 MHz, 当f<sub>HCLK</sub> > 8 MHz 时, 需要启用PLL。

表 1-12-3. 运行模式下的典型电流消耗(数据处理代码从内部 Flash 中运行)

| 参数符号       |     | 条件                   |          | 典型   | 単位     |    |
|------------|-----|----------------------|----------|------|--------|----|
| <b>少</b> 数 | 付亏  | <b>余</b> 件           | 条件 fhcLκ |      | 关闭所有外设 | 平位 |
|            |     | 外部时钟 Saft于高速内部RC 振荡器 | 144MHz   | 30.3 | 14.2   |    |
|            |     |                      | 72MHz    | 17   | 8.1    | mA |
| 运行模式下的供应   |     |                      | 36MHz    | 9.3  | 5.3    |    |
| 电流         | IDD |                      | 128MHz   | 30   | 12.7   |    |
|            |     | (HSI),使用AHB预分频以减     | 72MHz    | 22.5 | 7.2    | mA |
|            |     | 低频率                  | 36MHz    | 8.8  | 3.9    |    |

<sup>1.</sup> 典型值是在 TA=25℃、VDD=3.3 V时测试得到。

#### 表 1-12-4. 睡眠模式下的典型电流消耗(数据处理代码从内部 Flash 或 RAM 中运行)

| 参数符号       |                 | 条件                 | e .        | 典型   |        | 単位              |  |
|------------|-----------------|--------------------|------------|------|--------|-----------------|--|
| <b>少</b> 数 | 何亏              | <b>余</b> 件         | 条件 fhclk — |      | 关闭所有外设 | <del>1</del> 17 |  |
|            |                 | 外部时钟 运行于高速内部RC 振荡器 | 144MHz     | 25.3 | 8      |                 |  |
|            |                 |                    | 72MHz      | 13.9 | 5.3    |                 |  |
| 睡眠模式下的工作   |                 |                    | 36MHz      | 8    | 3.6    | ^               |  |
| 电流         | I <sub>DD</sub> |                    | 128MHz     | 24.2 | 6.1    | mA              |  |
|            |                 | (HSI),使用           | 72MHz      | 13.9 | 3.5    |                 |  |
|            |                 | AHB预分频以减低频率        | 36MHz      | 7.2  | 2.2    |                 |  |

<sup>1.</sup> 典型值是在 T<sub>A</sub> = 25 ℃, V<sub>DD</sub> = 3.3 V 时测试得到。

#### 1.12.3 低功耗模式电流消耗

微控制器处于下列条件:

- 所有的 I/O 引脚都处于输入模式,并连接到一个静态电平上-VDD 或 VSS(无负载)。
- 所有的外设都处于关闭状态,除非特别说明。

表 1-12-5. 停机和待机模式下的典型和最大电流消耗

|                         |                         |                                                      | 典                                              | 型值                     |    |
|-------------------------|-------------------------|------------------------------------------------------|------------------------------------------------|------------------------|----|
| 符号                      | 参数                      | 条件                                                   | V <sub>DD</sub> = 3.3V<br>T <sub>A</sub> =25°C | Vdd= 3.3V<br>Ta =105°C | 単位 |
| IDD_STOP2               | 停机模式2(STOP2)<br>下的供应电流  | 外部低速时钟开启,RTC运行,SRAM2<br>保持,所有I/O状态保持,独立看门狗处于<br>关闭状态 | 3 <sup>(1)</sup>                               | 27 <sup>(1)</sup>      |    |
|                         |                         | 低速内部RC振荡器和独立看门狗处于开启<br>状态                            | 1.6 <sup>(1)</sup>                             | 7.6 <sup>(1)</sup>     | μΑ |
| I <sub>DD_STANDBY</sub> | 待机模式(STANDBY)<br>下的供应电流 | 低速内部RC振荡器处于开启状态,独立看门狗处于关闭状态                          | 1.5 <sup>(1)</sup>                             | 7.5 <sup>(1)</sup>     |    |
|                         |                         | 低速内部RC振荡器和独立看门狗处于关闭<br>状态,低速振荡器和RTC 处于关闭状态           | 1.4 <sup>(1)</sup>                             | 7.3 <sup>(1)</sup>     |    |

<sup>1.</sup> 由综合评估得出,不在生产中测试。

<sup>2.</sup> 每个模拟部分的ADC要增加额外的0.8mA电流消耗。在应用环境中,这部分电流只有在开启ADC(设置ADC\_CTRL2 寄存器的ON位)时才会增加。

<sup>3.</sup> 外部高速时钟为 8 MHz,当f<sub>HCLK</sub> > 8 MHz时启用PLL。

<sup>2.</sup> 每个模拟部分的ADC要增加额外的0.2mA电流消耗。 在应用环境中,这部分电流只有在开启ADC(设置ADC\_CTRL2 寄存器的ON位)时才会增加。

<sup>3.</sup> 内部高速时钟为 8 MHz, 当f<sub>HCLK</sub> > 8 MHz时启用PLL

#### 1.13 控制器外部时钟源特性

#### 1.13.1 外部高速时钟源(HSE)

下表中给出的特性参数是使用一个高速的外部时钟源测得,环境温度和供电电压符合下表条件。

符号 参数 条件 最小值 典型值 最大值 单位 用户外部时钟频率 8 32 MHz  $f_{\text{HSE\_ext}}$ OSC\_IN输入引脚高电平电压<sup>(1)</sup>  $V_{\mathsf{HSEH}}$  $0.8 \, V_{DD}$  $V_{DD}$ ٧ OSC\_IN输入引脚低电平电压<sup>(1)</sup>  $V_{\mathsf{HSEL}}$ Vss  $0.3 \, V_{DD}$ OSC\_IN高或低的时间<sup>(1)</sup>  $t_{w(HSE)}$ 16 ns  $t_{\text{r(LSE)}}$ OSC\_IN上升或下降的时间<sup>(1)</sup> 20  $t_{f(LSE)}$ OSC\_IN输入容抗<sup>(1)</sup>  $C_{\text{in}(\text{HSE})}$ 5 рF 占空比(1)  $DuCy_{(HSE)}$ 45 55 % OSC\_IN输入漏电流<sup>(1)</sup>  $V_{SS} \le V_{IN} \le VDD$ μΑ

表 1-13-1. 高速外部用户时钟特性

<sup>1.</sup> 由设计和综合评估保证,不在生产中测试。



图 1-13-1. 外部高速时钟源的交流时序图

#### 1.13.2 外部低速时钟源(LSE)

下表中给出的特性参数是使用一个低速的外部时钟源测得,环境温度和供电电压符合下表条件。

| 符号                   | 参数                                | 条件 | 最小值                 | 典型值    | 最大值      | 单位  |
|----------------------|-----------------------------------|----|---------------------|--------|----------|-----|
| f <sub>LSE_ext</sub> | 用户外部时钟频率                          |    | 0                   | 32.768 | 1000     | KHz |
| V <sub>LSEH</sub>    | OSC32_IN 输入引脚高电平电压 <sup>(1)</sup> |    | 0.7 V <sub>DD</sub> | -      | $V_{DD}$ | V   |
| $V_{LSEL}$           | OSC32_IN 输入引脚低电平电压 <sup>(1)</sup> | -  |                     | -      | 0.3      | V   |
| t <sub>w(LSE)</sub>  | OSC32_IN 高或低的时间 <sup>(1)</sup>    |    | 450                 | 1      | 1        | ns  |

表 1-13-2. 低速外部用户时钟特性

| $\begin{array}{c} t_{r(\text{LSE})} \\ t_{\text{f(LSE)}} \end{array}$ | OSC32_IN 上升或下降的时间 <sup>(1)</sup> |                                | -  | - | 50 |    |
|-----------------------------------------------------------------------|----------------------------------|--------------------------------|----|---|----|----|
| DuCy <sub>(LSE)</sub>                                                 | 占空比(1)                           |                                | 30 | - | 70 | %  |
| IL                                                                    | OSC32_IN 输入漏电流 <sup>(1)</sup>    | $V_{SS} \le V_{IN} \le V_{DD}$ | •  | - | ±1 | μΑ |

1. 由设计和综合评估保证,不在生产中测试。



图 1-13-2. 外部低速时钟源的交流时序图

#### 1.13.3 使用一个晶体/陶瓷谐振器产生的高速外部时钟

高速外部时钟(HSE)可以使用一个 4~32 MHz 的晶体/陶瓷谐振器构成的振荡器产生。本节中所给出的信息是基于使用下表中列出的典型外部元器件,通过综合特性评估得到的结果。在应用中,谐振器和负载电容必须尽可能地靠近振荡器的引脚,以减少输出失真和启动时的稳定时间。有关晶体谐振器的详细参数(频率、封装、精度等),请咨询相应的生产厂商。(这里提到的晶体谐振器就是我们通常说的无源晶振)

| 符号                                                | 参数                                     | 条件                                                                   | 最小值 | 典型值 | 最大值 | 单位   |
|---------------------------------------------------|----------------------------------------|----------------------------------------------------------------------|-----|-----|-----|------|
| f <sub>OSC_IN</sub>                               | 振荡器频率                                  |                                                                      | 4   | 8   | 32  | MHz  |
| R <sub>F</sub>                                    | 反馈电阻                                   | -                                                                    | -   | 160 | -   | kΩ   |
| C <sub>L1</sub><br>C <sub>L2</sub> <sup>(3)</sup> | 建议的负载电容与对应的晶体<br>串行阻抗(R <sub>S</sub> ) | $R_S = 30 \Omega$                                                    | -   | 20  | -   | pF   |
| i <sub>2</sub>                                    | HSE驱动电流                                | V <sub>DD</sub> =3.3 V, V <sub>IN</sub> =V <sub>SS</sub> 30 pF<br>负载 | -   | 1.3 | 1.6 | mA   |
| <b>g</b> m                                        | 振荡器的跨导                                 | 启动                                                                   | -   | 10  | -   | mA/V |
| t <sub>SU(HSE)</sub> (4)                          | 启动时间(8M 晶体)                            | V <sub>DD</sub> 是稳定的                                                 | -   | 3   | 5   | ms   |

表 1-13-3. HSE 4~32 MHz 振荡器特性

- 1. 谐振器的特性参数由晶体/陶瓷谐振器制造商给出。
- 2. 由设计和综合评估保证,不在生产中测试。
- 3. 对于CL1和CL2,建议使用高质量的、为高频应用而设计的(典型值为)5 pF~25 pF之间的瓷介电容器,并挑选符合要求的晶体或谐振器。通常CL1和CL2具有相同参数。晶体制造商通常以CL1和CL2的串行组合给出负载电容的参数。在选择CL1和CL2时,PCB和MCU引脚的容抗应该考虑在内。(可以粗略地把引脚与PCB板的电容按10pF估计)
- **4.** 相对较低的R<sub>F</sub>电阻值,能够可以为避免在潮湿环境下使用时所产生的问题提供保护,这种环境下产生的泄漏和偏置条件都发生了变化。但是,如果MCU是应用在恶劣的潮湿条件时,设计时需要把这个参数考虑进去。
- 5. t<sub>SU(HSE)</sub>是启动时间,是从软件使能HSE开始测量,直至得到稳定的8MHz振荡这段时间。这个数值是在一个标准的晶体谐振器上测量得到,它可能因晶体制造商的不同而变化较大。



图 1-13-3.使用 8 MHz 晶体的典型应用

注意: REXT 数值由晶体的特性决定。典型值是5至6倍的Rs。

#### 1.13.4 使用一个晶体/陶瓷谐振器产生的低速外部时钟

低速外部时钟(LSE)可以使用一个 32.768 kHz 的晶体/陶瓷谐振器构成的振荡器产生。本节中所给出的信息是基于使用下表中列出的典型外部元器件,通过综合特性评估得到的结果。在应用中,谐振器和负载电容必须尽可能地靠近振荡器的引脚,以减小输出失真和启动时的稳定时间。有关晶体谐振器的详细参数(频率、封装、精度等),请咨询相应的生产厂商。(这里提到的晶体谐振器就是我们通常说的无源晶振)

注意:对于 CL1 和 CL2,建议使用高质量的 5 pF~15 pF 之间的资介电容器,并挑选符合要求的晶体或谐振器。通常 CL1 和 CL2 具有相同参数。晶体制造商通常以 CL1 和 CL2 的串行组合给出负载电容的参数。

负载电容 CL 由下式计算: CL = CL1  $\times$  CL2 / (CL1 + CL2) + Cstray, 其中 Cstray 是引脚的电容和 PCB 板或 PCB 相关的电容,它的典型值是介于 2pF 至 7pF 之间。

警告: 为了避免超出 CL1 和 CL2 的最大值(15pF),强烈建议使用负载电容 CL≤ 7pF 的谐振器,不能使用负载电容为 12.5pF 的谐振器。

例如:如果选择了一个负载电容 CL=6pF 的谐振器并且 Cstray=2pF,则 CL1=CL2=8pF。

| 符号                                                | 参数                                       | 条件                                                                                 | 最小值 | 典型值 | 最大值 | 単位   |
|---------------------------------------------------|------------------------------------------|------------------------------------------------------------------------------------|-----|-----|-----|------|
| $R_{F}$                                           | 反馈电阻                                     | -                                                                                  | -   | 5   | -   | МΩ   |
| C <sub>L1</sub><br>C <sub>L2</sub> <sup>(2)</sup> | 建议的负载电容与对应的<br>晶体串行阻抗(RS) <sup>(3)</sup> | R <sub>S</sub> :30 KΩ ~ 65 KΩ                                                      | -   | -   | 15  | pF   |
| 12                                                | LSE驱动电流                                  | VDD = $3.3 \text{ V}$<br>CL1 = CL2 = $14 \text{ pF}$<br>$R_S = 30 \text{ K}\Omega$ | ı   | 0.3 | -   | μΑ   |
| g <sub>m</sub>                                    | 振荡器的跨导                                   | -                                                                                  | 5   | -   | -   | μA/V |
| t <sub>SU(LSE)</sub> <sup>(4)</sup>               | 启动时间                                     | VDD是稳定的                                                                            | -   | 2   | -   | s    |

表 1-13-4. LSE 振荡器特性 (fLSE=32.768kHz)(1)

- 1. 由设计和综合评估保证,不在生产中测试。
- 2. 参见本表格上方的注意和警告段落。
- 3. 选择具有较小Rs值的高质量振荡器 (如MSIV-TIN32.768kHz),可以优化电流消耗。详情请咨询晶体制造商。
- 4. t<sub>SU(LSE)</sub>是启动时间,是从软件使能LSE开始测量,直至得到稳定的32.768 KHz振荡这段时间。这个数值是在一个标准的晶体谐振器上测量得到,它可能因晶体制造商的不同而变化较大。



图 1-13-4. 使用 32.768 kH 晶体的典型应用

#### 1.14 控制器内部时钟源特性

#### 1.14.1 高速内部 (HSI) RC 振荡器

表 1-14-1. HSI 振荡器特性(1)(2)

| 符号                   | 参数         | 条件                                              | 最小值  | 典型值 | 最大值  | 单位  |
|----------------------|------------|-------------------------------------------------|------|-----|------|-----|
| f <sub>HSI</sub>     | 频率         | VDD = 3.3 V,T <sub>A</sub> = 25℃,校准后            | 7.92 | 8   | 8.08 | MHz |
|                      |            | VDD = 3.3 V,T <sub>A</sub> = - 40 ~ 105℃,<br>温漂 | -2.5 | -   | 2.5  | %   |
| ACC <sub>HSI</sub>   | HSI振荡器的温漂  | VDD = 3.3 V,T <sub>A</sub> = -10 ~ 85℃,<br>温漂   | -2   | -   | 2.2  | %   |
|                      |            | VDD = 3.3 V,T <sub>A</sub> = 0 ~ 70℃,温<br>漂     | -1.3 | 1   | 2    | %   |
| t <sub>SU(HSI)</sub> | HSI振荡器启动时间 |                                                 | 1    | -   | 3    | μs  |
| I <sub>DD(HSI)</sub> | HSI振荡器功耗   |                                                 | -    | 40  | 100  | μA  |

<sup>1.</sup> VDD = 3.3 V, TA = -40 ~ 105℃,除非特别说明。

## 1.14.2 低速内部(LSI)RC 振荡器

表 1-14-2. LSI 振荡器特性<sup>(1)</sup>

| 符号                              | 参数         | 条件                                      | 最小值 | 典型值 | 最大值 | 単位  |
|---------------------------------|------------|-----------------------------------------|-----|-----|-----|-----|
|                                 |            | 25℃校准, VDD = 3.3 V                      | 38  | 40  | 42  | KHz |
| f <sub>LSI</sub> <sup>(2)</sup> | 输出频率       | VDD = 1.8 V ~ 3.6 V,<br>TA = -40 ~ 105℃ | 30  | 40  | 60  | KHz |
| t <sub>SU(LSI)</sub> (3)        | LSI振荡器启动时间 |                                         | -   | 30  | 80  | μs  |
| I <sub>DD(LSI)</sub> (3)        | LSI振荡器功耗   |                                         | -   | 0.2 | -   | μΑ  |

<sup>1.</sup> VDD = 3.3 V, TA = -40 ~ 105℃,除非特别说明。

<sup>2.</sup> 由设计和综合评估保证,不在生产中测试。

<sup>2.</sup> 由设计和综合评估保证,不在生产中测试。

#### 1.14.3 控制器低功耗模式唤醒时间

下表列出的唤醒时间是在一个 8 MHz 的 HSI RC 振荡器的唤醒阶段测量得到。唤醒时使用的时钟源依当前的操作模式而定:

- 停机或待机模式: 时钟源是 RC 振荡器
- 睡眠模式: 时钟源是进入睡眠模式时所使用的时钟

表 1-14-3. 低功耗模式的唤醒时间

| 符号                                  | 参数                  | 典型值 | 単位 |
|-------------------------------------|---------------------|-----|----|
| t <sub>WUSLEEP</sub> (1)            | 从睡眠模式唤醒             | 480 | ns |
| t <sub>WUSTOP0</sub> (1)            | 从停机模式0唤醒(调压器处于运行模式) | 20  |    |
| WUSTOP0(**/                         | 从停机模式0唤醒(调压器为低功耗模式) | 22  |    |
| t <sub>WUSTOP2</sub> <sup>(1)</sup> | 从停机模式2 唤醒           | 40  | us |
| twustdby(1)                         | 从待机模式唤醒             | 100 |    |

<sup>1.</sup> 唤醒时间的测量是从唤醒事件开始至用户程序读取第一条指令;

## 1.15 控制器内部 PLL 特性

表 1-15-1. 控制器内部 PLL 特性

| Ant II               | es wit.                      |     | 数值  |                    | 36 EL |
|----------------------|------------------------------|-----|-----|--------------------|-------|
| 符号                   | 参数                           | 最小值 | 典型值 | 最大值 <sup>(1)</sup> | 単位    |
| 4                    | PLL输入时钟 <sup>(2)</sup>       | 4   | 8.0 | 32                 | MHz   |
| f <sub>PLL_IN</sub>  | PLL输入时钟占空比                   | 40  | -   | 60                 | %     |
| f <sub>PLL_OUT</sub> | PLL倍频输出时钟                    | 32  | -   | 144                | MHz   |
| t <sub>LOCK</sub>    | PLL Ready 指示信号输出时间           | -   | -   | 150                | μs    |
| Jitter               | RMS 周期抖动 @144 MHz(1)         | -   | 5   | -                  | pS    |
| IplI                 | 锁相环在144 MHz压控振荡器频率下的工作<br>电流 | -   | -   | 700                | uA    |

## 1.16 控制器 Flash 存储器特性

表 1-16-1. 闪存存储器特性

| 符号              | 参数              | 条件                                                                 | 最小值(1) | 典型值(1) | 最大值(1)                                  | 单位 |
|-----------------|-----------------|--------------------------------------------------------------------|--------|--------|-----------------------------------------|----|
| $t_{prog}$      | 32位的编程时间        | T <sub>A</sub> = -40 ~ 105 °C                                      | •      | 112    | 225                                     | μs |
| terase          | 页(2K字节)擦除时<br>间 | T <sub>A</sub> = -40 ~ 105°C                                       | -      | 2      | 20 <sup>(2)</sup><br>100 <sup>(3)</sup> | ms |
| t <sub>ME</sub> | 整片擦除时间          | T <sub>A</sub> = -40 ~ 105°C;                                      | -      | -      | 100                                     | ms |
| Vprog           | 编程电压            | -                                                                  | 1.8    | 3.0    | 3.6                                     | V  |
|                 |                 | 读模式,f <sub>HCLK</sub> = 144 MHz,3个等待周<br>期,V <sub>DD</sub> = 3.3 V | -      | -      | 3.62                                    | mA |
| I <sub>DD</sub> | 供电电流(1)         | 写模式,f <sub>HCLK</sub> = 144 MHz,V <sub>DD</sub> = 3.3 V            | -      | -      | 6.5                                     | mA |
| טטו             | <b>庆屯屯</b> 机()  | 擦除模式,f <sub>HCLK</sub> = 144 MHz,V <sub>DD</sub> = 3.3<br>V        | -      | -      | 4.5                                     | mA |
|                 |                 | 掉电模式/停机,V <sub>DD</sub> = 3.3~3.6 V                                | -      | -      | 0.035                                   | μΑ |

<sup>1.</sup> 由设计和综合评估保证,不在生产中测试。 2. 需要注意使用正确的倍频系数,从而根据PLL输入时钟频率使得f<sub>PLL\_OUT</sub>处于允许范围内。

- 1. 由设计和综合评估保证,不在生产中测试。
- 2. 擦写次数为10k的存储空间
- 3. 擦写次数为100k的存储空间

表 1-16-2. 闪存存储器寿命和数据保存期限

| 符号               | 参数         | 条件                                                    | 最小值(1) | 単位 |
|------------------|------------|-------------------------------------------------------|--------|----|
|                  |            | TA = - 40 ~ 105℃ (尾缀为7);<br>Flash容量为256KB             | 10     |    |
| $N_{END}$        | 寿命(注:擦写次数) | TA = -40~105°C (尾缀为7);<br>Flash容量为512KB,其中前256KB的存储空间 | 10     | 千次 |
|                  |            | TA = -40~105°C (尾缀为7);<br>Flash容量为512KB,其中后256KB的存储空间 | 100    | 5  |
| t <sub>RET</sub> | 数据保存期限     | TA = 85°C 时                                           | 10     | 年  |

<sup>1.</sup> 由综合评估得出,不在生产中测试。

## 1.17 绝对最大值(电气敏感性)

基于三个不同的测试(ESD, LU),使用特定的测量方法,对芯片进行强度测试以决定它的电气敏感性方面的性能。

#### ● 静电放电(ESD)

静电放电(一个正的脉冲然后间隔一秒钟后一个负的脉冲)施加到所有样品的所有引脚上,样品的大小与芯片上供电引脚数目相 关(3 片 x (n+1)供电引脚)。这个测试符合 JESD22-A114/C101 标准。

表 1-17-1. ESD 绝对最大值

| 符号                    | 参数             | 条件                                          | 类型 | 最小值(1) | 单位 |
|-----------------------|----------------|---------------------------------------------|----|--------|----|
| V <sub>ESD(HBM)</sub> | 静电放电电压(人体模型)   | TA = +25 ℃,符合<br>MIL-STD-883K Method 3015.9 | ЗА | 4000   | V  |
| V <sub>ESD(CDM)</sub> | 静电放电电压(充电设备模型) | TA = +25 °C,符合<br>ESDA/JEDEC JS-002-2018    | С3 | 1000   | V  |
| 1. 由综合评估得             | 出,不在生产中测试。     |                                             |    |        |    |

#### ● 静态栓锁

为了评估栓锁性能,需要在6个样品上进行2个互补的静态栓锁测试:

- 为每个电源引脚,提供超过极限的供电电压。
- 在每个输入、输出和可配置的I/O引脚上注入电流。这个测试符合EIA/JESD78A集成电路栓锁标准。

表 1-17-2. 电气敏感性

| 符号       | 参数    | 条件                                              | 类型    | 最小值                   |
|----------|-------|-------------------------------------------------|-------|-----------------------|
| LU       | 静态栓锁类 | T <sub>A</sub> <sup>(2)</sup> = +25 °C,符合JESD7E | II 类A | ±100mA,<br>1.5*VDDMAX |
| 1. 在常温条件 | 下测试。  |                                                 |       |                       |

<sup>2.</sup> 循环测试均是在整个温度范围下进行。

#### 1.18 控制器 IO 端口特性

● 通用输入/输出特性

所有的 I/O 端口都是兼容 CMOS 和 TTL。

表 1-18-1. I/O 静态特性

| 符号               | 参数                   | 条件                                                    | 最小值                 | 最大值                 | 单位   |
|------------------|----------------------|-------------------------------------------------------|---------------------|---------------------|------|
|                  |                      | V <sub>DD</sub> =3.3V                                 |                     | 8.0                 |      |
| $V_{IL}$         | 输入低电平电压              | V <sub>DD</sub> =2.5V                                 | $V_{SS}$            | 0.7                 |      |
|                  |                      | V <sub>DD</sub> =1.8V                                 |                     | 0.3*V <sub>DD</sub> | V    |
|                  |                      | V <sub>DD</sub> =3.3V                                 | 2                   | $V_{DD}$            | V    |
| $V_{IH}$         | 输入高电平电压              | V <sub>DD</sub> =2.5V                                 | 1.7                 | V <sub>DD</sub>     |      |
|                  |                      | V <sub>DD</sub> =1.8V                                 | 0.7*V <sub>DD</sub> | $V_{DD}$            |      |
|                  |                      | V <sub>DD</sub> =3.3V                                 | 200                 | -                   |      |
| $V_{hys}$        | 施密特触发器电压迟滞(1)        | V <sub>DD</sub> =2.5V                                 | 200                 |                     | mV   |
| -                |                      | V <sub>DD</sub> =1.8V                                 | $0.1*V_{DD}^{(2)}$  | -                   |      |
| I <sub>Ikg</sub> | 输入漏电流 <sup>(2)</sup> | $V_{DD}$ = Maximum $V_{PAD} = 0$ 或 $V_{PAD} = V_{DD}$ | -1                  | +1                  | μA   |
| R <sub>PU</sub>  | 弱上拉等效电阻(4)           | $V_{DD}=3.3V,V_{IN}=V_{SS}$                           | 100                 | 160                 | ΚΩ   |
| R <sub>PD</sub>  | 弱下拉等效电阻(4)           | $V_{DD} = 3.3V, V_{IN} = V_{DD}$                      | 100 <sup>(6)</sup>  | 160 <sup>(6)</sup>  | 1/77 |
| C <sub>IO</sub>  | I/O引脚的电容             | -                                                     |                     | 0.1                 | pF   |

- 1. 施密特触发器开关电平的迟滞电压。由综合评估得出,不在生产中测试。
- 2. 至少100mV。
- 3. 如果在相邻引脚有反向电流倒灌,则漏电流可能高于最大值。
- 4. 上拉和下拉电阻是设计为一个可开关的PMOS/NMOS实现。
- 5. VPAD 是指IO 管脚的输入电压。
- 6. PA11,PA12,PA14,PB2 不在此范围内。

所有 I/O 端口都是 CMOS 和 TTL 兼容(不需软件配置),它们的特性考虑了多数严格的 CMOS 工艺或 TTL 参数:

- 对于 VIH:
- -如果 VDD 是介于[1.8V~3.08V]; 使用 CMOS 特性但包含 TTL。
- -如果 VDD 是介于[3.08V~3.60V]; 使用 TTL 特性但包含 CMOS。
- 对于 VIL:
- -如果 VDD 是介于[1.8V~2.28V]; 使用 TTL 特性但包含 CMOS。
- -如果 VDD 是介于[2.28V~3.60V]; 使用 CMOS 特性但包含 TTL。
- 输出驱动电流

GPIO(通用输入/输出端口)可以吸收或输出多达+/-12mA 电流。在用户应用中,引脚的数量必须确保驱动电流不超过绝对最大额定值。

- ✓□所有 I/O 端口从 V<sub>DD</sub>上获取的电流总和,加上 MCU 在 V<sub>DD</sub>上获取的最大运行电流,不能超过绝对最大额定值 I<sub>VDD</sub>。
- ✓□所有 I/O 端口吸收并从 Vss 上流出的电流总和,加上 MCU 在 Vss 上流出的最大运行电流,不能超过绝对最大额定值 Ivss。
- 输出电压

所有的 I/O 端口都是兼容 CMOS 和 TTL 的。

表 1-18-2. IO 输出驱动能力特性

| 驱动等级      | I <sub>OH</sub> <sup>(1)</sup> ,<br>V <sub>DD</sub> =3.3V | I <sub>OL</sub> <sup>(1)</sup> ,<br>V <sub>DD</sub> =3.3V | I <sub>ОН</sub> <sup>(1)</sup> ,<br>V <sub>DD</sub> =2.5V | I <sub>OL</sub> <sup>(1)</sup> ,<br>V <sub>DD</sub> =2.5V | I <sub>OH</sub> <sup>(1)</sup> ,<br>V <sub>DD</sub> =1.8V | I <sub>OL</sub> <sup>(1)</sup> ,<br>V <sub>DD</sub> =1.8V | 単位 |
|-----------|-----------------------------------------------------------|-----------------------------------------------------------|-----------------------------------------------------------|-----------------------------------------------------------|-----------------------------------------------------------|-----------------------------------------------------------|----|
| 2         | -2                                                        | 2                                                         | -1.5                                                      | 1.5                                                       | -1                                                        | 1                                                         | mA |
| 4         | -4                                                        | 4                                                         | -3                                                        | 3                                                         | -2                                                        | 2                                                         | mA |
| 8         | -8                                                        | 8                                                         | -7                                                        | 7                                                         | -5                                                        | 5                                                         | mA |
| 12        | -12                                                       | 12                                                        | -11                                                       | 11                                                        | -7                                                        | 8                                                         | mA |
| 1. 由设计保证, | 1. 由设计保证,不在生产中测试。                                         |                                                           |                                                           |                                                           |                                                           |                                                           |    |

表 1-18-3.输出电压特性

| 符号                             | 参数    | 条件                                                                                      | 最小值                   | 最大值                   | 単位 |
|--------------------------------|-------|-----------------------------------------------------------------------------------------|-----------------------|-----------------------|----|
|                                |       | $V_{DD} = 3.3 \text{ V},$ $I_{OL}^{(3)} = 2\text{mA}, 4\text{mA}, 8\text{mA},$ and 12mA | V <sub>SS</sub>       | 0.4                   |    |
| V <sub>OL</sub> <sup>(1)</sup> | 输出低电平 | $V_{DD} = 2.5 \text{ V},$ $I_{OL}^{(3)} = 2\text{mA}, 4\text{mA}, 8\text{mA},$ and 12mA | V <sub>SS</sub>       | 0.4                   |    |
|                                |       | $V_{DD} = 1.8 \text{ V},$ $I_{OL}^{(3)} = 2\text{mA}, 4\text{mA}, 8\text{mA},$ and 12mA | V <sub>SS</sub>       | 0.2 * V <sub>DD</sub> | V  |
|                                |       | $V_{DD} = 3.3 \text{ V},$ $I_{OH}^{(3)} = 2\text{mA}, 4\text{mA}, 8\text{mA},$ and 12mA | 2.4                   | $V_{DD}$              | v  |
| V <sub>OH</sub> <sup>(2)</sup> | 输出高电平 | $V_{DD} = 2.5 \text{ V},$ $I_{OH}^{(3)} = 2\text{mA}, 4\text{mA}, 8\text{mA},$ and 12mA | 1.8                   | $V_{DD}$              |    |
|                                |       | $V_{DD} = 1.8 \text{ V},$ $I_{OH}^{(3)} = 2\text{mA}, 4\text{mA}, 8\text{mA},$ and 12mA | 0.8 * V <sub>DD</sub> | $V_{DD}$              |    |

<sup>1.</sup> 芯片吸收的电流lio必须始终遵循绝对最大额定值,同时lio的总和(所有l/O脚和控制脚)不能超过lvss。

#### ● 输入输出交流特性

输入输出交流特性的定义和数值在下表给出。

表 1-18-4. 输入输出交流特性

| PMODEy[1:0]<br>的配置 | 符号                      | 参数                  | 条件                                                                                                   | 最小值 | 最大值                  | 单位  |
|--------------------|-------------------------|---------------------|------------------------------------------------------------------------------------------------------|-----|----------------------|-----|
|                    | f <sub>max(IO)out</sub> | 最大频率 <sup>(2)</sup> | $C_L = 5pF, V_{DD} = 3.3V$<br>$C_L = 5pF, V_{DD} = 2.5V$<br>$C_L = 5pF, V_{DD} = 1.8V$               | -   | 75<br>50<br>30       | MHz |
| 00<br>(2mA)        | t <sub>(IO)out</sub>    | 输出延时<br>(A to pad)  | $C_L = 5pF, V_{DD} = 3.3V$<br>$C_L = 5pF, V_{DD} = 2.5V$<br>$C_L = 5pF, V_{DD} = 1.8V$               | -   | 3.66<br>4.72<br>7.12 | ns  |
|                    | t <sub>(IO)in</sub>     | 输入延时<br>(pad to Y)  | $C_L$ = 50fF, $V_{DD}$ = 2.97V, $V_{DDD}$ = 0.81V Input characteristics at 1.8V and 2.5V are derated | -   | 2                    | ns  |
| 01<br>(4mA)        | f <sub>max(IO)out</sub> | 最大频率 <sup>(2)</sup> | $C_L = 10pF, V_{DD} = 3.3V$<br>$C_L = 10pF, V_{DD} = 2.5V$<br>$C_L = 10pF, V_{DD} = 1.8V$            | -   | 90<br>60<br>40       | MHz |

<sup>2.</sup> 芯片输出的电流I<sub>IO</sub>必须始终遵循绝对最大额定值,同时I<sub>IO</sub>的总和(所有I/O脚和控制脚)不能超过I<sub>VDD</sub>。

<sup>3.</sup> 由综合评估得出,不在生产中测试。

<sup>4.</sup> PC13,PC14,PC15不在此范围内。

| PMODEy[1:0]<br>的配置 | 符号                      | 参数                 | 条件                                                                                                   | 最小值      | 最大值                  | 単位  |
|--------------------|-------------------------|--------------------|------------------------------------------------------------------------------------------------------|----------|----------------------|-----|
|                    | t <sub>(IO)out</sub>    | 输出延时<br>(A to pad) | $C_L = 10pF, V_{DD} = 3.3V$<br>$C_L = 10pF, V_{DD} = 2.5V$<br>$C_L = 10pF, V_{DD} = 1.8V$            | -        | 3.5<br>4.5<br>6.74   |     |
|                    | t <sub>(IO)in</sub>     | 输入延时<br>(pad to Y) | $C_L$ = 50fF, $V_{DD}$ = 2.97V, $V_{DDD}$ = 0.81V Input characteristics at 1.8V and 2.5V are derated | -        | 2                    | ns  |
|                    | f <sub>max(IO)out</sub> | 最大频率(2)            | $C_L = 20pF, V_{DD} = 3.3V$<br>$C_L = 20pF, V_{DD} = 2.5V$<br>$C_L = 20pF, V_{DD} = 1.8V$            |          | 100<br>75<br>50      | MHz |
| 10<br>(8mA)        | t <sub>(IO)out</sub>    | 输出延时<br>(A to pad) | $C_L = 20pF, V_{DD} = 3.3V$<br>$C_L = 20pF, V_{DD} = 2.5V$<br>$C_L = 20pF, V_{DD} = 1.8V$            |          | 3.42<br>4.73<br>6.53 |     |
|                    | t <sub>(IO)in</sub>     | 输入延时<br>(pad to Y) | $C_L$ = 50fF, $V_{DD}$ = 2.97V, $V_{DDD}$ = 0.81V Input characteristics at 1.8V and 2.5V are derated | -        | 2                    | ns  |
|                    |                         |                    | $C_L = 30pF, V_{DD} = 3.3V$                                                                          |          | 120                  |     |
|                    | f <sub>max(IO)out</sub> | 最大频率(2)            | $C_L = 30pF, V_{DD} = 2.5V$                                                                          |          | 90                   | MHz |
|                    |                         |                    | $C_L = 30pF, V_{DD} = 1.8V$                                                                          | 1.       | 60                   |     |
| 11                 |                         | 44.1.7741          | $C_L = 30pF, V_{DD} = 3.3V$                                                                          | <b>)</b> | 3.34                 |     |
| (12mA)             | t <sub>(IO)out</sub>    | 输出延时<br>(A to pad) | $C_L = 3pF, V_{DD} = 2.5V$                                                                           | -        | 4.26                 |     |
|                    |                         | (, , to paa)       | $C_L = 3pF, V_{DD} = 1.8V$                                                                           | -        | 6.34                 | ns  |
|                    | t <sub>(IO)in</sub>     | 输入延时<br>(pad to Y) | $C_L$ = 50fF, $V_{DD}$ = 2.97V, $V_{DDD}$ = 0.81V Input characteristics at 1.8V and 2.5V are derated | -        | 2                    | 5   |

<sup>1.</sup> I/O端口的速度可以通过PMODEy[1:0]配置。 2. 由设计保证,不在生产中测试。



图 1-18-1 . 输入输出交流特性定义

## 1.19 控制器 MCU\_NRST 引脚特性

MCU\_NRST 引脚输入驱动使用 CMOS 工艺,它连接了一个不能断开的上拉电阻。

表 1-19-1. NRST 引脚特性

| 符号                                   | 参数             | 条件                       | 最小值 | 典型值 | 最大值      | 单位 |
|--------------------------------------|----------------|--------------------------|-----|-----|----------|----|
| V <sub>IL(NRST)</sub> <sup>(1)</sup> | NRST输入低电平电压    | $V_{DD} = 3.3 \text{ V}$ | Vss | -   | 0.8      | V  |
| V <sub>IH(NRST)</sub> <sup>(1)</sup> | NRST输入高电平电压    | $V_{DD} = 3.3 \text{ V}$ | 2   | -   | $V_{DD}$ | V  |
| $V_{hys(NRST)}$                      | NRST施密特触发器电压迟滞 | -                        | -   | 100 | -        | mV |
| R <sub>PU</sub>                      | 弱上拉等效电阻(2)     | VIN= VIH                 | 30  | 50  | 70       | ΚΩ |
| V <sub>F(NRST)</sub> <sup>(1)</sup>  | NRST输入滤波脉冲     | -                        | -   | -   | 100      | ns |
| V <sub>NF(NRST)</sub> <sup>(1)</sup> | NRST输入非滤波脉冲    | -                        | 300 | -   | . T- U   | ns |

<sup>1.</sup> 由设计保证,不在生产中测试。

<sup>2.</sup> 上拉电阻是设计为一个真正的电阻串联一个可开关的PMOS实现。这个PMON/NMOS开关的电阻很小(约占10%)。



图 1-19-2. 建议的 NRST 引脚保护

- 1. 复位网络是为了防止寄生复位。
- 2. 用户必须保证NRST引脚的电位能够低于最大V<sub>IL(NRST)</sub>以下,否则MCU不能得到复位。

# 1.20 控制器 TIM 定时器特性

表 1-20-1. TIMx 特性

| 符号                     | 参数               | 条件                             | 最小值     | 最大值                     | 単位                   |
|------------------------|------------------|--------------------------------|---------|-------------------------|----------------------|
|                        | 定时器分辨时间          | -                              | 1       | -                       | t <sub>TIMxCLK</sub> |
| t <sub>res(TIM)</sub>  | <b>足凹 奋刀 </b>    | f <sub>TIMxCLK</sub> = 144 MHz | 6.95    | -                       | ns                   |
|                        | CH1至CH4的定时器外部时钟频 | -                              | 0       | f <sub>TIMxCLK</sub> /2 | MHz                  |
| TEXT                   | 率                | f <sub>TIMxCLK</sub> = 144 MHz | 0       | 72                      | MHz                  |
| R <sub>esTIM</sub>     | 定时器分辨率           | -                              | -       | 16                      | 位                    |
|                        | 当选择了内部时钟时,16位计数  | -                              | 1       | 65536                   | t <sub>TIMxCLK</sub> |
| t <sub>COUNTER</sub>   | 器时钟周期            | f <sub>TIMxCLK</sub> = 144 MHz | 0.00695 | 455                     | μs                   |
| t <sub>MAX</sub> COUNT | 最大可能的计数          | -                              | -       | 65536x65536             | t <sub>TIMxCLK</sub> |
| *INIAX_COUNT           | - スプン・3 旧間 / X   | f <sub>TIMxCLK</sub> = 144 MHz | -       | 29.8                    | S                    |

1. TIMx是一个通用的名称,代表TIM 1~TIM 8

## 1.21 控制器 I2C 接口特性

 $I^2C$  接口符合标准  $I^2C$  通信协议,但有如下限制: SDA 和 SCL 不是"真"开漏的引脚,当配置为开漏输出时,在引出脚和  $V_{DD}$  之间的 PMOS 管被关闭,但仍然存在。 $I^2C$  接口特性见下表,有关输入输出复用功能引脚(SDA 和 SCL)的特性详情。

表 1-21-1. I2C 接口特性

|                                                         | 参数                                    | 标准模式 |          | 快速模式           |     | 快速+模式    |          |         |
|---------------------------------------------------------|---------------------------------------|------|----------|----------------|-----|----------|----------|---------|
| 符号                                                      |                                       | 最小   | 最大       | 最小             | 最大  | 最小       | 最大       | 単位      |
| f <sub>SCL</sub>                                        | I2C接口频率                               | 0    | 100      | 0              | 400 | 0        | 000      | K<br>Hz |
| th <sub>(STA)</sub>                                     | 开始条件保持时间(1)                           | 4.0  | -        | 0.6            | 1   | 0.2<br>6 |          | μ<br>s  |
| t <sub>w(SCLL)</sub>                                    | SCL时钟低时间 <sup>(1)</sup>               | 4.7  | -        | 1.3            | -   | 0.5      | -        | μ<br>s  |
| t <sub>w(SCLH)</sub>                                    | SCL时钟高时间 <sup>(1)</sup>               | 4.0  | -        | 0.6            |     | 0.2<br>6 | -        | μ<br>s  |
| t <sub>su(STA)</sub>                                    | 重复的开始条件建立时<br>间 <sup>(1)</sup>        | 4.7  |          | 0.6            |     | 0.2<br>6 | 1        | μ<br>s  |
| t <sub>h(SDA)</sub>                                     | SDA数据保持时间 <sup>(1)</sup>              | -    | 3.4      | -              | 0.9 | -        | .4       | μ<br>s  |
| t <sub>su(SDA)</sub>                                    | SDA建立时间 <sup>(1)</sup>                | 250  | -        | 100            | -   | 50       | -        | n<br>s  |
| $t_{r(SDA)}$ $t_{r(SCL)}$                               | SDA和SCL上升时间 <sup>(1)</sup>            | -    | 1000     | 20 +<br>0.1 Cb | 300 | -        | 1<br>20  | n<br>s  |
| $\begin{array}{c} t_{f(SDA)} \\ t_{f(SCL)} \end{array}$ | SDA和SCL下降时间 <sup>(1)</sup>            | -    | 300      | 20 +<br>0.1 Cb | 300 | -        | 1<br>20  | n<br>s  |
| t <sub>su(STO)</sub>                                    | 停止条件建立时间 <sup>(1)</sup>               | 4.0  |          | 0.6            | -   | 0.2<br>6 | -        | μ<br>s  |
| t <sub>w(STO:STA)</sub>                                 | 停止条件至开始条件的<br>时间(总线空闲) <sup>(1)</sup> | 4.7  | <u> </u> | 1.3            | 1   | 0.5      | 1        | μ<br>s  |
| Cb                                                      | 每条总线的容性负载(1)                          | -    | 400      | -              | 400 | -        | 00<br>00 | p<br>f  |
| $t_{v(SDA)}$                                            | 数据有效时间(1)                             | 3.45 | ı        | 0.9            | ı   | 0.4<br>5 | 1        | μ<br>s  |
| t <sub>v(ACK)</sub>                                     | 应答有效时间(1)                             | 3.45 | -        | 0.9            | -   | 0.4<br>5 | -        | μ<br>s  |

<sup>1.</sup> 由设计和综合评估保证,不在生产中测试。

www.hoperf.cn

<sup>2.</sup> 为达到标准模式I2C的最大频率,f<sub>PCLK1</sub>必须大于2 MHz。为达到快速模式I2C的最大频率,f<sub>PCLK1</sub>必须大于4 MHz。



图 1-21-1. I<sup>2</sup>C 总线交流波形和测量电路<sup>(1)</sup>

- 1. 测量点设置于 CMOS 电平: 0.3 VDD 和 0.7 VDD。
- 2. 上拉电阻阻值取决于 I<sup>2</sup>C 接口速度。
- 3. 电阻值取决于实际电气特性,可以不连接串行电阻,信号线直连。

# 1.22 控制器 SPI/I2S 接口特性

表 1-22-1. SPI1 特性<sup>(4)</sup>

| 符号                                                                           | 参数                                     |                                | 最小值                  | 最大值                  | 单位      |
|------------------------------------------------------------------------------|----------------------------------------|--------------------------------|----------------------|----------------------|---------|
| f <sub>SCLK</sub>                                                            | SPI时钟频率                                | 主模式                            | -                    | 36                   | N 41 1- |
| 1/t <sub>c(SCLK)</sub>                                                       | SPI的钾频率                                | 从模式                            | -                    | 36                   | MHz     |
| $t_{r(SCLK)}t_{f(SCLK)}$                                                     | SPI时钟上升和下降时间                           | 负载电容: C = 30 pF                | -                    | 6                    | ns      |
| DuCy(SCK)                                                                    | SPI从输入时钟占空比                            | SPI从模式                         | 30                   | 70                   | %       |
| t <sub>su(NSS)</sub> <sup>(1)</sup>                                          | NSS建立时间                                | 从模式                            | 4t <sub>PCLK</sub>   | -                    | ns      |
| t <sub>h(NSS)</sub> <sup>(1)</sup>                                           | NSS保持时间                                | 从模式                            | 2t <sub>PCLK</sub>   | -                    |         |
| t <sub>w(SCLKH)</sub> <sup>(1)</sup><br>t <sub>w(SCLKL)</sub> <sup>(1)</sup> | SCLK高和低的时间                             | 主模式                            | t <sub>PCLK</sub> -2 | t <sub>PCLK</sub> +2 |         |
| t <sub>su(MI)</sub> <sup>(1)</sup>                                           | **·根於) 建六叶卤                            | 主模式                            | 3.5                  | -                    |         |
| t <sub>su(SI)</sub> <sup>(1)</sup>                                           | 数据输入建立时间                               | 从模式                            | 3                    | -                    |         |
| t <sub>h(MI)</sub> <sup>(1)</sup>                                            | ************************************** | 主模式                            | 3                    | -                    |         |
| t <sub>h(SI)</sub> <sup>(1)</sup>                                            | 数据输入保持时间 —                             | 从模式                            | 3                    | -                    | ns      |
| t <sub>a(SO)</sub> (1)(2)                                                    | 数据输出访问时间                               | 从模式,f <sub>PCLK</sub> = 20 MHz | 0                    | 3 t <sub>PCLK</sub>  | 1.0     |
| t <sub>dis(SO)</sub> <sup>(1)(3)</sup>                                       | 数据输出禁止时间                               | 从模式                            | 2                    | 10                   |         |
| t <sub>v(SO)</sub> <sup>(1)</sup>                                            | <b>料根检查</b>                            | 从模式(使能边沿之后)                    | -                    | 12.5                 |         |
| t <sub>v(MO)</sub> <sup>(1)</sup>                                            | 数据输出有效时间 —                             | 主模式(使能边沿之后)                    | -                    | 6.5                  |         |
| t <sub>h(SO)</sub> <sup>(1)</sup>                                            | <b>光</b> 根 松 山 伊 杜 叶 词                 | 从模式(使能边沿之后)                    | 5                    | -                    |         |
| t <sub>h(MO)</sub> <sup>(1)</sup>                                            | 数据输出保持时间 —                             | 主模式(使能边沿之后)                    | -0.5                 | -                    |         |
| 1. 由设计和综合评                                                                   | ·<br>估保证,不在生产中测试。                      |                                |                      |                      |         |

- 2. 最小值表示驱动输出的最小时间,最大值表示正确获得数据的最大时间。3. 最小值表示关闭输出的最小时间,最大值表示把数据线置于高阻态的最大时间。

## 表 1-22-2. SPI2 特性

| 符号                                                                           | 参数           | 条件                             |              | 最小值                  | 最大值                  | 单位      |  |
|------------------------------------------------------------------------------|--------------|--------------------------------|--------------|----------------------|----------------------|---------|--|
| f <sub>SCLK</sub>                                                            | SPI时钟频率 ·    | 主模式                            |              | -                    | 18                   | MHz     |  |
| 1/t <sub>c(SCLK)</sub>                                                       | SI III 计频率   | 从模式                            |              | -                    | 18                   | 1011 12 |  |
| $t_{r(\text{SCLK})}t_{f(\text{SCLK})}$                                       | SPI时钟上升和下降时间 | 负载电容                           | E: C = 30 pF | -                    | 8                    | ns      |  |
| DuCy(SCK)                                                                    | SPI从输入时钟占空比  | SP                             | I从模式         | 30                   | 70                   | %       |  |
| t <sub>su(NSS)</sub> (1)                                                     | NSS建立时间      | Ь                              | 人模式          | 4t <sub>PCLK</sub>   |                      |         |  |
| t <sub>h(NSS)</sub> <sup>(1)</sup>                                           | NSS保持时间      | Ь                              | 人模式          | 2t <sub>PCLK</sub>   | <b>\</b>             |         |  |
| t <sub>w(SCLKH)</sub> <sup>(1)</sup><br>t <sub>w(SCLKL)</sub> <sup>(1)</sup> | SCLK高和低的时间   | Ė                              | 三模式          | t <sub>PCLK</sub> -2 | t <sub>PCLK</sub> +2 |         |  |
| t <sub>su(MI)</sub> <sup>(1)</sup>                                           |              | 主模式                            | SPI2         | 4                    |                      |         |  |
| Lsu(MI )                                                                     | 数据於) 建六时间    | 土俣八                            | SPI3         | 5                    |                      |         |  |
| . (1)                                                                        | 数据输入建立时间     | 从模式                            | SPI2         | 4                    |                      |         |  |
| t <sub>su(SI)</sub> <sup>(1)</sup>                                           |              |                                | SPI3         | 5                    | -                    |         |  |
| . (1)                                                                        | 数据输入保持时间     | 主模式                            | SPI2         | 2                    | -                    |         |  |
| t <sub>h(MI)</sub> <sup>(1)</sup>                                            |              |                                | SPI3         | 2.5                  |                      |         |  |
| . (4)                                                                        |              | 4-44.11                        | SPI2         | 2                    | -                    | 1       |  |
| t <sub>h(SI)</sub> <sup>(1)</sup>                                            |              | 从模式                            | SPI3         | 2                    |                      | ns      |  |
| t <sub>a(SO)</sub> (1)(2)                                                    | 数据输出访问时间     | 从模式,f <sub>PCLK</sub> = 20 MHz |              | 0                    | 3 t <sub>PCLK</sub>  |         |  |
| t <sub>dis(SO)</sub> (1)(3)                                                  | 数据输出禁止时间     | 从模式                            |              | 2                    | 10                   |         |  |
| . (1)                                                                        |              | 从模式(使能边沿                       | SPI2         | -                    | 13.5                 |         |  |
| $t_{v(SO)}^{(1)}$                                                            |              | 之后)                            |              | SPI3                 | -                    | 17.5    |  |
| . (1)                                                                        | 数据输出有效时间     | 主模式(使能边沿                       | SPI2         | -                    | 6.5                  |         |  |
| $t_{v(MO)}^{(1)}$                                                            |              | 之后)                            | SPI3         | -                    | 9                    |         |  |
| (4)                                                                          |              | 从模式(使能边沿                       | SPI2         | 4                    |                      |         |  |
| t <sub>h(SO)</sub> <sup>(1)</sup>                                            |              | 之后)                            | SPI3         | 4                    | -                    |         |  |
| t <sub>h(MO)</sub> <sup>(1)</sup>                                            | 数据输出保持时间     | 主模式(使能边沿                       | SPI2         | 1                    |                      |         |  |
|                                                                              |              | 之后)                            | SPI3         | 1                    | -                    |         |  |

<sup>1.</sup> 由设计和综合评估保证,不在生产中测试。

<sup>2.</sup> 最小值表示驱动输出的最小时间,最大值表示正确获得数据的最大时间。 3. 最小值表示关闭输出的最小时间,最大值表示把数据线置于高阻态的最大时间。



图 1-22-1. SPI 时序图 – 从模式和 CPHA=0



1. 测量点设置于 CMOS 电平: 0.3 VDD 和 0.7 VDD。

图 1-22-2. SPI 时序图 – 从模式和 CPHA=1(1)



1. 测量点设置于 CMOS 电平: 0.3 VDD 和 0.7 VDD。

图 1-22-3. SPI 时序图 - 主模式(1)

表 1-22-3. I2S 特性(1)

| A 122 011 0 10 III                  |                        |                                          |                   |       |                      |     |  |  |
|-------------------------------------|------------------------|------------------------------------------|-------------------|-------|----------------------|-----|--|--|
| 符号                                  | 参数                     | 条件                                       |                   | 最小值   | 最大值                  | 单位  |  |  |
| DuCy(SCK)                           | I <sup>2</sup> S 时钟占空比 | I <sup>2</sup> S从模式                      |                   | 30    | 70                   | %   |  |  |
| f <sub>CLK</sub>                    | 120 时 村                | 主模式(32 bit)                              |                   | -     | 64*Fs <sup>(3)</sup> |     |  |  |
| 1/t <sub>c(CLK)</sub>               | I <sup>2</sup> S 时钟频率  | 从模式(32                                   | 从模式(32 bit)       |       |                      | MHz |  |  |
| t <sub>r(CLK)</sub>                 | I2S 时钟上升和下降时间          | 负载电容: C <sub>L</sub> :                   | = 50pF            | -     | 8                    |     |  |  |
| <b>t</b> (1)                        | WS 有效时间                | 主模式                                      | l²S2              | 4.5   | -                    |     |  |  |
| t <sub>v(WS)</sub> (1)              |                        |                                          | l <sup>2</sup> S3 | 6.5   | -                    |     |  |  |
| t <sub>h(WS)</sub> (1)              | WS 保持时间                | 主模式 —                                    | l²S2              | 4.5   | -                    |     |  |  |
|                                     |                        |                                          | l <sup>2</sup> S3 | 0.5   |                      |     |  |  |
| t <sub>su(WS)</sub> (1)             | WS 建立时间                | 从模式                                      | l <sup>2</sup> S2 | 5.5   |                      | ns  |  |  |
| <sup>L</sup> su(WS) <sup>(1)</sup>  |                        |                                          | l <sup>2</sup> S3 | 7     | -                    |     |  |  |
| t <sub>h(WS)</sub> <sup>(1)</sup>   | WS 保持时间                | 从模式                                      | l²S2              | 1.5   | -                    |     |  |  |
|                                     |                        | l <sup>2</sup> S3                        |                   | 2.5   | -                    |     |  |  |
| t <sub>w(CLKH)</sub> <sup>(1)</sup> | CLK 高和低的时间             | 主模式, f <sub>PCLK</sub> = 16MHz, 音频 48kHz |                   | 312.5 | -                    |     |  |  |
| t <sub>w(CLKL)</sub> <sup>(1)</sup> |                        | 工铁丸, 中瓜 — 10111111                       | 345               | -     |                      |     |  |  |

| 符号                                      | 参数                         | 条件           |                   | 最小值  | 最大值  | 单位 |
|-----------------------------------------|----------------------------|--------------|-------------------|------|------|----|
| t <sub>su(SD_MR)</sub> <sup>(1)</sup>   | W. 152 &A \ 7 th Ang   A \ | 主接收器         | l <sup>2</sup> S2 | 4    | -    |    |
|                                         |                            |              | I <sup>2</sup> S3 | 5    | •    |    |
| <b>+</b> (1)                            | 数据输入建立时间                   | 从接收器         | l²S2              | 4    | 1    |    |
| t <sub>su(SD_SR)</sub> <sup>(1)</sup>   |                            |              | l²S3              | 4.5  | -    |    |
| t. (ap. 11)(2)                          | 数据输入保持时间                   | 主接收器         | l <sup>2</sup> S2 | 1.5  | -    |    |
| $t_{h(SD\_MR)}^{(1)(2)}$                |                            |              | l²S3              | 1.5  |      |    |
| t <sub>h(SD_SR)</sub> <sup>(1)(2)</sup> |                            | 从接收器         | l²S2              | 1.5  | 1.0  |    |
|                                         |                            |              | l <sup>2</sup> S3 | 1.5  |      |    |
| t <sub>v(SD_ST)</sub> (1)(2)            | 数据输出有效时间                   | 从发送器(使能边沿之后) | l <sup>2</sup> S2 |      | 14   |    |
|                                         |                            |              | I <sup>2</sup> S3 |      | 16.5 |    |
| t <sub>h(SD_ST)</sub> <sup>(1)</sup>    | 数据输出保持时间                   | 从发生器(使能边沿之后) | l²S2              | 3.5  | -    |    |
|                                         |                            |              | l <sup>2</sup> S3 | 4.5  | -    |    |
| <b>+</b> (1)(2)                         | 数据输出有效时间                   | 主发生器(使能边沿之后) | l <sup>2</sup> S2 | -    | 6.5  |    |
| t <sub>v(SD_MT)</sub> <sup>(1)(2)</sup> |                            |              | l <sup>2</sup> S3 | -    | 6    |    |
| t (1)                                   | 数据输出保持时间                   | 主发生器(使能边沿之后) | l²S2              | -0.5 | -    |    |
| t <sub>h(SD_MT)</sub> <sup>(1)</sup>    |                            |              | l <sup>2</sup> S3 | -0.5 | -    |    |

1. 由设计保证,不在生产中测试。

<sup>2.</sup> 依赖于f<sub>PCLK</sub>。例如,如果f<sub>PCLK</sub>=8MHz,则T<sub>PCLK</sub>=1/f<sub>PCLK</sub>=125ns。



## 图 1-22-4. I2S 从模式时序图(飞利浦协议)<sup>(1)</sup>

- 1. 测量点设置于 CMOS 电平: 0.3 VDD 和 0.7 VDD。
- 2. 前一字节的最低位发送/接收。在第一个字节之前没有这个最低位的发送/接收。



图 1-22-5. I<sup>2</sup>S 主模式时序图(飞利浦协议)(1)

- 1. 测量点设置于 CMOS 电平: 0.3 VDD 和 0.7 VDD。
- 2. 前一字节的最低位发送/接收,在第一个字节之前没有这个最低位的发送/接收。

## 1.23 QSPI 特性

表 1-23-1. QSPI 在 SDR 模式下的特性

| 符号                                     | 参数       | 最小值                    | 最大值                    | 単位  |
|----------------------------------------|----------|------------------------|------------------------|-----|
| f <sub>CK</sub><br>1/ <sub>t(CK)</sub> | QSPI时钟频率 | -                      | 36                     | MHz |
| t <sub>w(CKH)</sub>                    | CON支付時間  | t <sub>(CK)</sub> /2-2 | t <sub>(CK)</sub> /2   | ns  |
| t <sub>w(CKL)</sub>                    | SCK高低时间  | t <sub>(CK)</sub> /2   | t <sub>(CK)</sub> /2+2 | ns  |
| t <sub>s(IN)</sub>                     | 输入数据建立时间 | 4.5                    | -                      | ns  |
| t <sub>h(IN)</sub>                     | 输入数据保持时间 | 4                      | -                      | ns  |
| t <sub>v(OUT)</sub>                    | 输出数据有效时间 | -                      | 5.5                    | ns  |
| t <sub>h(OUT)</sub>                    | 输出数据保持时间 | -0.15                  | -                      | ns  |



图 1-23-1. QSPI 在 SDR 模式下的时序

表 1-23-2. QSPI 在 DDR 模式下的特性

| 符号                                       | 参数        | 最小值                       | 最大值                       | 单位  |
|------------------------------------------|-----------|---------------------------|---------------------------|-----|
| f <sub>CK 1/t(CK)</sub>                  | QSPI 时钟频率 | -                         | 36                        | MHz |
| t <sub>w(CKH)</sub>                      | SCK 高低时间  | t <sub>(CK)</sub> / 2 - 2 | t <sub>(CK)</sub> / 2     | ns  |
| t <sub>w(CKL)</sub>                      | SUN 同似时间  | t <sub>(CK)</sub> / 2     | t <sub>(CK)</sub> / 2 + 2 | ns  |
| t <sub>sf(IN)</sub> ;t <sub>sr(IN)</sub> | 输入数据建立时间  | 4.5                       | -                         | ns  |
| thf(IN);thr(IN)                          | 输入数据保持时间  | 4.5                       | -                         | ns  |
| tvf(OUT);tvr(OUT)                        | 输出数据有效时间  | -                         | 12                        | ns  |
| thf(OUT);thr(OUT)                        | 输出数据保持时间  | 6                         | -                         | ns  |



图 1-23-2.QSPI 在 DDR 模式下的时序

## 1.24 USB 接口特性

USB(全速)接口已通过 USB-IF 认证。

表 1-25-1. USB 启动时间

| 符号                       | 参数         | 最大值 | 单位 |
|--------------------------|------------|-----|----|
| t <sub>STARTUP</sub> (1) | USB收发器启动时间 | 1   | μs |
| 1. 由设计保证,不在生             | 产中测试。      |     |    |

表 1-25-2. USB 直流特性

| 符号                             | 参数                     | 条件              | 最小值 <sup>(1)</sup> | 最大值 <sup>(1)</sup> | 单位 |
|--------------------------------|------------------------|-----------------|--------------------|--------------------|----|
| 输入电平                           |                        |                 |                    |                    |    |
| $V_{DD}$                       | USB工作电压 <sup>(2)</sup> |                 | 3.0(3)             | 3.6                | V  |
| V <sub>DI</sub> <sup>(4)</sup> | 差分输入灵敏度                | I (USBDP和USBDM) | 0.2                | -                  |    |
| V <sub>CM</sub> <sup>(4)</sup> | 差分常用型号范围               | 包含VDI范围         | 8.0                | 2.5                | V  |
| V <sub>SE</sub> <sup>(4)</sup> | 单端接收阈值                 |                 | 1.3                | 2.0                |    |

| 符号              | 参数      | 条件                                     | 最小值 (1) | 最大值 <sup>(1)</sup> | 単位 |
|-----------------|---------|----------------------------------------|---------|--------------------|----|
| 输出电平            |         |                                        |         |                    |    |
| V <sub>OL</sub> | 静态输出低电平 | 1.5KΩ RL接3.6V <sup>(5)</sup>           | -       | 0.3                | V  |
| V <sub>OH</sub> | 静态输出高电平 | 15KΩ RL接V <sub>SS</sub> <sup>(5)</sup> | 2.8     | 3.6                | V  |

- 1. 所有电压测量均基于设备端的地线。
- 2. USB工作电压为3.0~3.6V,以兼容USB2.0全速电气规范。
- 3. 在2.7V时可以保证正确的USB功能,而不是降低2.7-3.0V电压范围内的电气特性。
- 4. 由综合评估保证,不在生产中测试。
- 5. RL是连接到USB驱动器的负载。



图 1-25-1. USB 时序: 定义数据信号的上升和下降时间

表 1-25-3.全速 USB 电气特性

| 符号               | 参数        | 条件                              | 最小值(1) | 最大值(1) | 单位  |
|------------------|-----------|---------------------------------|--------|--------|-----|
| t <sub>r</sub>   | 上升时间(2)   | C <sub>L</sub> ≤ 50pF           | 4      | 20     | ns  |
| t <sub>f</sub>   | 下降时间(2)   | C <sub>L</sub> ≤ 50pF           | 4      | 20     | ns  |
| t <sub>rfm</sub> | 上升和下降时间匹配 | t <sub>r</sub> / t <sub>f</sub> | 90     | 110    | %   |
| V <sub>CRS</sub> | 输出信号交叉电压  | -                               | 1.3    | 2.0    | ٧   |
| Rs               | 输出串联匹配电阻  | 需匹配电阻外置,靠近芯片<br>引脚              | 27     | 39     | Ohm |

<sup>1.</sup> 由设计保证,不在生产中测试。

## 1.25 以太网(Ethernet)接口特性

表 1-26-1. 以太网直流电气特性

| 符号         | 参数           | 最小值 (1) | 最大值 (1) | 単位 |
|------------|--------------|---------|---------|----|
| $V_{DD}$   | 以太网操作电压      | 3.0     | 3.6     | V  |
| 1. 所有的电压测量 | 量都是以设备端地线为准。 |         |         |    |

<sup>2. 10%</sup>到90%的测量数据信号。详细信息请参见USB规范第7章(2.0版)。



图 1-26-1. 以太网 SMI 时序图

表 1-26-2. 以太网 SMI 信号动态特性

| 符号                    | 参数                 | 最小值 | 典型值 | 最大值 | 単位 |
|-----------------------|--------------------|-----|-----|-----|----|
| t <sub>MDC</sub>      | MDC时钟周期时间(2.38MHz) | 400 | 400 | 403 | ns |
| t <sub>d(MDIO)</sub>  | MDC写数据有效时间         | 4.5 | 10  | 12  | ns |
| t <sub>su(MDIO)</sub> | 读数据建立时间            | 14  | -   | -   | ns |
| t <sub>h(MDIO)</sub>  | 读数据保持时间            | 0   | -   | -   | ns |



图 1-26-2. 以太网 RMII 时序图

表 1-26-3. 以太网 RMII 信号动态特性

| 符号                   | 参数         | 最小值 | 典型值 | 最大值  | 单位 |
|----------------------|------------|-----|-----|------|----|
| t <sub>su(RXD)</sub> | 接收数据建立时间   | 3.5 | -   | -    | ns |
| t <sub>ih(RXD)</sub> | 接收数据保持时间   | 2   | -   | -    | ns |
| t <sub>su(DV)</sub>  | 载波侦听建立时间   | 4   | -   | -    | ns |
| t <sub>ih(DV)</sub>  | 载波侦听保持时间   | 2   | -   | -    | ns |
| t <sub>d(TXEN)</sub> | 传输使能有效延迟时间 | 3.5 | 6.5 | 12.5 | ns |
| t <sub>d(TXD)</sub>  | 传输数据有效延迟时间 | 3   | 6.5 | 10.5 | ns |

Rev 0.1 | 40/89 www.hoperf.cn



图 1-26-3. 以太网 MII 时序图

| 表 1-26-4.以太网 MII 信号动态特性 |     |     |  |  |  |
|-------------------------|-----|-----|--|--|--|
| 参数                      | 最小值 | 典型值 |  |  |  |
|                         | 6.5 | -   |  |  |  |
|                         | 0.5 |     |  |  |  |

| 符号                   | 参数         | 最小值 | 典型值 | 最大值  | 单位 |
|----------------------|------------|-----|-----|------|----|
| t <sub>su(RXD)</sub> | 接收数据建立时间   | 6.5 | -   | -    | ns |
| t <sub>ih(RXD)</sub> | 接收数据保持时间   | 3.5 | -   | -    | ns |
| t <sub>su(DV)</sub>  | 载波侦听建立时间   | 4.5 | -   | -    | ns |
| t <sub>ih(DV)</sub>  | 载波侦听保持时间   | 3.5 | -   | -    | ns |
| t <sub>su(ER)</sub>  | 错误建立时间     | 2.5 | -   | -    | ns |
| t <sub>ih(ER)</sub>  | 错误保持时间     | 3.5 | -   | -    | ns |
| t <sub>d(TXEN)</sub> | 传输使能有效延迟时间 | 4   | 10  | 14.5 | ns |
| t <sub>d(TXD)</sub>  | 传输数据有效延迟时间 | 3.5 | 10  | 15   | ns |

## 1.26 控制器局域网络(CAN)接口特性

有关输入输出复用功能引脚(CAN\_TX 和 CAN\_RX)的特性详情,参见 5.17 章节。

## 1.27 控制器 ADC 特性

注意:建议在每次上电时执行一次校准。

表 1-29-1. ADC 特性

| 符号                            | 参数                    | 条件 | 最小值                                   | 典型值 | 最大值        | 単位  |
|-------------------------------|-----------------------|----|---------------------------------------|-----|------------|-----|
| $V_{DDA}$                     | 供电电压                  |    | 1.8                                   | -   | 3.6        | V   |
| $V_{REF+}$                    | 正参考电压                 |    | 1.8                                   | -   | $V_{DDA}$  | V   |
| f <sub>ADC</sub>              | ADC时钟频率               |    | -                                     | -   | 72         | MHz |
| f <sub>s</sub> <sup>(1)</sup> | 采样速率                  |    | -                                     | -   | 5          | MHz |
| $V_{AIN}$                     | 转换电压范围 <sup>(2)</sup> |    | 0(V <sub>SSA</sub> 或V <sub>REF-</sub> | -   | $V_{REF+}$ | V   |

www.hoperf.cn

| 符号                               | 参数                                      | 条件                              | 最小值        | 典型值                 | 最大值     | 单位                 |  |
|----------------------------------|-----------------------------------------|---------------------------------|------------|---------------------|---------|--------------------|--|
|                                  |                                         |                                 | 连接到地)      |                     |         |                    |  |
| R <sub>ADC</sub> <sup>(1)</sup>  | 采样开关电阻                                  | 快速通道,3.3V电压条件下                  | -          | -                   | 70      | ohm                |  |
| R <sub>ADC</sub> <sup>(1)</sup>  | 采样开关电阻                                  | 慢速通道,3.3V电压条件下                  | •          | -                   | 0.25    | ΚΩ                 |  |
| C <sub>ADC</sub> <sup>(1)</sup>  | 内部采样和保持电容                               | -                               | ı          | 5                   |         | pF                 |  |
| SNDR                             | 信噪失真率                                   | -                               | -          | 65                  | -       | dBFS               |  |
| T <sub>cal</sub>                 | 校准时间                                    | -                               |            | 82                  |         | 1/f <sub>ADC</sub> |  |
| t <sub>S</sub> <sup>(1)</sup>    | 17 17 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 | f <sub>ADC</sub> = 72 MHz(快速通道) | 0.0208     | -                   | 8.35    |                    |  |
| LS. 7                            | 采样时间                                    | f <sub>ADC</sub> = 72 MHz(慢速通道) | 0.0625     | -                   | 8.35    | us                 |  |
| Ts <sup>(1)</sup>                |                                         | 快速通道                            | 1.5        | -                   | 601.5   | 4 /5               |  |
| 15.7                             | 采样周期数                                   | 慢速通道                            | 4.5        | -                   | 601.5   | 1/f <sub>ADC</sub> |  |
| t <sub>STAB</sub> <sup>(1)</sup> | 上电时间                                    | -                               | 0          | 0                   | 20      | μs                 |  |
| t <sub>CONV</sub> (1)(3)         | 总的转换时间(包括采样时间)                          | -                               | 14~614 (采样 | T <sub>S</sub> + 逐步 | 逼近12.5) | 1/f <sub>ADC</sub> |  |

- 1. 由设计保证,不在生产中测试。
- 2. 依据不同封装,VREF+在内部连接到VDDA, VREF-在内部连接到VSSA。
- 3. 单次转换模式比连续转换模式多3个1/f<sub>ADC</sub>

公式1:最大R<sub>AIN</sub>公式

 $R_{AIN} < \frac{T_S}{f_{ADC} \times C_{ADC} \times \ln(2^{N+2})} - R_{ADC}$ 

上述公式(公式1)用于决定最大的外部阻抗,使得误差可以小于1/4 LSB。其中N=12(表示12位分辨率)。

## 表 1-29-2. ADC 精度 - 局限的测试条件(1)(2)

| 符号 | 参数     | 测试条件                                                   | 典型值  | 最大值 | 単位  |
|----|--------|--------------------------------------------------------|------|-----|-----|
| ET | 综合误差   | f <sub>HCLK</sub> = 72 MHz,                            | ±1.3 | ±5  |     |
| EO | 偏移误差   | f <sub>ADC</sub> = 72 MHz,采样率 = 1.75 Msps,             | ±1   | ±2  |     |
| ED | 微分线性误差 | $V_{DDA} = 3.3V$ , $T_A = 25$ °C                       | ±0.7 | ±1  | LSB |
| EL | 积分线性误差 | 测量是在ADC校准之后进行的<br>V <sub>REF+</sub> = V <sub>DDA</sub> | ±0.8 | ±2  |     |

- 1. ADC的直流精度数值是在经过内部校准后测量的。
- 2. ADC精度与反向注入电流的关系:需要避免在任何标准的模拟输入引脚上注入反向电流,因为这样会显著地降低另一个模拟输入引脚上正在进行的转换精度。建议在可能产生反向注入电流的标准模拟引脚上,(引脚与地之间)增加一个肖特基二极管。
- 3. 如何正向的注入电流,只要处于1.19章节中给出的I<sub>INJ</sub>(<sub>PIN)</sub>和ΣI<sub>INJ(PIN)</sub>范围之内,就不会影响ADC精度。
- 4. 由综合评估保证,不在生产中测试。

www.hoperf.cn



图 1-29-1. ADC 精度特性



图 1-29-2.使用 ADC 典型的连接图

1. Cparasitic表示PCB(与焊接和PCB布局质量相关)与焊盘上的寄生电容(大约7pF)。较大的Cparasitic数值将降低转换的精度,解决的办法是减小f<sub>ADC</sub>。

注意: ADC通道禁止输入电压低于-0.2V。



图 1-29-3. 供电电源和参考电源去藕线路(VREF+未与 VDDA 相连)

1. VREF+和 VREF-输入只出现在 100 脚以上的产品。



图 1-29-4. 供电电源和参考电源去藕线路(VREF+与 VDDA 相连)

1. V<sub>REF+</sub>和 V<sub>REF</sub>.内部与 VDDA 和 VSSA 相连接。

## 1.28 控制器运算放大器 (OPAMP) 电气参数

表 1-30-1. OPAMP 特性

| 符号                     | 参数          | 条件 | 最小值 | 典型值 | 最大值       | 単位       |
|------------------------|-------------|----|-----|-----|-----------|----------|
| $V_{DDA}$              | 模拟电源电压      | -  | 1.8 | -   | 3.6       | V        |
| CMIR                   | 共模电压输入范围    | -  | 0   | -   | $V_{DDA}$ | V        |
| VI <sub>OFFSET</sub>   | 输入偏移电压(校准后) | -  | -   | ±1  | ±3.5      | mV       |
| Δ VI <sub>OFFSET</sub> | 输入偏移电压温漂    | -  | -   | 10  | -         | UV / ° C |
| I <sub>LOAD</sub>      | 驱动电流        | -  | -   | -   | 0.5       | mA       |

www.hoperf.cn

| 符号             | 参数                   | 条件                                                                | 最小值 | 典型值   | 最大值 | 单位                 |
|----------------|----------------------|-------------------------------------------------------------------|-----|-------|-----|--------------------|
| $I_{DDA}$      | 运算放大器电流消耗            | 无负载,静止模式                                                          | -   | -     | 1.5 | mA                 |
| TS_OPAMP_VOUT  | ADC采样时间作为运算放<br>大器输出 | -                                                                 | 400 | -     | -   | ns                 |
| CMMR           | 共模抑制比                | -                                                                 | -   | 84    | -   | dB                 |
| PSRR           | 功率抑制比                | -                                                                 | -   | 100   | -   | dB                 |
| GBW            | 增益带宽                 | -                                                                 | -   | 4     | -   | MHz                |
| SR             | 转换率                  | -                                                                 | -   | 2.5   | -   | V/us               |
| RLOAD          | 最小阻抗负载               | -                                                                 | 4   | -     | -   | ΚΩ                 |
| CLOAD          | 最大阻抗负载               | -                                                                 | -   | -     | 50  | pF                 |
| tstartup       | 启动设置时间               | C <sub>LOAD</sub> ≤ 50 pf,<br>R <sub>LOAD</sub> ≥ 4 kΩ,<br>追随配置   | -   | 3     |     | μѕ                 |
| PGA Gain error | 可编程增益误差              | 输入信号幅<br>度>100mV                                                  | -   | ±2.5  |     | %                  |
|                |                      | PGA Gain = 2,<br>$C_{load}$ = 50pF,<br>$R_{load}$ = 4 K $\Omega$  | -   | 2     | -   |                    |
|                | 不同正向增益的PGA带宽         | PGA Gain = 4,<br>$C_{load}$ = 50pF,<br>$R_{load}$ =4 K $\Omega$   |     |       | -   |                    |
| PGA BW         |                      | PGA Gain = 8,<br>$C_{load}$ = 50pF,<br>$R_{load}$ = 4 K $\Omega$  | -   | 0.5   | -   | MHz                |
|                |                      | PGA Gain = 16,<br>$C_{load}$ = 50pF,<br>$R_{load}$ = 4 K $\Omega$ | -   | 0.25  | -   |                    |
|                |                      | PGA Gain = 32,<br>$C_{load}$ = 50pF,<br>$R_{load}$ = 4K $\Omega$  | -   | 0.125 | -   |                    |
| en             | 电压噪声密度               | @ 1KHz, Output loaded with 4 KΩ                                   | -   | 111   | -   | nV/√ <del>Hz</del> |
| OI1            | ·сд.ж/ · ш/х         | @ 10KHz, Output loaded with 4 KΩ                                  | -   | 44    | -   | 110/ V11Z          |

# 1.29 控制器比较器(COMP)电气参数

表 1-31-1. COMP 特性

| 符号                 | 参数                  | <del></del>       | 最小值 | 典型值 | 最大值       | 単位 |
|--------------------|---------------------|-------------------|-----|-----|-----------|----|
| $V_{DDA}$          | 模拟供电电压              | -                 | 1.8 | -   | 3.6       | ٧  |
| V <sub>IN</sub>    | 输入电压范围              | -                 | 0   | -   | $V_{DDA}$ |    |
| T <sub>START</sub> | 比较器启动建立时间           | $V_{DDA} >= 2.7V$ | -   | -   | 5         | us |
| ISTART             | 比权备户幼建立时间           | $V_{DDA} < 2.7V$  | -   | -   | 7         |    |
| 4                  | 传输延迟200 mV步进与100 mV | $V_{DDA} >= 2.7V$ | -   | 50  | 65        | ns |
| t <sub>D</sub>     | 超速                  | $V_{DDA} < 2.7V$  | -   | 60  | 80        |    |
| $V_{OFFSET}$       | 比较器输入失调误差           | 全共模范围             | -   | ±8  | ±20       | mV |
|                    |                     | 无迟滞               | -   | 0   | -         |    |
| \/                 | 比较漂亮由耳              | 低迟滞               | -   | 20  | -         | mV |
| $V_{hys}$          | 比较滞后电压              | 中迟滞               | -   | 30  | -         |    |
|                    |                     | 高迟滞               | -   | 40  | -         |    |

www.hoperf.cn

|      |         |      | 静态模式                     | - | 50 | 70 |    |
|------|---------|------|--------------------------|---|----|----|----|
| IDDA | 比较器电流消耗 | 高速模式 | 50 kHz ± 100<br>mV超速方波信号 | - | 60 | -  | μA |

<sup>1.</sup> 由设计保证,不在生产中测试。

## 1.30 12 位数模转换器(DAC)电气参数

## 表 1-32-1. DAC 特性(1)

| 符号                    | 参数                                                                   | 最小值      | 典型值        | 最大值            | 单位   | 注解                                                                     |
|-----------------------|----------------------------------------------------------------------|----------|------------|----------------|------|------------------------------------------------------------------------|
| V <sub>DDA</sub>      | 模拟供电电压                                                               | 2.4      | -          | 3.6            | V    | ÷. ( ) \                                                               |
| V <sub>DDD</sub>      | 数字供电电压                                                               | 1.0      | 1.1        | 1.2            | V    | V-\ O'                                                                 |
| V <sub>REF+</sub>     | 参考电压                                                                 | 2.4      | -          | 3.6            | V    | V <sub>REF+</sub> 必须始终小于V <sub>DDA</sub>                               |
| V <sub>SSA</sub>      | 接地线                                                                  | 0        | -          | 0              | V    |                                                                        |
| RL                    | 缓冲器打开时的负载电阻                                                          | 5        | -          | -              | ΚΩ   | DAC_OUT和V <sub>SSA</sub> 之间的最小负载电阻                                     |
| CL                    | 负载电容                                                                 | -        | -          | 50             | pF   | DAC_OUT引脚上的最大电容                                                        |
| I <sub>DD</sub>       | 在工作模式下的DAC直流消耗(V <sub>DDA</sub> +V <sub>REF+</sub> )                 | -        | 425<br>500 | 600<br>700     | μА   | 无负载,输入中值0x800<br>无负载,当V <sub>REF</sub> =3.6V时输入最大值                     |
| I <sub>DDQ</sub>      | 在关闭模式下的DAC直流消耗(V <sub>DDA</sub> +V <sub>REF+</sub> )                 | -        | 5          | -              | nA   | 空载                                                                     |
| DAC_OUT               | 缓冲器关闭时低端的<br>DAC_OUT电压                                               | VSS+1LSB |            |                |      | White State Live Looks with the                                        |
| 最小                    | 缓冲器打开时低端的<br>DAC_OUT电压                                               | 0.2      | -          | 1              | .,   | 给出了最大的DAC输出跨度<br>当V <sub>REF+</sub> =3.6V 对应于 12 位输入数值<br>0x0E0~0xF1C, |
| DAC_OUT               | 缓冲器关闭时低端的<br>DAC_OUT电压                                               |          | -          | VREF ±<br>5LSB | V    | 当V <sub>REF+</sub> =2.4V 对应于 12 位输入数值<br>0x155~0xEAB。                  |
| 最大                    | 缓冲器打开时低端的<br>DAC_OUT电压                                               | -        | -          | VREF ± 0.2     |      |                                                                        |
| DNL                   | 微分非线性<br>(两个连续代码之间的差异)                                               |          | ±2         | -              | LSB  | DAC配置为12位                                                              |
| INL                   | 积分非线性(代码I处的测量值与代码i处的值之间的差异,在代码0和最后一个代码4095之间绘制的直线上)                  | -        | ±7         | -              | LSB  | DAC配置为12位                                                              |
|                       | 偏移误差                                                                 | -        | ±15        | -              | mV   | DAC配置为12位                                                              |
| 偏移量                   | (代码(0x800)处的测量值与<br>理想值之间的差异<br>=VREF+/2)                            | -        | ±18        | -              | LSB  | 当V <sub>REF+</sub> 为3.6V时,DAC配置为12位                                    |
| 增益误差                  | 增益误差                                                                 | -        | ±0.5       | -              | %    | DAC配置为12位                                                              |
| 放大器增益                 | 开环放大器增益                                                              | 80       | 85         | -              | dB   | 5KΩ负载(最大负载),输入中值为0x800                                                 |
| t <sub>SETTLING</sub> | 稳定时间<br>(满量程: 当DAC_OUT达到<br>最终值±1LSB时,最低和最高<br>输入代码之间的12位输入代码<br>转换) |          | 5          | 7              | μs   | C <sub>LOAD</sub> ≤ 50pF, R <sub>LOAD</sub> ≥ 5KΩ                      |
| 更新率                   | 当输入代码(从代码i到<br>i+1LSB)发生微小变化时,<br>正确DAC_OUT变化的最大频<br>率               | -        | -          | 1              | MS/s | $C_{LOAD} \le 50 pF, R_{LOAD} \ge 5K\Omega$                            |

| 符号                  | 参数                                   | 最小值 | 典型值 | 最大值 | 单位 | 注解                                                                   |
|---------------------|--------------------------------------|-----|-----|-----|----|----------------------------------------------------------------------|
| t <sub>WAKEUP</sub> | 从关闭状态唤醒时间(设置<br>DAC控制寄存器中的<br>CHxEN) | -   | 6.5 | 10  | μs | C <sub>LOAD</sub> ≤ 50pF, R <sub>LOAD</sub> ≥ 5KΩ<br>输入代码在最小和最大可能值之间 |
| PSRR+               | 电源抑制比(至VDDA)(静<br>态直流测量)             | -   | -67 | -40 | dB | No R <sub>LOAD</sub> , C <sub>LOAD</sub> ≤ 50pF                      |

<sup>1.</sup> 由设计保证,不在生产中测试。

# 1.31 温度传感器(TS)特性

## 表 1-33-1. 温度传感器特性

| 符号                             | 参数                           | 最小值  | 典型值                 | 最大值  | 单位    |
|--------------------------------|------------------------------|------|---------------------|------|-------|
| TL(1)                          | V <sub>SENSE</sub> 相对于温度的线性度 | -    | ±1                  | ± 4  | °C    |
| Avg_Slope <sup>(1)</sup>       | 平均斜率                         | -3.7 | -4.1                | -4.3 | mV/ºC |
| V <sub>25</sub> <sup>(1)</sup> | 在 <b>25°C</b> 时的电压           | -    | 1.33                | -    | V     |
| t <sub>START</sub> (1)         | 建立时间                         | 4    | $X \in \mathcal{A}$ | 10   | μs    |
| T <sub>S_temp</sub> (2)(3)     | 当读取温度时,ADC采样时间               | 8.2  |                     | 17.1 | μs    |

<sup>1.</sup> 由综合评估结果保证,不在生产中测试。

<sup>2.</sup> 由设计保证,不在生产中测试。

<sup>3.</sup> 最短的采样时间可以由应用程序通过多次循环决定。

## 2 管脚描述



图2-1. CMT2392F512管脚排列图

表 2-1. CMT2392F512 管脚描述

| 管脚号 | 管脚名称         | I/O | 功能描述        |
|-----|--------------|-----|-------------|
| 1   | GND          | I   | GND         |
| 2   | RXP          | I   | RX 信号输入 P   |
| 3   | RXN          | I   | RX 信号输入 N   |
| 4   | GND          | I   | GND         |
| 5   | TX           | 0   | 输出          |
| 6   | PA_VIO_VBAT  | Ю   | IO VDD      |
| 7   | RF_GPIO4     | 10  | IO VDD      |
| 8   | RF_GPIO5_RST | 10  | 可配置         |
| 9   | RF_DVDD      | I   | RF 模块数字 VDD |
| 10  | RF_AVDD      | I   | 射频电路 VDD    |
| 11  | RF_DC_VSW    | Ì   | DCDC        |
| 12  | RF_VBAT      | Ī   | 模拟 VDD      |

| 管脚号 | 管脚名称    | I/O | 功能描述                                                                                                               |
|-----|---------|-----|--------------------------------------------------------------------------------------------------------------------|
| 13  | PB0     | Ю   | ADC3_IN12 TIM3_CH3 TIM8_CH2N ETH_MII_RXD2 COMP5_OUT TIM1_CH2N UART6_TX OPAMP2_VINP COMP3_INP                       |
| 14  | PB1     | Ю   | ADC2_IN3 TIM3_CH4 TIM8_CH3N ETH_MII_RXD3 TIM1_CH3N OPAMP2_VOUT UART6_RX COMP2_INM COMP1_OUT                        |
| 15  | PB2     | Ю   | ADC2_IN13<br>UART4_TX<br>SPI1_NSS                                                                                  |
| 16  | MCU_VDD | S   | MCU 供电                                                                                                             |
| 17  | PB13    | 10  | SPI2_SCK I2S2_CK USART3_CTS TIM1_CH1N CAN2_TX ETH_MII_TXD1 ETH_RMII_TXD1 ADC3_IN5 UART5_TX COMP4_INM SPI2_MISO     |
| 18  | PB14    | 10  | TIM1_CH2N<br>USART3_RTS<br>ADC4_IN4<br>TSC_CHN2<br>COMP3_INP<br>UART5_RX                                           |
| 19  | PD8     | Ю   | ADC4_IN12 TSC_CHN4 USART3_TX ETH_MII_RX_DV ETH_RMII_CRS_DV OPAMP4_VINM SPI3_NSS I2S3_WS CAN1_RX COMP6_INM          |
| 20  | PD9     | Ю   | ADC4_IN13<br>TSC_CHN5<br>USART3_RX<br>ETH_MII_RXD0<br>ETH_RMII_RXD0<br>SPI3_SCK<br>I2S3_CK<br>CAN1_TX<br>COMP6_INP |
| 21  | MCU_VDD | S   | MCU 供电                                                                                                             |
| 22  | PG0     | Ю   | UART7_TX                                                                                                           |
| 23  | PG1     | Ю   | UART7_RX                                                                                                           |
| 24  | PG2     | 10  | I2C2_SCL                                                                                                           |
| 25  | PG3     | Ю   | I2C2_SDA                                                                                                           |
| 26  | PA8     | Ю   | USART1_CK<br>TIM1_CH1                                                                                              |

| なた Phr 日 | 如果大块        | 1/0 | TL AN JH \ L           |
|----------|-------------|-----|------------------------|
| 世界       | <b>管脚名称</b> | I/O | 功能描述<br>MCO            |
|          |             |     |                        |
|          |             |     | USART1_TX<br>TIM1_CH2  |
| 27       | PA9         | 10  | TSC_DOUT               |
|          |             |     | I2C4_SCL               |
|          | BA40        |     | USART1_RX              |
| 28       | PA10        | 10  | TIM1_CH3<br>I2C4_SDA   |
|          |             |     | USART1_CTS             |
|          |             |     | USBDM                  |
| 29       | PA11        | 10  | CAN1_RX                |
|          |             |     | TIM1_CH4<br>COMP5_OUT  |
|          |             |     | COMP1_OUT              |
|          |             |     | USART1_RTS             |
|          |             |     | USBDP<br>CAN1_TX       |
| 30       | PA12        | 10  | TIM1_FTR               |
|          |             |     | COMP6_OUT              |
|          |             |     | COMP2_OUT UART4_TX     |
| 31       | PA13        | Ю   | JTMS/SWDIO             |
| 32       | MCU_VDD     | S   | MCU 供电                 |
| 33       | PA14        | 10  | UART4_RX               |
|          | .,,.,       |     | JTCK/SWCLK<br>SPI3_NSS |
|          |             |     | 12S3_WS                |
|          |             |     | TIM2_CH1_ETR           |
| 34       | PA15        | 10  | JTDI<br>SPI1_NSS       |
|          |             |     | USART2_CTS             |
|          |             |     | TIM8_CH1N              |
|          |             |     | UART4_TX<br>SDIO_D2    |
|          |             |     | TSC_CHN12              |
| 35       | PC10        | 10  | USART3_TX              |
|          | . 616       |     | SPI3_SCK<br>I2S3_CK    |
|          |             |     | QSPI_NSS               |
|          |             |     | COMP3_OUT              |
|          |             |     | UART4_RX               |
|          |             |     | SDIO_D3<br>TSC_CHN13   |
| 36       | PC11        | 10  | USART3_RX              |
|          |             |     | SPI3_MISO<br>QSPI_SCK  |
|          |             |     | COMP4_OUT              |
|          |             |     | UART5_TX               |
|          |             |     | SDIO_CK                |
|          |             |     | TSC_CHN14<br>USART3_CK |
| 37       | PC12        | Ю   | SPI3_MOSI              |
| X >      |             |     | 12S3_SD                |
|          |             |     | QSPI_IO0<br>TIM8_CH2N  |
|          |             |     | CAN1_RX                |
| 38       | PD0         | 10  | UART4_TX               |
|          |             |     | QSPI_IO1<br>CAN1_TX    |
| 39       | PD1         | Ю   | UART4_RX               |
|          |             |     | QSPI_IO2               |
|          |             |     | TIM3_ETR<br>UART5_RX   |
| 40       | PD2         | 10  | SDIO_CMD               |
|          |             |     | TSC_CHN15              |
|          |             |     | SPI3_NSS               |

Rev 0.1 | 50/89 www.hoperf.cn

| 管脚号 | 管脚名称            | I/O | 功能描述                               |
|-----|-----------------|-----|------------------------------------|
|     |                 |     | I2S3_WS                            |
|     |                 |     | QSPI_IO3                           |
|     |                 |     | TIM8_CH3N                          |
| 41  | MCU_VDD         | S   | MCU 供电                             |
|     |                 |     | SPI3_SCK<br>I2S3_CK                |
|     |                 |     | JTDO                               |
| 42  | PB3             | IOI | TRACESWO<br>TIM2_CH2               |
|     |                 |     | SPI1_SCK                           |
|     |                 |     | USART2_RTS                         |
|     |                 |     | TIM8_BKIN SPI3_MISO                |
|     |                 |     | nJTRST                             |
| 43  | PB4             | Ю   | TIM3_CH1<br>SPI1_MISO              |
|     |                 |     | USART2_TX                          |
| 44  | BOOT0           | ı   | TIM8_ETR                           |
| 45  | MCU_VDD         | S   | -<br>MCU 供电                        |
| 46  | MCU_VBAT        | 1   | 模拟 VDD                             |
|     |                 |     | · ·                                |
| 47  | PC13/TAMPER/RTC | 10  | TAMPER-RTC                         |
| 48  | PC14/OSC32_IN   | 10  | OSC 32_IN                          |
| 49  | PC15/OSC32_OUT  | 10  | OSC 32_OUT                         |
| 50  | MCU_VDD         | S   | MCU 供电                             |
| 51  | OSC_IN          | 1   | OSC_IN                             |
| 52  | OSC_OUT         | 0   | OSC_OUT                            |
| 53  | MCU_NRST        | 1   | MCU 复位端口,低电平有效                     |
| 54  | MCU_VSSA        | S   | -                                  |
| 55  | MCU_VDDA        | S   | MCU ADC 参考电源                       |
|     |                 |     | WKUP<br>USART2_CTS                 |
|     |                 |     | ADC1_IN1                           |
|     |                 |     | TIM2_CH1_ETR<br>TIM5_CH1           |
| 56  | PA0             | 10  | TIM8_ETR                           |
|     |                 |     | ETH_MII_CRS_WKUP                   |
|     |                 |     | COMP1_OUT<br>COMP1_INM             |
|     |                 |     | SPI3_MISO                          |
|     |                 |     | USART2_RTS<br>ADC1_IN2             |
|     |                 |     | TIM5_CH2                           |
|     | <b>\</b>        |     | TIM2_CH2                           |
| 57  | PA1             | 10  | ETH_MII_RX_CLK<br>ETH_RMII_REF_CLK |
|     |                 |     | COMP1_INP                          |
|     |                 |     | OPAMP1_VINP<br>OPAMP3_VINP         |
|     |                 |     | SPI3_MOSI                          |
| ₩   |                 |     | I2S3_SD                            |
|     |                 |     | USART2_TX<br>TIM5_CH3              |
|     |                 |     | ADC12_IN11                         |
| 58  | PA2             | Ю   | TIM2_CH3<br>ETH_MII_MDIO           |
|     | 1712            | 10  | ETH_RMII_MDIO                      |
|     |                 |     | OPAMP1_INM<br>OPAMP2_INM           |
|     |                 |     | COMP3_OUT                          |
| 59  | PA3             | 10  | USART2_RX                          |

Rev 0.1 | 51/89 www.hoperf.cn

| 管脚号 | 管脚名称       | I/O                                                                      | 功能描述               |
|-----|------------|--------------------------------------------------------------------------|--------------------|
|     |            | TIM5_CH4 ADC1_IN4 TIM2_CH4 ETH_MII_COL OPAMP1_VINM OPAMP1_VINP COMP5_INP |                    |
| 60  | MCU_VDD    | S                                                                        | MCU 供电             |
| 61  | PA7/RF_SDI | Ю                                                                        | RF_SDI 占用          |
| 62  | RF_XI      | I                                                                        | 晶体电路输入             |
| 63  | RF_XO      | 0                                                                        | 晶体电路输出             |
| 64  | RF_NIRQ    | I                                                                        | 功能可配置(未链接控制器 GPIO) |
| 65  | RF_GPIO1   | Ю                                                                        | 可配置(未链接控制器 GPIO)   |
| 66  | RF_GPIO0   | Ю                                                                        | 可配置(未链接控制器 GPIO)   |
| 67  | RF_AGND    | ı                                                                        | 模拟 GND             |
| 68  | PA5/RF_SCK | 10                                                                       | RF_SCK 占用          |

| 序号(内部管脚) | 管脚名称 | I/O | 功能描述                   |  |  |
|----------|------|-----|------------------------|--|--|
| 1        | PF0  | 10  | Spi nor-Flash CS       |  |  |
| 2        | PF1  | Ю   | Spi nor-Flash SCK      |  |  |
| 3        | PF2  | Ю   | Spi nor-Flash SI/IO0   |  |  |
| 4        | PF3  | 10  | Spi nor-Flash SO/IO1   |  |  |
| 5        | PF4  | 10  | Spi nor-Flash WP/IO2   |  |  |
| 6        | PF5  | Ю   | Spi nor-Flash HOLD/IO3 |  |  |
| 7        | PA4  | Ю   | RF_CSB                 |  |  |
| 8        | PA6  | 10  | RF_SDO                 |  |  |
| 9        | PC4  | Ю   | RF_GPIO2               |  |  |
| 10       | PC5  | 10  | RF_GPIO3               |  |  |

0.1 L52/89 www.hoperf.cn

## 3 芯片框架



图 3-1. 功能系统框图

CMT2392F512是一款集成Sub-G高性能无线收发器的单片机,CMT2392F512的内部系统框图上图3-1所示。

#### ● 低功耗高性能 Sub-G 收发器

Sub-G 无线收发器支持 113 至 960 MHz, OOK, 2 (G) FSK, 4 (G)FSK 等调制模式、低功耗高性能、适用于各类无线收发通讯应用场合。该产品属于 CMOSTEK NextGenRFTM 系列,该系列产品包括发射器、接收器和收发器等完整的产品系列。

● ARM Cortex-M4FP 高性能 32 位微处理器 CMT2392F512 控制器部分采用 32 位 ARM Cortex®-M4FP 内核,最高工作主频 144 MHz,集成高达 512 KB 加密存储

Flash,最大 144 KB SRAM;内置一个高速 AHB 总线,二个低速外设总线 APB 及总线矩阵,最多支持 36 个通用 I/O,提供丰富的高性能模拟接口,包括 1 个 12 位 4.5 Msps ADC,最多支持 11 个外部输入通道、独立的运算放大器、高速比较器,同时提供多种数字通信接口,包括 7 个 U(S) ART、2 个 I2C、2 个 SPI、1 路 CAN、1 个 USB、以太网控制器等外设。

CMT2392F512 资源具体请见下表。

表 3-1. CMT2392F512 外设资源表

| 项目名称        |           | CMT2392F512 外设资源                    | 备注                                             |
|-------------|-----------|-------------------------------------|------------------------------------------------|
| Flash容量(KB) |           | 512                                 |                                                |
| SRAM容量(KB   | )         | 128+16                              | + ( / \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \      |
| CPU内核和频率    | <u>K</u>  | ARM Cortex-M4 @ 144 MHz             |                                                |
| 工作环境        |           | 1.8∼3.6 V / -40∼85°C                |                                                |
|             | 高级定<br>时器 | 2                                   | V.,                                            |
| 定时器         | 通用定<br>时器 | 4                                   |                                                |
|             | 基本定<br>时器 | 2                                   | 9                                              |
|             | RTC       | 支持                                  |                                                |
|             | SPI       | 2                                   |                                                |
|             | QSPI      | 1                                   |                                                |
|             | I2C       | 2                                   |                                                |
| 通讯接口        | USAR<br>T | 7                                   |                                                |
|             | CAN       | 1                                   |                                                |
|             | USB       | 1)                                  |                                                |
|             | 以太网       |                                     |                                                |
| GPIO        |           | 36+6+6                              | 36个为控制器完全独立<br>支配;另外RF占用6个,内<br>部nor Flash占用6个 |
| DMA         |           | 2组8通道                               |                                                |
| 12 bit ADC  |           | 11-ch                               | 4.5 Msps                                       |
| OPA/COMP    |           | 2/2                                 |                                                |
| 算法支持        |           | TRNG, AES, DES, SHA, SM1/3/4/7, MD5 |                                                |
| 安全保护        |           | 读写保护(RDP/WRP)、存储加密                  |                                                |

## 4 Sub-G 收发器

## 4.1 发射机

CMT2392F512 发射器是基于射频频率直接综合的发射器。其载波频率是由一个低噪声小数分频频率综合器产生。调制数据由一个高效的单端功率放大器(PA)发射出去。输出功率可以通过寄存器读写,以 1dB 的步进从 -10 dBm 配置到 +20 dBm。

在 OOK 模式下,当 PA 根据发射数据快速开关时,容易引起载波附近产生频谱的杂散和毛刺。通过缓慢升降(Ramping)机制,可以把这些杂散和毛刺减到最小。在 FSK 模式下,CMT2392F512 支持信号经过高斯滤波后才发射,即 GFSK,让发射频谱更为集中。

根据不同的应用需求,用户可以设计一个 PA 匹配网络在所需的输出功率底下优化发射效率。典型应用原理图和所需的 BOM 陈述与第三章"典型应用原理图"。

发射器可工作在直通模式和包模式下。在直通模式下,待发射的数据直接通过芯片的 DIN 管脚送入芯片,并直接发射。在包模式下,数据可以在 STBY 状态下预先装入芯片的 FIFO 中,再配合其他的包元素一起发射出去。在 4FSK 模式下只支持从 FIFO 中发射数据。

## 4.2 接收机

CMT2392F512 内建一个超低功耗,高性能低中频 OOK, FSK 接收器。天线感应进来的射频信号,通过低噪声放大器放大以后,通过正交混频器下变频至中频,可编程放大器把信号进一步放大,再通过模数转换器送入数字域,做数字解调处理。在上电复位(POR)的时候每一个模拟模块都会被校准到内部的参考电压。这使得芯片能更好的工作在不同的温度和电压底下。基带滤波和解调由数字解调器完成。当芯片工作在有强带外干扰的环境时,通过自动增益控制环路调节系统的增益,可以获得最佳的系统线性度,选择性,灵敏度等性能。

沿用 CMOSTEK 的低功耗设计技术,当接收器常开时仅消耗非常低的功耗。它的周期运行模式和空中唤醒功能可以在对功耗有严格要求的应用中进一步降低系统的平均功耗。

与发射器类似,CMT2392F512接收器可以工作于直通模式和包模式。在直通模式下,解调器输出的数据可以通过芯片的 DOUT 管脚直接输出。DOUT 可以由 GPIO 配置而成。在包模式下,解调器的数据输出先送至数据包处理器当中解码,然后填入 FIFO 中,再由 MCU 通过 SPI 接口对 FIFO 进行读取。

## 4.3 收发器上电 POR

上电复位电路辅助探测电源变化,并产生相应的复位信号来复位整个射频系统(CMT2392F512 的射频部分)。当 POR 过后,CMT2392F512 控制器可以对射频系统进行重新初始化配置。有两种情况会让 POR 产生复位。

第一种情况是短暂的电源突变导致 POR 产生复位。触发的条件是,RF-VDD(射频系统供电,下同)在小于 2 us 的时间内骤降 0.9 V 加减 20%(即 0.72 V - 1.08 V),注意,它监测的是 RF-VDD 的降幅,而不是 RF-VDD 的绝对值。如下图所示:



图 4-3-1.迅速下降导致 POR 复位

第二种情况是缓慢的电源下降。触发的条件是,RF-VDD 在大于等于 2 us 的时间内下降到 1.45 V 加减 20% (即 1.16 V – 1.74 V),注意,它监测的是 RF-VDD 的绝对值,而不是 RF-VDD 的降幅。如下图所示:



图 4-3-2.缓慢下降导致 POR 复位

### 4.4 收发器晶体振荡器

晶体振荡器用于为锁相环提供基准时钟,为数字模块提供系统时钟。XI 与 XO 之间的差分负载电容等于 CL,CL 应该与晶体要求的负载电容值匹配,以使晶体准确振荡在 32 MHz。

$$C_L = \frac{C_{on\_chip} + C_{off\_chip} + C_{par}}{2}$$

Conchip 为 CMT2392F512 内部提供给的晶体两端分别对地挂接的负载电容,可通过 RFPDK 上的 Xtal Cap Load 配置可调范 围为 23~29 pF,步进约 190 fF。Coffchip 为外部挂接晶体两端到地的负载电容,由客户选择是否增加。Cpar 为晶体两端分别到 地的寄生电容,约为 2~6 pF。这里推荐用户使用 12 pF 负载的晶体振荡器与 CMT2392F512 搭配使用。另外,晶体的 ppm 越低,对接收机性能越好

### 4.5 收发器内置低频振荡器(LPOSC)

CMT2392F512 射频系统集成了一个由 32 kHz 低功耗振荡器(LPOSC)驱动的睡眠计时器。当该功能使能时,该计时器周期性的将芯片从睡眠中唤醒。当芯片工作于周期运行模式时,睡眠时间可以配置从 62.5 us 至 8585740.288 s. 由于低功耗振荡器的频率会随着温度和电压的改变而漂移,它会在上电阶段自动校准,并且会被周期性的校准。这些校准会使得该振荡器的频率容差保持在±1%以内。

## 4.6 收发器内置低压检测

芯片设置了低电压检测的功能。每当芯片调谐到某个频率时,该检测就会进行一次。当芯片从 SLEEP/READY 状态跳转到 RFS/TFS/TX/RX 状态时都会进行频率调谐。检测结果可以通过 LBD\_DATA 寄存器读取。

## 4.7 接收机信号强度指示(RSSI)

RSSI 用于评估调谐的信道内的信号的强度,检测范围 -127 dBm 到 20 dBm。用户可以通过配置 RFPDK 里的 RSSI Detect Mode 来选择是实时输出 RSSI 值,还是在接收数据包的各个阶段锁存 RSSI 的值。

CMT2392F512 允许用户在 RFPDK 设置检测门限 RSSI Compare TH,此值与检测到的 RSSI 值进行对比,如果 RSSI 检测值大于门限就输出 1,否则输出 0。对比的结果可以输出到 RSSI VLD 中断,也可以用于辅助内部超低功耗(SLP)模式的运作。



图 4-7-1. RSSI 测量和对比电路结构

CMT2392F512 芯片所提供的 RSSI 可以满足用户一般情况下的定性分析需求,若需要定量分析,需要更精准的 RSSI 测量结果,用户需要在实际的方案中做生产校准.

## 4.8 相位跳变检测 (PJD)

PJD 是指 Phase Jump Detector,即相位跳变检测器。在芯片进行 2-FSK 解调的时候,可用于通过观察接收信号的跳变特性,来识别接收的是噪声还是有用信号。OOK 和 4-FSK 解调并不支持该功能。



图 4-8-1.接收信号跳变图

PJD 认为输入信号从 0 到 1 或者从 1 到 0 切换就是一次相位跳变,用户仅仅需要去配置 PJD\_WIN\_SEL<1:0>,来告诉 PJD 需要检测多少次信号跳变才能输出判断结果。如上图所示,一共接收了 8 个 symbol,但是跳变只出现了 6 次,因此跳变数并不能等同于 symbol 数量。只有在接收 preamble 时,跳变数才等同于 symbol 数。总的来说,PJD 跳变次数越多,判断结果越可靠;越少,就越快完成。如果接收的时间窗口很小,那么就需要将检测次数减少来满足窗口设置的要求。一般来说,跳变次数是 4 次就已经可以达到比较可靠的检测效果,即不会将噪声误判为有用信号,有用信号来的时候不会检测不到。

监测信号跳变,实质上就是监测信号是否符合预期的数据率。在监测跳变的同时, PJD 还会在内部自动监测信号的 Deviation

是否符合约定的有效信号的值,同时会判断 SNR 是否超过 7 dB。然后综合数据率,Deviation 和 SNR 的监测结果,如果确定接收到的是可靠的信号,那么就会输出 1;如果是噪声或者干扰信号,就会输出 0。这个结果可以通过配置输出到 RSSI VLD 中断,也可以输出到内部辅助超低功耗(SLP)接收模式的实现。在直通模式下,通过将 DOUT\_MUTE 寄存器设为 1,还可以利用 PJD来实现 FSK 解调输出静音。

PJD技术类似于传统的载波检测(CS)技术,但比CS更为可靠。当用户将RSSI监测和PJD技术结合起来,就能够非常准确地识别当前信道的空闲状态。

## 4.9 接收机数据率时钟恢复(CDR)

CDR 系统的基本任务是在接收数据的同时,恢复出与数据率同步的时钟信号,既在芯片内部用于解码,也可以输出到 GPIO 给用户用于采样数据。所以,CDR 的任务很简单也很重要,如果恢复出来的时钟频率跟实际传输的数据率有误差,就会在接收时造成数据采集错误,出现误码,以及解码出错。

CMT2392F512 接收机支持三种 CDR 系统,分别支持不同的应用需求:

- **COUNTING系统** 这个系统是针对数据率对得比较准的情况设计的,如果数据率是100%对准,可以连续接收无限个长 0都不会出错。
- TRACING系统 这个系统是针对数据率偏差比较大的情况设计的,它具有追踪功能,可以自动探测出TX发射过来的数据率,并同时快速地调整RX本地的数据率,尽量减小两者之间的误差。这个系统可以承受的范围可以大至15.6%,这是业界其它同类产品无法做到的。
- **MANCHESTER系统** 这个系统是有**COUNTER**系统变化出来的,基本特性是一样的,唯一的区别是,该系统是专门为了曼切斯特编解码而设计的,在**TX**数据率有突发变化的情况下,可以做特殊处理,能够正确识别突变的信号部分。

## 4.10 快速手动跳频

手动跳频的意思是,基于使用 RRPDK 配置得到的基础频点,例如 433.92 MHz,在应用过程当中,用 MCU 通过简单地设置 1 到 2 个寄存器,就可以快速地切换到另一个频点。在多信道的应用中,简化了用户不停切换新的频点的操作。

#### FREQ = 基础频点 + 1 kHz × FREQ\_SPACE < 7:0 >× FREQ\_CHANNEL\_MANU < 7:0 >

一般来说,用户可以先在上电初始化配置的阶段,将 FREQ\_SPACE<7:0>设置好,然后在应用中通过不停地改动 FREQ\_CHANNEL\_MANU<7:0>来切换频道即可。

### 4.11 收发器控制接口及工作模式

#### 4.11.1 收发器 SPI 接口时序

芯片是通过 4-线 SPI 口与外部进行通信的。SPI 默认是 4 线的,在上电后可配置成 3 线。低有效的 CSB 是用于访问寄存器的片选信号。SCLK 是串口时钟,最快速度可以到 10MHz。无论对于芯片本身,还是外部的 MCU,都是在 SCLK 的下降沿送出数据,在上升沿采集数据。SDI 用于数据输入,SDO 用于数据输出。在 3 线模式下,SDI 同时用于数据输入和输出,SDO 闲置。地址和数据部分都是从 MSB 开始传送。

当访问寄存器的时候,CSB 要拉低。然后首先发送一个 R/W 位,后面跟着 7 位的寄存器地址。控制器在拉低 CSB 之后,必须等待至少半个 SCLK 周期,才能开始发送 R/W 位。在控制器发送出最后一个 SCLK 的下降沿之后,必须等待至少半个 SCLK 周期,再把 CSB 拉高。

需要注意的是,对于下图的 4 线写寄存器操作,在 SDI 输入写数据的同时,SDO 会输出该寄存器当前的值(old register read data),MCU 可根据需要决定是否读取该值。



图4-11-1. 收发器SPI 读寄存器时序



图 4-11-2. 收发器 SPI 写寄存器时序



图 4-11-3. SPI (3线) 读寄存器时序

Rev 0.1 | 59/89 www.hoperf.cn



图 4-11-4. SPI (3线) 写寄存器时序

对于 3 线的读寄存器操作,MCU 和 CMT2392F512 都会在地址 0 和数据 7 之间产生切换 IO(SDIO)口的行为。此时 CMT2392F512 会将 IO 口从输入切换到输出,MCU 会将 IO 口从输出切换到输入。请注意中间虚线的位置,此时强烈建议 MCU 在送出 SCLK 的下降沿前,先将 IO 口切换为输入;CMT2392F512 在看到下降沿之后,才会将 IO 切换为输出。这就避免了两者 同时将 SDIO 设为输出导致电气冲突的情况。对于某些 MCU 来说,这样的情况可能会导致其复位或出现其它异常行为。

#### 4.11.2 收发器 FIFO 接口时序

收发器默认提供两个独立的 128-byte 的 FIFO,分别给 RX 和 TX 使用,两者互不相干。RX FIFO 用来在 RX 模式中存储接收数据,TX FIFO 用于 TX 模式中存储即将发射的数据。用户也可以将 FIFO\_MARGE\_EN 设成 1,那么两个 FIFO 就合成一个 256-byte 的 FIFO,在 TX 和 RX 下都可以使用,通过配置 FIFO\_RX\_TX\_SEL 来指示目前是用作 TX 还是 RX。如果没有使用合并,当 128 字节 RX FIFO 被填入时,用户可以同时为下一次发射填入 128 字节的 TX FIFO,以节省系统操作时间。

FIFO 可以通过 SPI 接口访问。用户可以通过设置 FIFO\_CLR\_TX/ FIFO\_CLR\_RX 位来清空 FIFO。并且,用户可以通过设置 FIFO\_RESTORE 来重复发射之前填入的数据,无需重新填入数据.

用户可以通过配置 PD\_FIFO 来控制 FIFO 是否在 SLEEP 状态下保存内容。PD\_FIFO = 0 指 FIFO 可以在 SLEEP 状态下保存内容,但会消耗 200 nA 左右的漏电电流。

在 MCU 需要访问 FIFO 的时候,首先要将配置一些寄存器,来设置好 FIFO 的读/写模式,以及其它工作模式。下图给出的是确定模式后的读写时序图。FIFO 的操作以写入 Page 0 的 0x7A 地址来触发,当 r/w 比特为 0 时,会进行写 FIFO 操作,当为 1 时,会进行读 FIFO 操作。

FIFO 的读写也可以使用 3 线的 SPI 来操作,当使用 3 线时,读数据的输出和写数据的输入,均是在 SDI 管脚上进行。当使用 4 线时,写数据从 SDI 输入,读数据从 SDO 输出。FIFO 的操作流程是,先访问 0x7A 地址的 FIFO 操作端口,其中包含的读写位决定后面是写数据还是读数据操作。之后是持续读或者写的数据阶段,由用户决定何时完成操作。



图 4-11-5. SPI (4线) 读取 FIFO 时序



图 4-11-6. SPI (4线) 写入 FIFO 时序



图 4-11-7. SPI (3线) 读取 FIFO 时序



图 4-11-8. SPI (3线) 写入 FIFO 时序

收发器提供了丰富的与 FIFO 相关的中断源,作为芯片高效的运作的辅助手段,其中 Rx 和 Tx 相关的 FIFO 中断时序如下图 所示。



www.hoperf.cn

## 

#### 图 4-11-9. 收发器 RX FIFO 中断时序示意图

图 4-11-10. 收发器 TX FIFO 中断时序示意图

### 4.11.3 收发器工作状态、时序及功耗

#### ● 启动时序

芯片在 VDD 接通后,等待约 1ms 的时间后 POR 会释放,但芯片会停留在 IDLE 状态,不做任何动作。用户发送 power\_up 命令后,芯片就会开始上电流程,做各个模块的校正。芯片完成校正后会停留在 SLEEP。在任何时候,只要进行复位(包括 POR,硬复位,和软复位),芯片会回到 IDLE 状态,等待用户重新发送 power\_up 命令。



图 4-11-11.上电时序

当校准完成后芯片进入 SLEEP 模式,从这时开始,控制器可以通过设置寄存器 CHIP\_MODE\_SWT<7:0>将芯片切换至不同的运行状态。

## ● 收发器工作状态

收发器一共有7种工作状态: IDLE, SLEEP, STBY, RFS, RX, TFS 和 TX, 如下表所列:

| 状态    | 二进制码 | 切换命令     | 开启模块                                        | 可选择开启模块                  |
|-------|------|----------|---------------------------------------------|--------------------------|
| IDLE  | 0x00 | soft_rst | SPI, POR                                    | 无                        |
| SLEEP | 0x81 | go_sleep | SPI, POR                                    | LFOSC, FIFO, Sleep Timer |
| READY | 0x82 | go_ready | SPI, POR, XTAL, FIFO                        | 无                        |
| RFS   | 0x84 | go_rfs   | SPI, POR, XTAL, PLL, FIFO                   | 无                        |
| TFS   | 0x88 | go_tfs   | SPI, POR, XTAL, PLL, FIFO                   | 无                        |
| RX    | 0x90 | go_rx    | SPI, POR, XTAL, PLL,<br>LNA+MIXER+ADC, FIFO | RX Timer                 |
| TX    | 0xA0 | go_tx    | SPI, POR, XTAL, PLL, PA, FIFO               | 无                        |

表 4-11-1. 收发器状态和模块开启表

下列表格列出了状态切换所需要的时间,表格中左边列出的为起始状态:

表 4-11-2. 收发器状态和状态切换时间表

|       | 目标状态  |        |        |        |        |        |  |
|-------|-------|--------|--------|--------|--------|--------|--|
| 起始状态  | SLEEP | READY  | RFS    | RX     | TFS    | TX     |  |
| SLEEP |       | 660 us | 770 us | 820 us | 770 us | 820 us |  |
| READY | 立即    |        | 110 us | 160 us | 110 us | 160 us |  |
| RFS   | 立即    | 立即     |        | 20 us  | 不可切换   | 不可切换   |  |
| RX    | 立即    | 立即     | 立即     |        | 不可切换   | 160 us |  |
| TFS   | 立即    | 立即     | 不可切换   | 不可切换   |        | 20 us  |  |
| TX    | 立即    | 立即     | 不可切换   | 160 us | 立即     |        |  |

#### 备注:

- 在 Direct 模式下,如芯片正在发射,收到切换命令会立即退出 TX 状态。
- 在 Packet 模式下,如芯片正在发射,必须完成了当前发射才能退出 TX 状态。

下面是状态切换图和状态标号:



#### ➤ SLEEP 状态

在 SLEEP 下芯片的功耗是最低的,几乎所有的模块都关闭了。SPI 是开启的,配置区和控制区 1 的寄存器可以被访问,FIFO 之前被填入的内容,也会保持不变,但是 FIFO 不能被操作。如果用户打开了定时唤醒的功能,那么 LFOSC 和睡眠计数器就会开启并工作。从 IDLE 切换到 SLEEP 所需要的时间就是上面介绍的上电流程时间。从其余状态切换到 SLEEP 都会立即完成。

## ➤ STBY 状态

在 STBY 下,晶体开启了,数字电路的 LDO 也会开启,电流会稍微增加,FIFO 可以被操作。用户可以选择是否输出 CLKO

(系统时钟)到 GPIOn 引脚上。由于晶体以及开启,所以相比起 SLEEP,从 STBY 切换到发射或者接收所需要的时间都会比较短。从 SLEEP 切换到 STBY 需要等待晶体开启和稳定的时间后才能完成。从其他状态切换到 STBY 会立即完成。

#### ➤ RFS 状态

RFS 是切换到 RX 之前的一个过渡状态,除了接收机的 RF 模块是关闭之外,其它模块都开启了,电流会比 STBY 大。由于在 RFS 的时候,PLL 已经锁定在 RX 的频点了,所以不能切换到 TX。从 STBY 切换到 RFS 大概需要 350 us 的 PLL 校正和稳定时间,从 SLEEP 切换到 RFS 就需要加上晶体启动和稳定的时间,从其它状态切换到 RFS 会立即完成。

#### ➤ TFS 状态

TFS 是切换到 TX 之前的一个过渡状态,除了发射机的 RF 模块是关闭之外,其它模块都开启了,电流会比 STBY 大。由于在 TFS 的时候,PLL 已经锁定在 TX 的频点了,所以不能切换到 RX。从 STBY 切换到 TFS 大概需要 350 us 的 PLL 校正和稳定时间,从 SLEEP 切换到 TFS 就需要加上晶体启动和稳定的时间,从其它状态切换到 TFS 会立即完成。

#### ► RX 状态

在RX所有关于接收机的模块都会打开。从RFS 切换到RX只需要 20 us。从STBY 切换到RX需要加上 350 us 的PLL 校正和稳定时间。从SLEEP 切换到RX需要加上晶体启动和稳定的时间。在TX可以通过发送 go\_switch 命令来快速切换到RX,无论TX和RX设置的频点是否相同,都需要等待 350 us 的PLL 重新校正和稳定时间才能切换成功。

#### ➤ TX 状态

在 TX 所有关于发射机的模块都会打开。从 TFS 切换到 TX 只需要 20 us。从 STBY 切换到 TX 需要加上 350 us 的 PLL 校正 和稳定时间。从 SLEEP 切换到 TX 需要加上晶体启动和稳定的时间。在 RX 可以通过发送 go\_switch 命令来快速切换到 TX,无论 RX 和 TX 设置的频点是否相同,都需要等待 350 us 的 PLL 重新校正和稳定时间才能切换成功。

#### 4.11.4 收发器 GPIO 功能和中断映射

CMT2392F512 有 7 个 GPIO (GPIO0~GPIO5 和 NIRQ),每个 GPIO 都可以配置成不同的输入或者输出;CMT2392F512 有 3 个中断口(INT1、INT2、INT3),可以配置到不同的 GPIO 输出。

管脚号 名字 I/O 功能 GPIO0 48 10 可配置为: DOUT, INT1, INT2, INT3, DCLK, TRX\_SWT GPIO1 可配置为: DCLK, INT1, INT2, DOUT, TRX SWT 47 10 12 GPIO2 10 可配置为: INT1, INT2, INT3, DCLK, DOUT, ANTD1 13 GPIO3 IO 可配置为: INT1, INT2, DCLK, DOUT, DIN, ANTD2 7 GPIO4 IO 可配置为: DOUT, INT1, INT2, DCLK, DIN, CLKO, LFCLKO 8 GPIO5 Ю 可配置为: RSTn, INT1, INT2, DOUT, DCLK **NIRQ** 可配置为: INT1, INT2, DCLK, DOUT, DIN, TCXO

表 4-11-3. 收发器 GPIO 功能

下面给出中断映射表, INT1 和 INT2 的映射是一样的, 下面以 INT1 为例说明。

表 4-11-4. 收发器中断映射表

| 名称       | INT1_SEL | 描述                           | 清除方式        |
|----------|----------|------------------------------|-------------|
| INT_MIX  | 000000   | 组合中断,下面任何一个中断有效,INT_MIX 就会有效 | Auto/By MCU |
| ANT_LOCK | 000001   | 天线分集功能运行后天线完成锁定中断            | By MCU      |

| 名称              | INT1_SEL | 描述                                                                                                                        | 清除方式   |
|-----------------|----------|---------------------------------------------------------------------------------------------------------------------------|--------|
| RSSI_PJD_VALID  | 000010   | RSSI 和(或)PJD 的组合有效中断                                                                                                      | Auto   |
| PREAM_PASS      | 000011   | 指示成功收到 Preamble 的中断                                                                                                       | By MCU |
| SYNC_PASS       | 000100   | 指示成功收到 Sync Word 的中断                                                                                                      | By MCU |
| ADDR_PASS       | 000101   | 指示成功收到 Addr 的中断                                                                                                           | By MCU |
| CRC_PASS        | 000110   | 指示成功收到并通过 CRC 校验的中断                                                                                                       | By MCU |
| PKT_OK          | 000111   | 指示完整收到一个数据包,且数据包正确的中断                                                                                                     | By MCU |
| PKT_DONE        | 001000   | 指示当前的数据包已经接收完成,会有下面 4 种情况: 1.完整地接收到整个数据包,且数据包正确 2.曼切斯特解码错误,解码电路自动重启 3. NODE ID 接收错误,解码电路自动重启 4.发现信号冲突,解码电路不自动重启,等待 MCU 处理 | Ву МСИ |
| SLEEP_TMO       | 001001   | 指示 SLEEP 计数器超时的中断                                                                                                         | By MCU |
| RX_TMO          | 001010   | 指示 RX 计数器超时的中断                                                                                                            | By MCU |
| RX_FIFO_NMTY    | 001011   | 指示 RX FIFO 非空的中断                                                                                                          | Auto   |
| RX_FIFO_TH      | 001100   | 指示 RX FIFO 未读内容超过 FIFO TH 的中断                                                                                             | Auto   |
| RX_FIFO_FULL    | 001101   | 指示 RX FIFO 填满的中断                                                                                                          | Auto   |
| RX_FIFO_WBYTE   | 001110   | 指示 RX FIFO 每写入一个 BYTE 的中断,是脉冲                                                                                             | Auto   |
| RX_FIFO_OVF     | 001111   | 指示 RX FIFO 溢出的中断                                                                                                          | Auto   |
| TX_DONE         | 010000   | 指示 TX 完成的中断                                                                                                               | By MCU |
| TX_FIFO_NMTY    | 010001   | 指示 TX FIFO 非空的中断                                                                                                          | Auto   |
| TX_FIFO_TH      | 010010   | 指示 TX FIFO 未读内容超过 FIFO TH 的中断                                                                                             | Auto   |
| TX_FIFO_FULL    | 010011   | 指示 TX FIFO 满的中断                                                                                                           | Auto   |
| STATE_IS_READY  | 010100   | 指示当前状态是 READY 的中断                                                                                                         | Auto   |
| STATE_IS_FS     | 010101   | 指示当前状态是 RFS 或 TFS 的中断                                                                                                     | Auto   |
| STATE_IS_RX     | 010110   | 指示当前状态是 RX 的中断                                                                                                            | Auto   |
| STATE_IS_TX     | 010111   | 指示当前状态是 TX 的中断                                                                                                            | Auto   |
| LBD_STATUS      | 011000   | 指示低电压检测有效(VDD 低于设置的 TH)的中断                                                                                                | By MCU |
| API_CMD_FAILED  | 011001   | API 命令执行错误中断                                                                                                              | By MCU |
| API_DONE        | 011010   | API 命令完成指示中断                                                                                                              | By MCU |
| TX_DC_DONE      | 011011   | Duty Cycle 发射模式运行完成中断                                                                                                     | By MCU |
| ACK_RECV_FAILED | 011100   | ACK 接收失败中断                                                                                                                | By MCU |
| TX_RESEND_DONE  | 011111   | 重复发射运行完成中断                                                                                                                | By MCU |
| NACK_RECV       | 011110   | 接收到 NACK 的指示中断                                                                                                            | By MCU |
| SEQ_MATCH       | 011111   | 序列号匹配成功中断                                                                                                                 | By MCU |
| CSMA_DONE       | 100000   | CSMA 运行完成中断                                                                                                               | By MCU |
| CCA_STATUS      | 100001   | 信道监听状态中断                                                                                                                  | By MCU |

中断默认 1 有效,但可通过将 INT\_POLAR 寄存器比特设置为 1,使所有中断都变为 0 有效。下面还是以 INT1 为例,提供两个不同性质的中断源的控制和选择图。对于控制和映射来说,INT1 和 INT2 是相同的,可映射到任意一个 GPIO。INT3 的来源只有 INT\_MIX,只能映射到 GPIO0 和 GPIO2。在使用时,用户可以选择使用 INT\_MIX 来将所有中断源都映射到中断口上,通过查询中断标志来识别是哪一个中断生效;或者可以直接将某一个中断源映射到中断口上。



图 4-11-13. CMT2392F512 INT1 中断映射图

## 5 控制器功能简介

## 5.1 存储器

CMT2392F512包含嵌入式加密闪存(Flash)存储器、嵌入式SRAM,下图5-1-1 为存储器地址映射图。



图 5-1-1.存储器映射图

#### 5.1.1 嵌入式闪存存储器

片内集成 256K 到 512K 字节嵌入式闪存(FLASH),用于存放程序和数据,页面大小 2K byte,支持页擦除、字写、字读、半字读、字节读操作。支持存储加密保护,写入自动加密、读出自动解密(包括程序执行操作)。支持用户分区管理,最多可分为3个用户分区,不同用户之间不可相互访问数据(仅可执行代码)。

### 5.1.2 嵌入式 SRAM

片内集成多达 144K 字节的内置 SRAM,分为 SRAM 和 R-SRAM,其中 SRAM1 最大为 16K 字节,SRAM2 为 8K 字节。在 STOP2 状态下 SRAM1 和 SRAM2 均可选保持数据、STANDBY 低功耗模式下仅 SRAM2 可选保持数据。

## 5.1.3 嵌套的向量式中断控制器(NVIC)

内置嵌套的向量式中断控制器,能够处理多达 86 个可屏蔽中断通道(不包括 16 个 Cortex™-M4F 的中断线) 和 16 个优先级。

- ◆ 紧耦合的NVIC能够达到低延迟的中断响应处理
- ◆ 中断向量入口地址直接进入内核
- ◆ 紧耦合的NVIC接口
- ◆ 允许中断的早期处理
- ◆ 处理晚到的较高优先级中断
- ◆ 支持中断尾部链接功能
- ◆ 自动保存处理器状态
- ◆ 中断返回时自动恢复,无需额外指令开销

该模块以最小的中断延迟提供灵活的中断管理功能。

### 5.2 扩展中断/事件控制器(EXTI)

外部中断/事件控制器包含 22 个边沿检测器,用于产生中断/事件请求。每个中断线都可以独立地配置它的触发事件(上升沿或下降沿或双边沿),并能够单独地被屏蔽;有一个挂起寄存器维持所有中断请求的状态。EXTI 可以检测到脉冲宽度小于内部 APB2 的时钟周期。多达 97 个通用 I/O 口连接到 16 个外部中断线。

### 5.3 时钟系统

器件提供多种时钟供用户选择,包括内部高速 RC 振荡器 HSI (8MHz),内部低速时钟 LSI (40KHz),外部高速时钟 HSE (4MHz~32MHz),外部低速时钟 LSE (32.768KHz),PLL。

复位时内部 MSI 时钟被设置为默认的 CPU 时钟,随后用户可以选择外部具有失效监控功能的 HSE 时钟;当检测到外部时钟失效时,它将被隔离,系统将自动地切换到 HSI,如果使能了中断,软件可以接收到相应的中断。同样,在需要时可以采取对PLL 时钟完全的中断管理(如当一个间接使用的外部振荡器失效时)。

多个预分频器用于配置 AHB 的频率、高速 APB(APB2)和低速 APB(APB1)区域。AHB 的最高频率是 144 MHz,APB2 的最高频率是 72MHz,APB1 的最高频率为 36MHz。

www.hoperf.cn



图 5-3-1. 时钟树

## 5.4 启动模式

在启动时,可以通过 BOOT0/1 引脚和可以选择启动模式中的一种:

- 从程序闪存存储器(FLASH Memory)启动
- 从系统存储器(System Memory)启动
- 从内部 SRAM 启动

启动加载程序(Bootloader)存放于系统存储器中,可以通过 USART1 和 USB 接口对闪存进行编程。

## 5.5 供电方案

- V<sub>DD</sub> = 1.8~3.6V: V<sub>DD</sub> 引脚为 I/O 引脚和内部调压器供电。
- V<sub>SSA</sub>, V<sub>DDA</sub> = 1.8~3.6V: 为 ADC、DAC、OPAMP、COMP、TSC 提供供电。V<sub>DDA</sub> 和 V<sub>SSA</sub> 必须分别连接到 V<sub>DD</sub> 和 V<sub>SS</sub>。

#### 5.6 可编程电压监测器

器件内部集成了上电复位(POR)和掉电复位(PDR)电路,这部分电路始终处于工作状态,保证系统在供电超过 1.8V 时工作; 当 VDD 低于设定的阀值(VPOR/PDR)时,置器件于复位状态,而不必使用外部复位电路。器件中还有一个可编程电压监测器 (PVD),它监视 VDD/VDDA 供电并与阀值 VPVD 比较,当 VDD 低于或高于阀值 VPVD 时将产生中断,中断处理程序可以发出警告信息。PVD 功能需要通过程序开启。

## 5.7 电压调压器

调压器有三个操作模式: 主模式(MR)、低功耗模式(LPR)和关断模式

- 主模式(MR)用于正常的运行操作
- 低功耗模式(LPR)用于 CPU 的 STOP2、STANDBY 模式:调压器的输出为高阻状态,内核电路的供电切断,调压器处于零消耗状态(但寄存器和 SRAM 的内容将丢失)
- 关断模式用于 CPU 的 STOP2、STANDBY 模式:调压器的输出为高阻状态,内核电路的供电切断,调压器处于零消耗状态(但寄存器和 SRAM 的内容将丢失)

该调压器在复位后始终处于工作状态,在待机模式下关闭并处于高阻输出状态。

## 5.8 低功耗模式

芯片支持五种低功耗模式。

■ SLEEP 模式

在 SLEEP 模式下,只有 CPU 停止,所有外设处于工作状态并可在发生中断/事件时唤醒 CPU。

■ STOP0 模式

STOP0 模式基于 Cortex -M4F 深度睡眠模式,在保持 SRAM 和寄存器内容不丢失的情况下,STOP0 模式可以达到较低的电能消耗。在 STOP0 模式下,主电源域的时钟停止,PLL、HSI 的 RC 振荡器和 HSE 晶体振荡器被关闭,主调压器 MR 可以被置于普通模式或低功耗模式。

唤醒:可以通过任意一个配置成 EXTI 的信号把微控制器从 STOP0 模式中唤醒, EXTI 信号可以是外部 16 个 EXTI 信号(I/O 相关)、PVD 的输出、RTC 唤醒、RTC 闹钟、触控唤醒、ETH MAC 来自 ETH PHY 的唤醒或 USB 的唤醒信号。

■ STOP2 模式

STOP2 模式基于 Cortex -M4F 深度睡眠模式,所有的核心数字逻辑区域电源全部关闭。主电压调节器(MR)关闭,HSE/HSI/PLL 关闭。CPU 寄存器保持,LSE/LSI 可配置工作,所有 GPIO 保持,外设 I/O 复用功能不保持。16K 字节 R-SRAM 保持,其他的 SRAM 和寄存器数据都将丢失。84 字节备份寄存器保持。

唤醒:可以通过任一配置成 EXTI 的信号把微控制器从 STOP2 模式中唤醒, EXTI 信号可以是外部 16 个 EXTI 信号(I/O 相关)、PVD 的输出、RTC 唤醒、RTC 闹钟、触控唤醒。

■ STANDBY 模式

在 STANDBY 待机模式下可以达到较低的电流消耗状态。内部的电压调压器被关闭,PLL、HSI 的 RC 振荡器和 HSE 晶体振荡器也被关闭;进入 STANDBY 模式后,寄存器的内容将丢失,但后备寄存器的内容仍然保留,R- SRAM 可保持,待机电路仍工作。

NRST 上的外部复位信号、IWDG 复位、WKUP 引脚上的一个上升边沿、RTC 唤醒或 RTC 的闹钟可以把微控制器从 STANDBY 模式唤醒。

■ VBAT 模式

在任何时候,只要 VDD 掉电时,都将自动进入 VBAT 模式。在 VBAT 模式下,除了 NRST、PA0-WKUP、PC13\_TAMPER、PC14、PC15 之外,大多数 I/O 引脚处于高阻状态。

注: 在进入停机或待机模式时,RTC、IWDG 和对应的时钟可以不被停止。

## 5.9 直接存储器存取(DMA)

器件集成 2 个灵活的通用 DMA 控制器,每个 DMA 控制器支持 8 个通道,可以管理存储器到存储器、外设到存储器和存储器到外设的数据传输; 2 个 DMA 控制器支持环形缓冲区的管理,避免了控制器传输到达缓冲区结尾时所产生的中断。

每个通道都有专门的硬件 DMA 请求逻辑,同时可以由软件触发每个通道。可通过软件单独设置每个通道的传输的长度、传输的源地址和目标地址。

DMA 可以用于主要的外设: SPI、I<sup>2</sup>C、USART,通用、基本和高级控制定时器 TIMx,DAC、I<sup>2</sup>S、SDIO、ADC、DVP。 注: 此芯片中,以太网(ETH)模块拥有一个专用的 DMA 控制器用于数据高效传输。

## 5.10 实时时钟(RTC)

RTC 是一组连续运行的计数器,内置日历时钟模块,可提供万年历功能,还具有闹钟中断和周期性中断(最短 2 个时钟周期)功能。RTC 可通过 VDD 或 VBAT 引脚供电,在 VDD 有效时选择 VDD 供电,否则由 VBAT 引脚供电,由硬件自动选择并切换。RTC 不会被系统或电源复位源复位,当从 STANDBY 模式唤醒时,也不会被复位。

RTC 的驱动时钟可以选择为 32.768KHz 外部晶体振荡器、内部低功耗 40KHz RC 振荡器、或者高速的外部时钟经 128 分频任意一个时钟源。对于计时精度要求非常高的应用场景,建议使用外部 32.768KHz 时钟作为时钟源,同时为补偿天然晶体的时钟偏差,可以通过输出一个 512Hz 的信号对 RTC 的时钟进行校准。RTC 有一个 22 位的预分频器用于时基时钟,默认情况下时钟为 32.768kHz 时,它将产生一个 1 秒长的时间基准。另外 RTC 可以用来触发低功耗状态下唤醒,以及定时唤醒 TSC 模块工作。

## 5.11 定时器和看门狗

最多 2 个高级控制定时器、4 个普通定时器和 2 个基本定时器,以及 2 个看门狗定时器和 1 个 系统嘀嗒定时器。 下表比较了高级控制定时器、普通定时器和基本定时器的功能:

| 定时器                          | 计数器分辩率 | 计数器类型 | 预分频系数              | 产生DMA请求 | 捕获/比较通道 | 互补输出 |
|------------------------------|--------|-------|--------------------|---------|---------|------|
| TIM1<br>TIM8                 | 16位    |       | 1~65536之间的任意<br>整数 | 可以      | 4       | 有    |
| TIM2<br>TIM3<br>TIM4<br>TIM5 | 16位    |       | 1~65536之间的任意<br>整数 | 可以      | 4       | 没有   |
| TIM6<br>TIM7                 | 16位    | 向上    | 1~65536之间的任意<br>整数 | 可以      | 0       | 没有   |

表 5-11-1. 定时器功能比较

## 5.11.1 基本定时器 TIM6 和 TIM7

2 个独立的基本定时器(TIM6/TIM7),每个定时器包含一个 16 位自动装载计数器,由各自的可编程预分频器进行驱动。可以为通用定时器提供时间基准,特别地可以为数模转换器(DAC)提供时钟,它们在芯片内部直接连接到 DAC 并通过触发输出直接驱动 DAC。

基本定时器的主要功能如下:

- ◆ 16 位自动重装载累加计数器;
- ◆ 16 位可编程(可实时修改)预分频器,用于对输入的时钟按系数为 1~65536 之间的任意数值分频;
- ◆ 触发 DAC 的同步电路;
- ◆ 在更新事件(计数器溢出)时产生中断/DMA 请求

## 5.11.2 通用定时器 TIMx

内置了 4 个可同步运行的通用定时器(TIM2、TIM3、TIM4 和 TIM5)。这 4 个定时器都是完全独立的,每个定时器都有一个 16 位的自动加载递加/递减计数器、一个 16 位的预分频器和 4 个独立的通道,每个通道都可用于输入捕获(用于测量脉冲宽度)、输出比较、PWM 和单脉冲模式输出,在最大的封装配置中可提供最多 16 个输入捕获、输出比较或 PWM 通道。

通用定时器的主要功能包括:

- ◆ 16 位向上、向下、向上/向下自动装载计数器;
- ◆ 16 位可编程(可以实时修改)预分频器, 计数器时钟频率的分频系数为 1~65536 之间的任意数值;
- ◆ 4个独立通道:
  - 输入捕获;
  - 输出比较;
  - PWM 生成(边缘或中间对齐模式);
  - 单脉冲模式输出;
- ◆ 使用外部信号控制定时器和定时器互连的同步电路;
- ◆ 如下事件发生时产生中断/DMA:
  - 更新: 计数器向上溢出/向下溢出, 计数器初始化(通过软件或者内部/外部触发);
  - 触发事件(计数器启动、停止、初始化或者由内部/外部触发计数);
  - 输入捕获;
  - 输出比较:
- ◆ 支持针对定位的增量(正交)编码器和霍尔传感器电路;
- ◆ 触发输入作为外部时钟或者按周期的电流管理

它们还能通过定时器链接功能与高级控制定时器共同工作,提供同步或事件链接功能。在调试模式下,计数器可以被冻结。 任一通用定时器都能用于产生 PWM 输出。每个定时器都有独立的 DMA 请求机制。

#### 5.11.3 低功耗定时器 LPTIM

LPTIM 是一个 16 位定时器,可以在除 STANDBY 模式之外的所有电源模式下运行,时钟源可来自于 LSE、LSI、内部高速时钟或者外部时钟。LPTIM 不仅可以实现基本的定时计数、输入捕获功能外,还可以用作脉冲计数器,支持单脉冲或双正交或非正交脉冲的计数功能。同时 LPTIM 可以从 STOP2 低功耗模式运行并唤醒系统。

低功耗定时器的主要功能包括:

- ◆ 16 位向上自动装载计数器;
- ◆ 3 比特预分频器, 8 种分频因子(1、2、4、8、16、32、64、128);
- ◆ 丰富的时钟源:
  - 内部时钟源: LSE, LSI, HSI, COMP1\_OUT, 或者 APB 时钟
  - 通过 LPTIM 输入的外部时钟源(工作时无 LP 振荡器运行,用于脉冲计数器应用);
- ◆ 16 位 ARR 自动装载寄存器;
- ◆ 16 位比较器寄存器;
- ◆ 连续或者单触发模式;
- ◆ 软硬件输入触发
- ◆ 可编程的数字防抖滤波器;
- ◆ 可配置输出(方波,PWM);
- ◆ 编码器模式
- ◆ 脉冲计数模式,支持单脉冲计数、双脉冲计数(正交和非正交)

#### 5.11.4 高级控制定时器 (TIM1 和 TIM8)

两个独立的高级定时器(TIM1/TIM8),每个定时器通过可编程预分频器驱动的 16 位自动装载计数器构成。支持多种功能,包含测量输入信号的脉冲宽度(输入捕获),或者产生输出波形(输出比较、PWM、嵌入死区时间的互补 PWM 输出等)。 使用定时器预分频器和 RCC 时钟控制预分频器,可以实现脉冲宽度和波形周期从几个微秒到几个毫秒的调节。每个定时器都是完全独立的,没有互相共享任何资源。

高级定时器的主要功能包括:

- ◆ 16 位向上、向下、向上/下自动装载计数器;
- ◆ 16 位可编程(可以实时修改)预分频器, 计数器时钟频率的分频系数为 1~65536 之间的任意数值;
- ◆ 支持最高 144MHz 作为定时器输入时钟;
- ◆ 多达6个独立通道:
  - 输入捕获;
  - 输出比较;
  - PWM 生成(边缘或中间对齐模式);
  - 单脉冲模式输出;
- ◆ PWM 触发 ADC 采样:
- ◆ 触发时间点在 PWM 整个周期内可固件配置。
- ◆ 死区时间可编程的互补输出;
- ◆ 使用外部信号控制定时器和定时器互联的同步电路;
- ◆ 允许在指定数目的计数器周期之后更新定时器寄存器的重复计数器;
- ◆ Break 输入信号可以将定时器输出信号置于复位状态或者一个已知状态;
- ◆ 如下事件发生时产生中断/DMA:
  - 更新 (计数器向上溢出/向下溢出,计数器初始化(通过软件或者内部/外部触发);
  - 触发事件(计数器启动、停止、初始化或者由内部/外部触发计数);
  - 输入捕获;
  - 输出比较;

- Break 信号输入;
- ◆ 支持针对定位的增量(正交)编码器和霍尔传感器电路;
- ◆ 触发输入作为外部时钟或者按周期的电流管理

在调试模式下,计数器可以被冻结,同时 PWM 输出被禁止,从而切断由这些输出所控制的开关。很多功能都与标准的 TIM 定时器相同,内部结构也相同,因此高级控制定时器可以通过定时器链接功能与 TIM 定时器协同操作,提供同步或事件链接功能。

## 5.11.5 系统时基定时器 (Systick)

这个定时器是专用于实时操作系统,也可当成一个标准的递减计数器。

它具有下述特性:

- ◆ 24位的递减计数器
- ◆ 自动重加载功能
- ◆ 当计数器为0时能产生一个可屏蔽系统中断
- ◆ 可编程时钟源

#### 5.11.6 看门狗定时器(WDG)

支持两个看门狗,独立看门狗(IWDG)和窗口看门狗(WWDG)。两个看门狗提供了更高的安全性、时间的精确性和使用的灵活性。

#### ◆ 独立看门狗 (IWDG)

独立看门狗是基于一个 12 位的递减计数器和一个 8 位的预分频器,由独立的的低速 RC 振荡器驱动,即使主时钟发生故障它也仍然有效,可工作在 STOP0 模式、STOP2 模式和 STANDBY 模式。IWDG 一旦被激活,如果不在设定的时间内喂狗(清除看门狗计数器),则在计数器计数至 0x000 时产生复位,它可以用于在应用程序发生问题时复位整个系统,或作为一个自由定时器为应用程序提供超时管理。通过选项字节可以配置成是软件或硬件启动看门狗。复位和低功耗唤醒可配。

#### ◆ 窗口看门狗(WWDG)

窗口看门狗通常被用来监测,由外部干扰或不可预见的逻辑条件造成的应用程序背离正常的运行序列而产生的软件故障。除非递减计数器的值在 T6 位变成 0 前被刷新,看门狗电路在达到预置的时间周期时,会产生一个 MCU 复位。在递减计数器达到窗口寄存器数值之前,如果 7 位的递减计数器数值(在控制寄存器中)被刷新,那么也将产生一个 MCU 复位。这表明递减计数器需要在一个有限的时间窗口中被刷新。

主要特点:

- ◆ WWDG 由 APB1 时钟分频后得到的时钟驱动;
- ◆ 可编程的自由运行递减计数器;
- ◆ 条件复位:
  - 当递减计数器的值小于 0x40, (若看门狗被启动)则产生复位;
  - 当递减计数器在窗口外被重新装载,(若看门狗被启动)则产生复位;
- 如果启动了看门狗并且允许中断,当递减计数器等于 0x40 时产生早期唤醒中断 (EWI),它可以被用于重装载计数器以避免 WWDG 复位。

## 5.12 I<sup>2</sup>C 总线接口

多达 4 个独立的 I<sup>2</sup>C 总线接口,它提供多主机功能,控制所有 I2C 总线特定的时序、协议、仲裁和定时。支持多种通信速率模式(最高支持 1MHz),支持 DMA 操作,同时与 SMBus 2.0 兼容。 I2C 模块有多种用途,包括 CRC 码的生成和校验、SMBus(系统管理总线—System Management Bus)和 PMBus(电源管理总线—Power Management Bus)。

I<sup>2</sup>C 接口的主要功能描述如下:

- ◆ 多主机功能:该模块既可做主设备也可做从设备;
- ◆ I<sup>2</sup>C 主设备功能:
  - 产生时钟;
  - 产生起始和停止信号;
- ◆ I<sup>2</sup>C 从设备功能:
  - 可编程的地址检测;
  - I<sup>2</sup>C 接口支持 7 位或 10 位寻址, 7 位从模式时支持双从地址响应能力;
  - 停止位检测;
- ◆ 产生和检测 7 位/10 位地址和广播呼叫;
- ◆ 支持不同的通讯速度;
  - 标准速度(高达 100kHz);
  - 快速 (高达 400kHz);
  - 快速+(高达 1MHz);
- ◆ 状态标志:
  - 发送器/接收器模式标志;
  - 字节发送结束标志;
  - I2C 总线忙标志;
- ◆ 错误标志:
  - 主模式时的仲裁丢失;
  - 地址/数据传输后的应答(ACK)错误;
  - 检测到错位的起始或停止条件;
  - 禁止拉长时钟功能时的上溢或下溢;
- ◆ 2个中断向量:
  - 1个中断用于地址/数据通讯成功;
  - 1个中断用于错误;
- ◆ 可选的拉长时钟功能
- ◆ 具单字节缓存器的 DMA;
- ◆ 可配置的 PEC(信息包错误检测)的产生或校验
  - 发送模式中 PEC 值可以作为最后一个字节传输
  - 用于最后一个接收字节的 PEC 错误校验
- ◆ 兼容 SMBus 2.0
  - 25 ms 时钟低超时延时
  - 10 ms 主设备累积时钟低扩展时间

- 25 ms 从设备累积时钟低扩展时间
- 带 ACK 控制的硬件 PEC 产生/校验
- 支持地址分辨协议(ARP)
- ◆ 兼容 SMBus

## 5.13 通用同步/异步收发器(USART)

CMT2392F512 集成了最多 7 个串行收发接口,包括 3 个通用同步/异步收发器(USART1、USART2 和 USART3)和 4 个通用异步收发器(UART4、UART5、UART6、UART7)。这 7 个接口提供同/异步通信、支持 IrDA SIR ENDEC 传输编解码、多处理器通信模式、单线半双工通信模式和 LIN 主/从功能。

USART1/ UART6/UART7 接口通信速率可达 4.5Mbit/秒, 其它接口的通信速率可达 2.25Mbit/秒。

USART1、USART2 和 USART3 接口具有硬件的 CTS 和 RTS 信号管理、兼容 ISO7816 的智能卡模式和类 SPI 通信模式, 所有接口都可以使用 DMA 操作。

#### USART 主要特性如下:

- ◆ 全双工的,异步通信;
- ◆ NRZ 标准格式;
- ◆ 分数波特率发生器系统,波特率可编程,用于发送和接收,最高达 4.5Mbits/s
- ◆ 可编程数据字长度(8位或9位)
- ◆ 可配置的停止位,支持1或2个停止位;
- ◆ LIN 主发送同步断开符的能力以及 LIN 从检测断开符的能力, 当 USART 硬件配置成 LIN 时, 生成 13 位断开符, 检测 10/11 位断开符
- ◆ 输出发送时钟用于步传输;
- ◆ IRDA SIR 编码器解码器,在正常模式下支持 3/16 位的持续时间;
- ◆ 智能卡模拟功能;
  - 智能卡接口支持 ISO7816-3 标准里定义的异步智能卡协议;
  - 智能卡用到的 0.5 和 1.5 个停止位;
- ◆ 单线半双工通信;
- ◆ 可配置的使用 DMA 的多缓冲器通信,在 SRAM 里利用集中式 DMA 缓冲接收/发送字节;
- ◆ 独立的的发送器和接收器使能位;
- ◆ 检测标志
  - 接收缓冲器满
  - 发送缓冲器空
  - 传输结束标志
- ◆ 校验控制
  - 发送校验位
  - 对接收数据进行校验
- ◆ 四个错误检测标志;
  - 溢出错误
  - 噪音错误
  - 帧错误

- 校验错误
- ◆ 10 个带标志的 USART 中断源
  - CTS 改变
  - LIN 断开符检测
  - 发送数据寄存器空
  - 发送完成
  - 接收数据寄存器满
  - 检测到总线为空闲
  - 溢出错误
  - 帧错误
  - 噪音错误
  - 校验错误
- ◆ 多处理器通信,如果地址不匹配,则进入静默模式;
- ◆ 从静默模式中唤醒(通过空闲总线检测或地址标志检测)
- ◆ 两种唤醒接收器的方式: 地址位(MSB,第9位),总线空闲
- ◆ 模式配置:

| USART modes | USART1 | USART2 | USART3 | UART4 | UART5 | UART6 | UART7 |
|-------------|--------|--------|--------|-------|-------|-------|-------|
| 异步模式        | 支持     | 支持     | 支持     | 支持    | 支持    | 支持    | 支持    |
| 硬件流控制       | 支持     | 支持     | 支持     | 不支持   | 不支持   | 不支持   | 不支持   |
| 多缓存通讯(DMA)  | 支持     | 支持     | 支持     | 支持    | 支持    | 支持    | 支持    |
| 多处理器通讯      | 支持     | 支持     | 支持     | 支持    | 支持    | 支持    | 支持    |
| 同步          | 支持     | 支持     | 支持     | 不支持   | 不支持   | 不支持   | 不支持   |
| 智能卡         | 支持     | 支持     | 支持     | 不支持   | 不支持   | 不支持   | 不支持   |
| 半双工(单线模式)   | 支持     | 支持     | 支持     | 支持    | 支持    | 支持    | 支持    |
| IrDA        | 支持     | 支持     | 支持     | 支持    | 支持    | 支持    | 支持    |
| LIN         | 支持     | 支持     | 支持     | 支持    | 支持    | 支持    | 支持    |

## 5.14 串行外设接口 (SPI)

支持 3 个 SPI 接口,SPI 允许芯片与外部设备以半/全双工、同步、串行方式通信。此接口可以被配置成主模式,并为外部从设备提供通信时钟(SCK)。接口还能以多主配置方式工作。它可用于多种用途,包括使用一条双向数据线的双线单工同步传输,还可使用 CRC 校验的可靠通信。

SPI 接口的主要功能如下:

- ◆ 3线全双工同步传输;
- ◆ 带或不带第三根双向数据线的双线单工同步传输;
- ◆ 8或16位传输帧格式选择;
- ◆ 支持主模式或从模式;
- ◆ 支持多主模式;
- ◆ 8个主模式波特率预分频系数(最大为f<sub>PCLK</sub>/2);
- ◆ 从模式频率 (最大为 f<sub>PCLK</sub>/2);
- ◆ 主模式和从模式的快速通信;

- ◆ 主模式和从模式下均可以由软件或硬件进行 NSS 管理: 主/从操作模式的动态改变;
- ◆ 可编程的时钟极性和相位:
- ◆ 可编程的数据顺序, MSB 在前或 LSB 在前;
- ◆ 可触发中断的专用发送和接收标志;
- ◆ SPI 总线忙状态标志;
- ◆ 支持可靠通信的硬件 CRC;
  - 在发送模式下, CRC 值可以被作为最后一个字节发送;
  - 在全双工模式中对接收到的最后一个字节自动进行 CRC 校验;
- ◆ 可触发中断的主模式故障、过载以及 CRC 错误标志
- ◆ 支持 DMA 功能的单字节发送和接收缓冲器:产生发送和接受请求
- ◆ 接口速度: SPI1 接口 36Mbps, SPI2/SPI3 接口 18Mbps

#### 5.15 串行音频接口(I2S)

I<sup>2</sup>S 是一种 3 引脚的同步串行接口通讯协议,器件集成 2 个标准的 I<sup>2</sup>S 接口(与 SPI2 和 SPI3 复用),可以工作于主或从模式,这 2 个接口可以配置为 16 位、24 位或 32 位传输,亦可配置为输入或输出通道,支持音频采样频率从 8 kHz 到 96 kHz。它支持四种音频标准,包括飞利浦 I<sup>2</sup>S 标准,MSB 和 LSB 对齐标准,以及 PCM 标准。

它在半双工通讯中,可以工作在主和从 2 种模式下。当它作为主设备时,通过接口向外部的从设备提供时钟信号。  $I^2S$  接口的主要功能如下:

- ◆ 单工通信(仅发送或接收);
- ◆ 主或者从操作;
- ◆ 8 位线性可编程预分频器,获得精确的音频采样频率(8KHz 到 96kHz);
- ◆ 数据格式可以是 16 位, 24 位或者 32 位;
- ◆ 音频信道固定数据包帧为 16 位(16 位数据帧)或 32 位(16、24 或 32 位数据帧);
- ◆ 可编程的时钟极性(稳定态);
- ◆ 从发送模式下的下溢标志位和主/从接收模式下的溢出标志位;
- ◆ 16 位数据寄存器用来发送和接收,在通道两端各有一个寄存器;
- ◆ 支持的 I<sup>2</sup>S 协议:
  - I<sup>2</sup>S 飞利浦标;
  - MSB 对齐标准(左对齐);
  - LSB 对齐标准 (右对齐);
  - PCM 标准(16位通道帧上带长或短帧同步或者16位数据帧扩展为32位通道帧);
- ◆ 数据方向总是 MSB 在先;
- ◆ 发送和接收都具有 DMA 能力;
- ◆ 主时钟可以输出到外部音频设备,比率固定为 256 x Fs (Fs 为音频采样频率);

## 5.16 四线外设接口(QSPI)

支持 1 路 QSPI 单主机模式,可以在间接和内存映射 2 种模式下工作。

- □ QSPI 控制器的主要特性如下:
- ◆ 可以配置成 Single SPI/Dual SPI/Quard SPI 模式。在 Single 模式下,支持标准的 SPI 操作,可以工作在半双工、全双工模式下:
- ◆ SPI 的操作方式可以配置成间接模式或内存映射模式,指令阶段的命令码可配置,交替字节阶段或模式阶段的交替字节或模式字节可以配置:
- ◆ 支持 8-bit、16-bit、32-bit 的数据访问方式;
- ◆ 带数据收发 FIFO;
- ◆ 支持 DMA 操作:
- ◆ 支持 FIFO 中断、操作完成中断、超时中断、数据访问错误中断;
- ◆ 最大速度支持 4x36Mbps;
- ◆ 在间接模式或内存映射模式下,操作分为指令阶段、地址阶段、交替字节阶段、Dummy 阶段、数据阶段,这几个阶段可以配置为略过。

### 5.17 控制器局域网络(CAN)

器件集成 2 路 CAN 总线接口,兼容 2.0A 和 2.0B(主动) 规范,位速率高达 1Mbps。它可以接收和发送 11 位标识符的标准帧,也可以接收和发送 29 位标识符的扩展帧。

#### 主要特点:

- ◆ 支持 CAN 协议 2.0A 和 2.0B 主动模式;
- ◆ 波特率最高可达 1Mbps;
- ◆ 支持时间触发通信功能
- ◆ 发送
  - 3 个发送邮箱
  - 发送报文的优先级特性可软件配置
  - 记录发送 SOF 时刻的时间戳
- ◆ 接收
  - 3级深度的 2 个接收 FIFO
  - 可变的过滤器组:
  - 有 14 个过滤器组
  - 标识符列表
  - FIFO 溢出处理方式可配置记录
  - 接收 SOF 时刻的时间戳
- ◆ 时间触发通信模式
  - 禁止自动重传模式
  - 16位自由运行定时器
  - 可在最后2个数据字节发送时间戳
- ◆ 管理

- 中断可屏蔽
- 邮箱占用单独 1 块地址空间, 便于提高软件效率

#### 5.18 通用串行总线(USB)

器件内嵌一个兼容全速 USB 的设备控制器,遵循全速 USB 设备(12Mbit/秒)标准,端点可由软件配置,具有待机/唤醒功 USB 专用的 48MHz 时钟由内部 PLL 直接产生(为保证通信稳定性,时钟源必须是 HSE 外部高速晶体)。

USB 设备控制器主要特性如下:

- ◆ 符合 USB2.0 全速设备的技术规范;
- ◆ 可配置 1 到 8 个 USB 端点;
- ◆ CRC(循环冗余校验)生成/校验,反向不归零(NRZI)编码/解码和位填充;
- ◆ 支持批量/同步端点的双缓冲区机制;
- ◆ 支持 USB 挂起/恢复操作;
- ◆ 帧锁定时钟脉冲生成;
- ◆ 集成 USB DP 信号线上拉 1.5K 电阻 (固件控制), 精度±5%;

#### 5.19 通用输入输出接口(GPIO)

支持最多 36 个 GPIO, 共被分为 7 组(GPIOA/GPIOB/GPIOC/GPIOD/GPIOE/GPIOG),每组 16 个端口(F 组共 10 个, G 组共 7 个)。每个 GPIO 引脚都可以由软件配置成输出(推挽或开漏)、输入(带或不带上拉或下拉)或复用的外设功能端口,多数 GPIO 引脚都与数字或模拟的复用外设共用,有的 I/O 引脚还与时钟引脚复用;除了具有模拟输入功能的端口,所有的 GPIO 引脚都有大电流通过能力。

GPIO 主要特性描述如下:

- ◆ GPIO 端口可由软件分别配置成以下模式:
  - 输入浮空
  - 输入上拉 (弱上拉)
  - 输入下拉(弱下拉)
  - 模拟输入
  - 开漏输出
  - 推挽式输出
  - 推挽式复用功能
  - 开漏复用功能

#### ◆ 通用 I/O(GPIO)

- 复位期间和刚复位后,复用功能未开启,除 BOOT0 和 BOOT1 外 (BOOT0 和 BOOT1 为输入下拉), I/O 端口被配置成模拟输入模式;
- 复位期间和刚复位后,复用功能未开启,I/O 端口被配置成模拟输入模式,复位后,JTAG 引脚被置于输入上拉或下拉模式:
- ✓ JTDI 置于上拉模式;
- ✓ JTCK 置于下拉模式;
- ✓ JTMS 置于上拉模式;
- ✓ JNTRST 置于上拉模式
- 当作为输出配置时,写到输出数据寄存器上的值输出到相应的 I/O 引脚。可以以推挽模式或开漏模式输出

- ◆ 单独的位设置或位清除功能;
- ◆ 外部中断/唤醒: 所有端口都有外部中断能力,为了使用外部中断线,端口必须配置成输入模式;
- ◆ 复用功能: (使用默认复用功能前必须对端口位配置寄存器编程)
  - 对于复用的输入功能,端口必须配置成输入模式(浮空、上拉或下拉)且输入引脚必须由外部驱动;
  - 对于复用输出功能,端口必须配置成复用功能输出模式(推挽或开漏);
  - ▶ 对于双向复用功能,端口位必须配置复用功能输出模式(推挽或开漏)。这时,输入驱动器被配置成浮空输入模式。
- ◆ 软件重新映射 I/O 复用功能
- ◆ GPIO 锁定机制,锁定机制允许冻结 IO 配置。当在一个端口位上执行了锁定(LOCK)程序,在下一次复位之前,将不能再更改端口位的配置

#### 5.20 模拟/数字转换器 (ADC)

器件支持 4 个 12 位 5Msps 采样率的逐次比较型 ADC,支持单端输入和差分输入,可测量 40 个外部和 7 个内部信号源,其中 ADC1 支持 11 个外部通道,ADC2 支持 13 个外部通道,ADC3 支持 15 个外部通道,ADC4 支持 13 个外部通道。

ADC 主要特性描述如下:

- ◆ 支持 12 位、10 位、8 位、6 位分辨率可配置
  - 12bit 分辨率下最高采样速率 5.14 MSPS
  - 10bit 分辨率下最高采样速率 6 MSPS
  - 8bit 分辨率下最高采样速率 7.2 MSPS
  - 6bit 分辨率下最高采样速率 9 MSPS
- ◆ ADC 时钟源分为工作时钟源、采样时钟源和计时时钟源
  - 可配置AHB\_CLK作为工作时钟源,最高可到144 MHz
  - 可配置PLL作为采样时钟源,最高可到 72 MHz,支持分频1,2,4,6,8,10,12,16,32,64,128,256
  - 可配置AHB CLK作为采样时钟源,最高可到 72 MHz,支持分频1.2.4.6.8.10.12.16.32
  - 计时时钟用于内部计时功能,频率必须配置成1 MHz
- ◆ 支持定时器触发 ADC 采样
- ◆ 转换结束、注入转换结束和发生模拟看门狗事件时产生中断
- ◆ 单次和连续转换模式
- ◆ 从通道 0 到通道 N 的自动扫描模式
- ◆ 支持自校准
- ◆ 带内嵌数据一致性的数据对齐
- ◆ 采样间隔可以按通道分别编程
- ◆ 规则转换和注入转换均有外部触发选项
- ◆ 间断模式
- ◆ 双重模式: ADC1 和 ADC2 组合, ADC3 和 ADC4 组合
- ◆ ADC 供电要求: 1.8 V 到 3.6 V
- ◆ ADC 输入范围: VREF- ≤ VIN ≤ VREF+
- ◆ ADC 可以使用 DMA 操作,规则通道转换期间有 DMA 请求产生
- ◆ 模拟看门狗功能,可以非常精准地监视一路、多路或所有选中的通道,当被监视的信号超出预置的阀值时,将产

生中断。

## 5.21 数字/模拟转换器 (DAC)

器件集成 2 个数模转换器(DAC), DAC 是 12 位数字输入、电压输出的数字/模拟转换器, DAC 模块有 2 个输出通道,每个通道都有单独的转换器,2 个 DAC 可以同时使用互不影响。DAC 可以通过引脚输入参考电压 V<sub>REF+</sub>以获得更精确的转换结果。

这个双数字接口支持下述功能:

- ◆ 两个 DAC 转换器: 各有一个输出通道
- ◆ 可配置的 8 位或 12 位输出
- ◆ 12 位模式下可配置的左右数据对齐
- ◆ 同步更新功能
- ◆ 产生噪声波
- ◆ 产生三角波
- ◆ 双 DAC 通道独立或同步转换
- ◆ 每个通道都可使用 DMA 功能
- ◆ 外部触发进行转换
- ◆ 输入参考电压 VREF+

## 5.22 运算放大器 (OPAMP)

内嵌最多 **4** 个独立的运算放大器,具有外部放大、内部跟随和可编程放大器(**PGA**)等多种工作模式(或兼具有内部放大和外部滤波)。

主要功能如下:

- ◆ 支持轨到轨输入;
- ◆ 可以配成独立的运放和可编程增益运放;
- ◆ 正向和反向输入复选;
- ◆ OPAMP 工作模式可以配置成:
  - 独立模式 (外部增益设置);
  - PGA 模式,可编程增益设为 2X、4X、8X、16X、32X;
  - 跟随器模式;
- ◆ 内部连接的 ADC 通道用于运算放大器的输出信号测量。

### 5.23 模拟比较器 (COMP)

内嵌最多 7 个比较器,可以用作单独的设备(比较器所有端口引到 I/O 上),也可以和定时器组合使用,在电机控制场合可以与来自定时器的 PWM 输出配合形成逐周期电流控制。

#### 比较器主要功能如下:

- ◆ 支持轨到轨比较器
- ◆ 比较器的反向与正向端支持以下输入
  - 复选的 I/O
  - DAC 通道输出
  - 内部可调电压输入参考(共有 2 个内部可调电压 VREF1、VREF2, 所有 7 个比较器共享), 可基于 VDDA 进行 64 级均匀调节;
- ◆ 可编程的迟滞,可配置为无迟滞、低迟滞、中迟滞、高迟滞;

- ◆ 比较器可以输出到 I/O 或者定时器输入,用于触发;
  - 捕获事件
  - OCREF\_CLR 事件(用于逐周期电流控制)
  - 刹车事件
- ◆ 比较器支持输出滤波,包括模拟滤波和数字滤波,滤波频率 50K~144Mhz 可配;
- ◆ COMP1/COMP2, COMP3/COMP4 和 COMP5/COMP6 可以组成窗口比较器:
- ◆ 支持带消隐的比较器输出,可以选择禁能消隐或选择 Timer1\_OC5、Timer8\_OC5 作消隐输入;
- ◆ 每个比较器可以有中断唤醒能力,支持从 Sleep 模式下唤醒;

#### 5.24 温度传感器 (TS)

温度传感器产生一个随温度线性变化的电压,转换范围在 1.8 V < V<sub>DDA</sub> < 3.6 V 之间。温度传感器在内部被连接到 ADC\_IN16 的输入通道上,用于将传感器的输出转换到数字数值。

#### 5.25 以太网接口(Ethernet)

芯片包含一个以太网 MAC 模块,该模块包含 10/100Mbps 以太网 MAC(媒体访问控制器),采用 DMA 优化数据帧的发送与接收性能,支持 MII(媒体独立接口)与 RMII(简化的媒体独立接口)两种与物理层(PHY)通讯的标准接口,实现以太网数据帧的发送与接收。以太网模块遵守 IEEE 802.3-2008 标准和 IEEE 1588-2008 标准。

以太网接口支持以下特性:

- ◆ 10/100Mbps 数据传输速率
- ◆ 支持 MII/RMII 接口
- ◆ 符合 CSMA/CD 协议的半双工操作
- ◆ 符合 IEEE 802.3 流控的全双工操作
- ◆ 在全双工模式下,可以选择性地转发接收到的 PAUSE 控制帧
- ◆ 以帧为单位,自动计算 CRC 和产生可控制的填充位
- ◆ 在接收帧时,自动去除填充位/CRC 为可选项
- ◆ 可对帧长度进行编程,支持最长为16K字节的标准帧
- ◆ 可对帧间隙进行编程(40~96位,以8位为单位改变)
- ◆ 支持多种灵活的地址过滤模式
- ◆ 对于发送和接收的数据包,返回独立的32位状态信息
- ◆ 支持检测接收到帧的 IEEE 802.1Q VLAN 标签
- ◆ 应用程序有独立的发送、接收和控制接口
- ◆ 支持使用 RMON/MIB 计数器(RFC2819/RFC2665)进行强制性的网络统计
- ◆ 使用 MDIO 接口对 PHY 进行配置和管理
- ◆ 检测 LAN 唤醒帧和 AMD 的 Magic PacketTM 帧
- ◆ 对 IPv4 和由以太网帧封装的 TCP 数据包的接收校验和卸载分流功能
- ◆ 对 IPv4 报头校验和以及对 IPv4 或 IPv6 数据格式封装的 TCP、UDP 或 ICMP 的校验和进行检查的高级接收功能
- ◆ 支持由 IEEE 1588-2002 标准定义的以太网帧时间戳,在每个帧的接收或发送状态中加上 64 位的时间戳
- ◆ 在存储-转发模式下,在要发送的帧内,计算并插入 IP 的报头校验和及 TCP、UDP 或 ICMP 的校验和

#### 5.26 触摸传感器控制 (TSC)

TSC 主要应用于电容式触摸按键应用场景,硬件检测到有手触摸时唤醒 CPU,由其进行更加精确的触摸检测及后续的算法处理。

TSC 控制器的主要特性如下:

- ◆ 支持电容式触控功能,最大支持24个通道,每个通道可单独使能;
- ◆ 在低功耗模式(SLEEP、STOP0、STOP2)下,检测到触控操作,将产生中断并唤醒 CPU;
- ◆ 在正常工作模式下,检测到触控操作,中断/事件通知 CPU;
- ◆ 检测到触控操作,有状态寄存器指示相应通道产生唤醒,每个通道均有一个唤醒指示标志;
- ◆ 触控唤醒检测的周期、每个通道的检测时长用户可编程配置;
- ◆ 通道检测的灵敏度可用户设置,每个通道均有独立的阈值:
- ◆ 支持校准功能;
- ◆ 切换到定时器输入捕获通道,由固件进行触控算法实现;

## 5.27 循环冗余校验计算单元(CRC)

集成 CRC32 和 CRC16 功能,循环冗余校验(CRC)计算单元是根据固定的生成多项式得到任一 CRC 计算结果。在众多的应用中,基于 CRC 的技术被用于验证数据传输或存储的一致性。在 EN/IEC 60335-1 标准的范围内,它提供了一种检测闪存存储器错误的手段,CRC 计算单元可以用于实时地计算软件的签名,并与在链接和生成该软件时产生的签名对比。

CRC 的主要特性如下:

- ◆ CRC16: 支持多项式 X<sup>16</sup>+X<sup>15</sup>+X<sup>2</sup>+X<sup>0</sup>
- ◆ CRC32: 支持多项式 X<sup>32</sup> + X<sup>26</sup> + X<sup>23</sup> + X<sup>22</sup> + X<sup>16</sup> + X<sup>12</sup> + X<sup>11</sup> + X<sup>10</sup> + X<sup>8</sup> + X<sup>7</sup> + X<sup>5</sup> + X<sup>4</sup> + X<sup>2</sup> + X +1
- ◆ CRC 计算时间: 4 个 AHB 时钟周期(HCLK)
- ◆ 循环冗余计算初始值可配置
- ◆ 支持 DMA 方式

### 5.28 算法硬件加速引擎 (SAC)

内嵌算法硬件加速引擎,支持多种国际算法及国家密码对称密码算法和杂凑密码算法加速,相较于纯软件算法而言能极大的 提高加解密速度。

- 硬件支持的算法如下:
  - ◆ 支持 DES 对称算法
    - 支持 DES 和 3DES 加解密运算
    - TDES 支持 2KEY 和 3KEY 模式
    - 支持 CBC 和 ECB 模式
  - ◆ 支持 AES 对称算法
    - 支持 128bit/192bit/ 256bit 密钥长度
    - 支持 CBC、ECB、CTR 模式
  - ◆ 支持 SHA 杂凑算法
    - 支持 SHA1/SHA244/SHA256
  - ◆ 支持 MD5 摘要算法
  - ◆ 支持对称式国密 SM1、SM4、 SM7 算法以及 SM3 杂凑算法

## 5.29 唯一设备序列号 (UID)

芯片內置两个不同长度的唯一设备序列号,分别为 96 位的 UID(Unique device ID)和 128 位的 UCID(Unique Customer ID),这两个设备序列号存放在闪存存储器的系统配置块中,它们所包含的信息在出厂时编写,并保证对任意一个芯片在任何情况下都是唯一的,用户应用程序或外部设备可以通过 CPU 或 JTAG / SWD 接口读取,不可被修改。

UID 为 96 位,通常用来做为序列号或作为密码,在编写闪存时,将此唯一标识与软件加解密算法相结合,进一步提高代码在 闪存存储器内的安全性,也可用于激活带安全功能的自举程序(Secure Bootloader)。

UCID 为 128 位,它包含芯片生产及版本相关信息。

#### 5.30 串行单线 JTAG 调试口(SWJ-DP)

内嵌 ARM 的 SWJ-DP 接口,这是一个结合了 JTAG 和串行单线调试的接口,可以实现串行单线调试接口或 JTAG 接口的连接。JTAG 的 TMS 和 TCK 信号分别与 SWDIO 和 SWCLK 共用引脚,TMS 脚上的一个特殊的信号序列用于在 JTAG-DP 和 SW-DP 间切换。

## 6 订购信息

#### 表 6-1. CMT2392F512 订购信息

| 型号                             | 描述                | 封装           | 包装选项     | 运行条件          | 最小起订量 |
|--------------------------------|-------------------|--------------|----------|---------------|-------|
| CMT2392F512-EQR <sup>[1]</sup> | CMT2392F512, 低功耗  | QFN68 (7x7)  | (7) 编带盘装 | 1.8 to 3.6 V, | 3,000 |
|                                | Sub-1GHz 射频收发 SoC | QFINOO (7X7) |          | -40 to +85℃   |       |

#### 备注:

- [1]. "E" 代表扩展型工业产品等级,其支持的温度范围是从-40 到+85℃。
  - "Q" 代表 QFN 68 的封装类型。
  - "R"代表编带及盘装类型,最小起订量(MOQ)是3,000片。

如需了解更多产品及产品线信息,请访问 <u>www.hoperf.cn</u> 有关采购或价格需求,请联系 <u>sales@hoperf.com</u> 或者当地销售代表。

# 7 封装外形

CMT2392F512的封装信息如下图及下表所示。



图 7-1. CMT2392F512 封装图

表 7-1. CMT2392F512 封装尺寸

| 符号 | 尺寸 <b>(毫米mm)</b> |       |      |  |  |
|----|------------------|-------|------|--|--|
|    | 最小值              | 典型值   | 最大值  |  |  |
| A  | 0.65             | 0.75  | 0.85 |  |  |
| A1 |                  | 0.02  | 0.05 |  |  |
| A3 | 0.18             | 0.203 | 0.25 |  |  |
| b  | 0.10             | 0.15  | 0.20 |  |  |
| D  | 6.90             | 7.00  | 7.10 |  |  |
| E  | 6.90             | 7.00  | 7.10 |  |  |
| е  |                  | 0.35  |      |  |  |
| D2 | 5.39             | 5.49  | 5.59 |  |  |
| E2 | 5.39             | 5.49  | 5.59 |  |  |
| L  |                  | 0.40  |      |  |  |
| K  | 0.20             |       |      |  |  |

# 8 丝印信息



图 8-1. CMT2392F512 顶部丝印

表 8-1. CMT2392F512 顶部丝印说明

| 丝印方式    | 激光                              |
|---------|---------------------------------|
| 管脚 1 标记 | 圆圈直径 = 0.3 mm                   |
| 字体尺寸    | 0.5 mm, 右对齐                     |
| 第一行丝印   | 2392F512, 代表型号CMT2392F512       |
| 第二行丝印   | E9①②内部跟踪编码                      |
| 第三行丝印   | 日期代码,由封装厂分配,Y表示年的最后一位数,WW表示工作周。 |

# 9 文档修订

表 9-1.文档修订记录

| 版本号 | 章节  | 修改记录 | 日期       |
|-----|-----|------|----------|
| 0.1 | All | 初始版本 | 2024-6-6 |



## 10 联系方式

深圳市华普微电子股份有限公司

中国广东省深圳市南山区西丽街道万科云城三期 8A 栋 30 层

邮编: 518052

电话: +86 - 755 - 82973805

销售: sales@hoperf.com

网址: <u>www.hoperf.cn</u>



深圳华普徽电子股份有限公司(以下简称:"HOPERF")保留随时更改、更正、增强、修改 HOPERF 产品和/或本文档的权利,恕不另行通知。非经本公司书面许可,任何单位和个人不得擅自摘抄、复制本文档内容的部分或全部,并不得以任何形式传播。由于产品版本升级或其他原因,本文档内容会不定期进行更新。HOPERF 的产品不建议应用于生命相关的设备和系统,在使用该器件中因为设备或系统运转失灵而导致的损失,HOPERF 不承担任何责任。

HOPERF 商标和其他 HOPERF 商标为深圳华普微电子股份有限公司的商标,本文档提及的其他所有商标或注册商标,由各自的所有人拥有。