

# Высокопроизводительные вычисления

Эдуард Храмченков

# High performance computing

- НРС аппаратные (железо) и программные (софт) средства которые сокращают время решения вычислительной задачи
- «Время = деньги» использование НРС это необходимость, вызванная научнотехническим прогрессом
- Потребность в НРС будет расти до смены технологической парадигмы (и дальше?)

## НРС в науке

- Современные научные задачи требуют сложных математических моделей
- Расчет таких моделей занимает много времени
- ▶ НРС уменьшает «время до открытия»
- Моделирование климата, биология, молекулярная и квантовая химия, ядерная физика, космические исследования, механика и гидродинамика, etc

#### **HPC B IT**

- Поисковики и социальные сети НРС в области Big Data
- > Задачи распознавания образов в realtime
- Нейронные сети с использование HPC AlphaGo (1202 CPU + 176 GPU)
- Компьютерная графика визуализация, сложных систем, реалистичные 3d движки
- Компьютерная безопасность

## НРС в промышленности

- НРС в области финансов минимизация времени обработки данных для принятия решения
- Аэрокосмическая и автомобильная промышленность – специализированные пакеты моделирования используют НРС
- Нефтегазовая сфера снижение себестоимости разведки и добычи с помощью НРС

- Производительность количество операций с float(double) в секунду FLOPs
- ▶ №1 в Top-500 CK Tianhe-2 ≈ 34 PFLOPs (10<sup>15</sup>)

$$k_{
m yc \kappa openue} = {{
m Bpem s} \, {
m Binon hehus} \, {
m noc}} {{
m Bpem s} \, {
m Binon hehus} \, {
m napannenhoro} \, {
m koda}}$$

 Для хорошо параллелизуемой задачи ускорение (почти) линейно зависит от количества потоков

$$k_{
m эффективность} = rac{k_{
m ускорение}}{
m Количество\ ядер} \cdot 100\%$$

- Необходима оценка максимально возможного ускорения конкретного кода
- ho  $\alpha$  доля чисто последовательных вычислений, p
  - количество процессоров
- Закон Амдала

$$k_{\text{ускорение}} \le \frac{1}{\alpha + \frac{1 - \alpha}{p}}$$



- Закон Амдала не учитывает затраты на обмен, синхронизацию и управление потоками
- При увеличении числа потоков не учитывается увеличение количества данных
- Закон Густафсона

$$k_{\text{ускорение}} \le p + (1-p)\alpha$$

 В данном случае α должна определяться для каждого р



- Для вычисления ускорения следует использовать самый оптимальный последовательный код
- Ускорение следует указывать в виде множителя, а не процентов
- Суперлинейное ускорение коэффициент ускорения больше числа ядер, за счет попадания данных в локальный кэш

#### Железо

- Многоядерные CPU
- Многопроцессорные системы
- Массивно-параллельные системы (GPU, MIC)
- Суперкомпьютеры (кластеры) связанные быстрой сетью вычислительные узлы
- Гетерогенные кластеры узлы содержат в себе CPU+GPU

# Софт

- Алгоритмы
- Языки программирования
- Фреймворки/АРІ для работы с НРС-железом
- Библиотеки специализированные наборы решений для стандартных задач НРС (сортировка, редукция, операции линейной алгебры, etc)

#### Параллельное программирование

- Метод реализация параллельных алгоритмов на конкретных ЯП в рамках фреймворков под выбранную аппаратную архитектуру с использованием необходимых библиотек
- Цель максимально эффективно задействовать доступные вычислительные ресурсы для минимизации времени выполнения программы

#### Таксономия Флинна

- Предложена в 1966 М. Флинном для классификации архитектур
- SISD Single Instruction Single Data
- MISD Multiple Instructions Single Data
- SIMD Single Instruction Multiple Data
- MIMD Multiple Instruction Multiple Data
- Все параллельные системы либо SIMD и MIMD классов по Флинну



#### Таксономия Флинна



## Параллельные архитектуры

- ▶ На основе разделяемой памяти (Symmetrical Multiprocessor, SMP) – многоядерные и многопроцессорные системы (SIMD)
- На основе передачи сообщений распределенные многопроцессорные и кластерные системы (МІМD)
- Гибридная архитектура (MIMD)

# Архитектура SMP

- На каждом ядре/процессоре системы выполняется один поток
- Общение потоков происходит через разделяемую память по общей шине
- Производительность и масштабируемость ограничены шиной
- Легкость и удобство в программировании, доступ к памяти одинаков для всех потоков

# Архитектура SMP



## Распределенная архитектура

- Каждый поток получает в свое пользование отдельный узел
- У каждого потока свой «экземпляр» памяти программы
- Узлы обмениваются данными через какуюлибо соединяющую сеть при помощи специальных сообщений
- Хорошая масштабируемость системы

## Распределенная архитектура





## Гибридная архитектура

- Сочетание SMP и распределенной архитектуры
- Распределенная система, узлы которой используют SMP архитектуру
- GPGPU вычисления на видеокартах
- GPU отдельный многоядерный сопроцессор со своей памятью
- Гетерогенная архитектура в узлах кластера многоядерные CPU+GPU

## Гибридная архитектура





#### Параллельность задач

- Разные задачи по разному параллелятся на разных архитектурах
- Параллелизм по данным множество данных над которыми потоки выполняют одну и ту же инструкцию/функцию
- Функциональный параллелизм разные потоки выполняют разные функции с разными данными

#### Параллельность задач

Task Parallelism and Data Parallelism



69





#### Параллельные алгоритмы

- Тривиальный последовательный алгоритм может иметь сложную параллельную версию
- Основные проблемы: коммуникация между потоками, обращение к общим участкам памяти и «race condition»
- Состояние гонки работа системы зависит от порядка выполнения операций

## Метод Фостера

- Универсальный машиннонезависимый метод разработки параллельных алгоритмов
- ▶ 1-й этап: Разделение (Partitioning)
- 2-й этап: Взаимодействие (Communication)
- > 3-й этап: Aгрегация (Agglomeration)
- 4-й этап: Отображение (Mapping)

## Метод Фостера



## **Partitioning**

- Разделение вычислений и данных на отдельные составляющие
- Декомпозиция области разделение данных на блоки, потом определение как вычисления соотносятся с блоками
- Функциональная декомпозиция разбиение вычислительных операций на группы, удобные для конвейерной обработки (pipelinening)

## **Partitioning**

- Каждый из элементов разбиения элементарная задача (primitive task, PT)
- Количество РТ должно быть как минимум на порядок больше количества процессоров
- Излишние вычисления и обращения к памяти минимизированы
- РТ примерно одного размера
- Количество РТ функция размера задачи



#### Communication

- Локальная коммуникация когда РТ для работы нужны данные от небольшого числа других РТ
- Глобальная коммуникация когда значительному количеству РТ необходимо внести вклад в вычисление
- Коммуникации между РТ издержки (overhead) параллельного алгоритма, необходима их минимизация

#### Communication

- Коммуникации должны равномерно распределяться по РТ
- Каждое задание должно общаться с небольшим количеством соседей
- РТ должны иметь возможность общаться одновременно
- РТ должны иметь возможность проводить вычисления одновременно

# Agglomeration

- Цель снизить издержки алгоритма
- Группирование РТ в более крупные блоки, количество блоков зависит от задачи и архитектуры
- Агрегация позволяет увеличить локальность уменьшение коммуникаций
- Корректная агрегация позволяет построить масштабируемый алгоритм

# Agglomeration

- Агрегация должна повышать локальность
- Агрегированные коммуникации должны занимать меньше времени чем исходные
- Алгоритм должен быть масштабируемым
- Агрегированные блоки должны иметь схожий размер и коммуникации
- Количество блоков должно быть возрастающей функцией от размера задачи

# Agglomeration

- Количество блоков должно быть с одной стороны минимально возможным, с другой должно быть по меньшей мере равным количеству процессоров на целевой архитектуре
- Затраты на рефакторинг кода в соответствии с выбранной стратегией агрегации должны быть разумными

## Mapping

- Процесс назначения процессорам блоков заданий
- Отображение должно максимизировать загрузку процессоров
- Отображение должно минимизировать количество коммуникаций
- Проблема поиска оптимального отображения относится к NP-сложным

## Mapping



## **Mapping**

- Следует изучить возможность как статического так и динамического распределения заданий по процессорам
- В случае использования динамического распределения менеджер заданий не должен быть узким местом
- В случае статического распределения соотношение заданий к числу процессоров не менее 10:1

- Одномерная задача о нагреве стержня
- Стержень разбит на *п* элементов
- Температура вычисляется на протяжении *т* шагов по времени
- Формула для расчета температуры *i*-ого элемента на *j*+1 временном шаге

$$u_{i,j+1} = ru_{i-1,j} + (1-2r)u_{i,j} + ru_{i+1,j}$$







Разбиение по данным Элемент стержня = PT







Зависит от числа процессоров





# Вопросы

ekhramch@kpfu.ru