

# Turbo 码编码/译码算法的 FPGA 实现

张新苗,赵雅兴 (天津大学电子信息工程学院、天津 300072)

精要:提出了一种用 FPGA 实现 Turbo 码编码 / 译码的方法。利用简单的查找表可实现经过转化后的译码算法中复杂的运算。本设计使用 Altera 公司的 FPGA 器件实现。计算机模拟表明,本设计所实现的 Turbo 码具有良好的性能和实用价值。

关續词: Turbo 码; 迭代系统卷积码; Log-MAP 算法; 现场可编程逻辑器件中图分类号: TN919.3 文献标识码; A 文章编号: 1003-353X(2001)05-0042-04

#### Method of Turbo coding performed by FPGA

ZHANG Xin-miao, ZHAO Ya-xing

(Institute of Electro Infor & Engineering, Tianjin Universty, Tianjin 300072, China)

Abstract: In this paper, a new implementation method of Turbo codes by FPGA was proposed. Using a simple look-up table, the complex arithmetic operation in the decoding algorithm can be completed; The whole system was implemented by FPGA technology from Altera Corp. The simulation result testified that the whole system has good performance, and it can be put into practical use.

Keywords: Turbo codes; RSC code; Log-MAP algorithm; FPGA

## 1 引音

1993年C.Berron等人提出的并行级连码(Parellel Concatenated Code)亦称Turbo码,是一种接近香农极限的信道纠错编码。Turbo码在低于香农极限0.7dB的情况下,软件仿真可以得到10°3的误码率,因此引起国际上广泛的重视。该码一经提出,研究人员就对把Turbo码应用于深海通信以及卫星通信等功率较低的通信方式进行了研究,并且在第三代蜂窝和个人通信等方面也有广泛的用途,将对第三代移动通信的发展带来巨大的冲击。Turbo码的三个最重要的组成部分为:(1)可通过栅格图解码的线性码(分组码或卷积码);(2)交织器;(3) 迭代软输入/软输出解码器。

## 2 Turbo码编码器的实现

Turbo 码是两个或多个系统码的并行级连。图

1 为通常使用的具有两个编码单元的 Turbo 码的编码原理图。其中迭代系统卷积(RSC)编码单元是把卷积码改造后得到的,其原理如图2 所示。对于RSC编码单元同样也可以定义存储长度 v, v 与编码单元中的存储单元个数相对应。

交织器是Turbo交织器是Turbo编码器中一个重要的部分,不同的交织器使得所生成码字的最小码重不同,而最小码重是决定纠错码性能的一个重要指针,因此交织器是使Turbo码达到最佳性



图 1 具有两个编码单元的 Turbo 码编码器原理图

42 半导体技术第 26 兼第5期





图 2 迭代系统券积编码器

能的关键。本设计采用螺旋奇偶交织器,它的交织序列和解交织序列是相同的,这样可以节省一部分资源,并具有良好的性能<sup>11</sup>。这种交织器的列数为 $\nu+1$ 的偶数倍,行数为列数减1,按行的顺序依次将数据写入,而在读出时由左下角开始按照螺旋上升的顺序读出数据。例如,对于一个 $5\times6=30$ 的交织器,其输出序列如图 3 所示。交织器的 FPGA实现实际上是把交织序列存储到一个查找表中,在输出时先从查找表中找到应输出数据的地址,再以这个地址作为存储数据的 RAM 的地址输入,从而得到应输出的数据。

|                 | ſ               | d              |          | d  |                 | -    | i,              |                | d,              |      | d,              |                 | d <sub>6</sub>  |          |   |
|-----------------|-----------------|----------------|----------|----|-----------------|------|-----------------|----------------|-----------------|------|-----------------|-----------------|-----------------|----------|---|
|                 | ŀ               |                | +        |    |                 |      | <del></del>     | -              | - 4             | +    | -               | +               |                 | $\dashv$ |   |
|                 | Į               | d.             | ,        | a  | 8               | - 0  | 1,              | -              | 110             |      | d <sub>II</sub> | ┸               | d <sub>12</sub> | ╛        |   |
|                 |                 | $d_1$          | .3       | d  | 14              | d    | 15              | ، ا            | i <sub>16</sub> |      | d <sub>17</sub> |                 | d <sub>18</sub> |          |   |
|                 |                 | d,             | 9        | d  | 20              | d    | 21              | -              | l <sub>22</sub> |      | d <sub>23</sub> |                 | d <sub>24</sub> |          |   |
|                 |                 | d <sub>2</sub> | :5       | d  | 26              | d    | ! <sub>27</sub> | 6              | i <sub>28</sub> |      | d 29            |                 | d <sub>30</sub> |          |   |
| d <sub>25</sub> | d <sub>20</sub> | $d_{15}$       | $d_{10}$ | d, | d <sub>30</sub> | d 19 | d <sub>14</sub> | d <sub>9</sub> | $d_4$           | d 29 | d <sub>24</sub> | d <sub>13</sub> | d <sub>8</sub>  | $d_3$    | Ī |

图 3 螺旋奇偶交织器结构及其输出序列

Turbo 码编码器项层文件分为四个模块:移位 寄存器模块、交织器模块和两个RSC编码器模块, 其中移位寄存器模块的作用是使编码器中的各路输 出同步。

#### 3 Turbo码译码器的实现

Turbo码译码器的核心是 MAP 译码器,Turbo 码的译码过程实际上是通过把 MAP 译码器的软输出作为下一个 MAP 译码器的输入,经过多次反复后,通过硬判决得到最终结果。图 4 为 Turbo 码译码器的原理图。

图中, 
$$a_{i} = (2d_{i} - 1) + n_{i}$$
;  $b_{i} = (2p_{i} - 1) +$ 

 $m_{\nu}$ ;  $c_{\nu} = (2q_{\nu} - 1) + l_{\nu}$ 

 $d_k$ ,  $p_k$ ,  $q_k$ 为 Turbo 码编码器的输出(见图 1);  $n_k$ ,  $m_k$ ,  $l_k$ 是方差为  $\sigma^2$ 、均值为 0 的高斯白噪声变量。图 4 中,在开始译码前,把  $c_0$ 置 0,为了提高性能,把译码器MAP2的外部信息( $W_2$ )经过解交织后,利用反馈环,把它与 $a_k$ 相加作为下一轮译码过程中译码器 MAP1的一个输入,进行循环译码。



图 4 Turbo 码译码器原理图

本设计采用 Log-MAP 算法来实现 MAP 译码器。Log-MAP 算法把复杂的乘除法转化为简单的加减法,同时通过调用参考文献[1]中的E函数实现转化后的幂运算,不但大大降低了运算复杂度,而且便于硬件实现。下面介绍 Log-MAP 算法。

对于图1所示的RSC编码器,可以用图5的栅格图表示其状态转移过程及相应的输出。这个栅格图中的每一个分支给出三种信息:分支的状态(当前状态和下一状态)、编码器的输出校验比特 $p_k$ 和所输入的信息比特 $d_k$ 。虚线表示输入的信息比特为0,实线表示输入的信息比特为1。例如,对于图中的实线,我们可得知在这个分支上输入的信息比特为1,编码器的状态从00变到01,并且编码器的输出为 $11(d_k=1,p_k=1)$ 。



图 5 v=2 的 RSC 编码器的栅格图

信息比特经过RSC编码器后,再通过BPSK调制,经过加性高斯白噪声信道(AWGN)后,在接收端我们接收到的序列为 $R_{1...N}=(R_1,R_2,...R_k,...R_N)$ ,其中, $R_1=(a_1,b_2)$ 。

设 $m_k$ ,  $n_k$ 均是方差 $\sigma^2$ 均值为0的高斯随机变量, $d_k$ ,  $p_k$ 为编码器的输出。我们得到:

$$a_k = (2d_k - 1) + n_k$$
  
 $a_k = (2p_k - 1) + m_k$ 

Log-MAP 算法的目的是根据  $R_{1,N}$  找到最可能的  $d_k$ ,我们定义对于每一个  $d_k$ ,其相应的对数似然 概率 LLR (Log-likelihood ratio)  $\Lambda_k$  为

$$A_k(d_k) = \log\left(\frac{\Pr(d_k = 1|R_{1,N})}{\Pr(d_k = 0|R_{1,N})}\right)$$

我们通过计算上式得到的是一个软输出,可通过如下的判决得到最可能的 $d_{i}$ :

如果  $\Lambda_{k}(d_{k}) \ge 0$  那么  $d_{k}=1$ :

如果  $\Lambda_{\iota}(d_{\iota})<0$  那么  $d_{\iota}=0$ 。

根据参考文献[2]定义E运算为:

$$xEy = -\frac{1}{L_c} \ln \left( e^{-L_c x} + e^{-L_c y} \right)$$
,  $\sharp p L_c = 2/\sigma^2$ .

使用 E 运算,我们定义分支向量  $D_i(R_i,m)$ ,状态向量  $A_{i,i}(m)$  及  $S_{i,i}(m)$  。

分支向量 $D_i(R_i, m)$ 的表达式依赖于传输信道特性,在加性高斯白噪声信道的情况下

$$D_i(R_{\nu},m) = a_{\nu}i + b_{\nu}p_{\nu}(m) \tag{1}$$

分支向量 $D_i(R_i, m)$ 对应图5所示栅格图中从时刻 k 到时刻 k+1,编码器初始状态为 m,输入信息比特为 i 的分支。 $A_{k,i}$  (m)代表在 k 时刻,当输入为 i 时,从状态 m 转移到下一状态的前向状态矢量, $S_{b,j}$  (m)是当输入比特为 j 时而转移到状态 m 的前一个状态。例如根据图 5  $S_{b,j}$  (00)=01。

$$A_{k,j}(m) = D_{j}(R_{k}, m) + E_{j,0}^{1} A_{k-1,j}(S_{b,j}(m))$$
 (2)

 $B_{k,i}(m)$ 叫做反向状态向量,表示在时刻 k,当输入为 i,从状态 m 转移到下一状态的反向状态 矢量,  $D_{f}(R_{k+1},S_{f,i}(m))$ 为以前定义过的分支向量,  $S_{f,i}(m)$ 为当输入为 i 时由状态 m 转移到的下一个状态。例如根据图 5 ,  $S_{f,i}(01)=10$ 

$$B_{k,j}(m) = E_{j=0}^{1} \left[ B_{k+1,j} \left( S_{f,j}(m) \right) + D_{j} \left( R_{k+1}, S_{f,j}(m) \right) \right]$$
(3)

最后得到:

$$A_{k} = E_{m=0}^{2^{k}-1} \left[ A_{k,1}(m) + B_{k,1}(m) \right] - E_{m=0}^{2^{k}-1} \left[ A_{k,0}(m) + B_{k,0}(m) \right]$$
(4)

Log-MAP 算法的计算步骤如下:

第一步: 从 k=0 开始,用式(1)计算并存储所有的  $D_1(R_1, m)$ .

第二步:在k=N-1时初始化B,令

$$B_{N-1,0}[S_{f,0}(00)] = B_{N-1,1}[S_{f,1}(00)] = 0$$
.

对于其它的所有m和i,令

$$B_{N-1,0}(m) = B_{N-1,1}(m) = \infty$$
;

第三步: 使用式(3), 从时刻k=N-2开始到k=0计算并存储所有的B:

第四步: 在时刻 k=0 初始化 A , 令  $A_{0,0}(00)$  =  $A_{0,1}(00) = D_i$  (  $R_{0,0}(00)$  , 对于其它的所有 m 令  $A_{0,0}(m) = A_{0,1}(m) = \infty$  ;

第六步: 从 k=0 开始, 到 k=N-1 用(4)式计算  $\Lambda$ , 并做出判决。

同时E函数可简化为

$$xEy = \min(x, y) - \frac{1}{L_{c}} \ln(1 + e^{-L_{c}|y-x|})$$

由于xEy=yEx, 函数 $f(z)=\ln(1+e^{-z})(z\ge 0)$ 的最大值为: 当z=0时, $f(z)=\ln(2)$ 。随着z的增加,f(z)很快减小,当 $z\ge 7$ ,f(z)趋于零。这些特性使得可以用一个很小的查找表实现 E 函数。

从 0 变到 N-1,就可以把所有的  $D_i(R_k,m)$  存储下来。同样,采用 RAMA[7..1]和 RAMB[7..1]分别存储  $A_{k,i}(m)$ 和  $B_{k,i}(m)$ 。在对 Log-MAP 算法进行深入分析的基础上,我们发现这种用 8 个 RAM 存储矢量的方法不仅有利于提高译码速度,而且  $A_{k,i}(m)$ 和  $B_{k,i}(m)$ 和 邻时刻之间的值存在着一定的逻辑关系,这种关系可以通过控制不同 RAMA 和RAMB 之间的输入输出实现。通过对(2) 式和(3)式以及图 5 的分析,我们得到如图 6 中相邻时刻之间各个 RAMA 和RAMB 之间的逻辑关系。

根据图6中各RAM 相邻时刻之间的逻辑关系,可以通过控制上一时刻所得计算结果通过(2)和(3)式定义的计算之后,在下一时刻存储到相应的RAM中去,通过迭代计算可以得到所有的状态矢量。

Turbo 码译码器由三个模块组成: MAP 译码器模块、交织器 / 解交织器模块和时序控制模块。时序控制模块的作用是产生各使能信号,使另外两个模块时序严密配合,完成 Turbo 码的译码功能。在本设计中,通过合理的模块分割以及参数化设计,使本设计具有相当的灵活性,同时采用自底向上与

| Device                          | EPF10K200SBC356-1 | EPF10K130EQC240-1 | EPF10K30EQC208-1 |  |
|---------------------------------|-------------------|-------------------|------------------|--|
| Total dedicated input pins used | 6/6(100%)         | 6/6(100%)         | 6/6(100%)        |  |
| Total I/O pins used             | 197/258(73%)      | 155/180(86%)      | 115/141(81%)     |  |
| Total Logic cells used          | 2472/9985(24%)    | 5739/6656(86%)    | 1048/1782(60%)   |  |
| Total embedded cells used       | 165/384(42%)      | 12/256(4%)        | 21/96(21%)       |  |
| Total EABs used                 | 24/24(100%)       | 4/16(25%)         | 4/6(66%)         |  |
| Total flipflops required        | 190               | 4995              | 48               |  |

表1 Turbo 码译码器的资源利用情况





图 6 RAMA 和 RAMB 相邻时刻数据输入输出转移逻辑关系图

自项向下相结合的设计方法,将各模块连接起来,构成总的工程设计文件。由于系统规模较大,MAX+PLUSII在编译时自动将译码器分割为三个器件: EPF10K200SBC356-1、EPF10K130EQC240-1和EPF10K30EQC208-1。表1为整个系统资源使用情况。

#### 4 结论

本文提出了一种用FPGA实现Turbo码编码/译

码的方法,采用 Log-MAP 算法作为 Turbo 码的译码算法,并针对 FPGA 实现进行了优化。计算机仿真结果表明,本设计所实现的 Turbo 码编码/译码系统性能较好,具有广泛的用途,也为今后硬件实现性能更好的 Turbo 码作了技术准备。

#### 参考文献

1 Barbulescu A. Iterative decoding of turbo codes and other (下转第60页)

#### (上接第45页)

- concatenated codes. Ph D Dissertation, University of South
- Berrou C, Glavieux A. Near optimum error-correcting cod-

ing and decoding: Turbo Codes, IEEE Trans Commun,

Benedetto S. Montorsi G. Unveiling Turbo codes: some re-

1996; 44(10); 1261

Australia, 1996

- sults on parallel concatenated coding schemes. IEEE Trans Commun, 1996; 42(2): 409
- Valenti M. Iterative detection and decoding for wireless communications Ph D Dissertation, Virginia Polytechic

- Institute and State University, 1999
- 5 Herzberg H. multilevel Turbo coding with short interleavers IFFE Journal Commun. 1998, 16: 303
- interleavers. IEEE Journal Commun, 1998, 16: 303

  Hagenauer J. Iterative decoding of binary block and convo-

lutional codes, IEEE Trans Inform Theory, 1996; 42(2): 429

- 7 Viterbi A J. An Intuitive justification and a simplified implementation of MAP decoder for convolutional codes IEEE Journal Commun, 1998; 16(2): 260
- 8 赵雅兴, FPGA 原理设计与应用, 天津大学出版社, 1999
- 9 Data Book 1999, ALTERA.