# 浙江水学

# 本科实验报告

| 课程 | 名称: | 计算机组成与设计   |
|----|-----|------------|
| 姓  | 名:  | 汪珉凯        |
| 学  | 院:  | 计算机科学与技术学院 |
| 专  | 亚:  | 计算机        |
| 指导 | 教师: | 刘海风        |
| 报告 | 日期: | 2024年5月4日  |

# 浙江大学实验报告

| 课程名称:                 | 计算机组成与设计 | 实验类型: | 综合     |  |
|-----------------------|----------|-------|--------|--|
| <b>ル</b> ト/1王/11/1/1・ |          | 人业大土• | >/N LI |  |

实验项目名称: SCPU 的设计与实现

实验地点: <u>紫金港东四 509 室</u> 实验日期: <u>2024</u> 年 <u>5</u>月 4 日

我选择直接完成 Lab4.3

# 一、操作方法与实验步骤

## 1.设计 Datapath 通路图:



可以看到, 我设计的 SCPU 主要由 ControlUnit(产生控制信号) / ALU\_Ctrl(产生 ALU 的控制信号) / Imm\_Gen(生成立即数) / RegFiles(寄存器堆) / ALU(计算) / PC(指令编号) 以及五个 MUX 组成。

## 1.2SCPU 具体实现

#### 1.2.1.ControlUnit:

```
`timescale 1ns / 1ps
module Control_Unit(
   input [6:0] opcode,
   input [2:0] funct3,
   output ALUSrc,//0->use rs2 ; 1->use imm
   output [1:0] Jump,//00->PC+4/Branch ; 01->jal ; 10->jalr //this is the last mux before PC
   output Branch,
   output [2:0] MemRead, //001->lb ; 010->lh ; 011->lw ; 101->lbu ; 110->lhu
   output [1:0] MemtoReg,//00->ALU_result ; 01->Memory ; 10->PC+4 ; 11->imm
   output [1:0] MemWrite,//01->sb ; 10->sh ; 11->sw
   output RegWrite,
   output [1:0] ALU_op,//00->ld/sd/auipc ; 01->beq ; 10->R_type
   output aui//1->auipc ; 0->others
reg ALUSrc0,RegWrite0,Branch0,aui0;
reg[1:0] Jump0,ALU_op0,MemtoReg0,MemWrite0;
reg[2:0] MemRead0;
assign RegWrite=RegWrite0;
assign MemRead=MemRead0;
assign MemWrite=MemWrite0;
assign Branch=Branch0;
assign aui=aui0;
assign Jump=Jump0;
assign ALU_op=ALU_op0;
assign ALUSrc=ALUSrc0;
assign MemtoReg=MemtoReg0;
always @ (*) begin
   case(opcode)
       7'b0110011://R add
               ALUSrc0<=0;
               MemtoReg0<=2'b00;</pre>
               RegWrite0<=1;
               MemRead0<=3'b0;</pre>
               MemWrite0<=2'b0;
               Branch0<=0;
               Jump0<=2'b00;
               ALU op0<=2'b10;
               aui0<=0;
       7'b0010011://I addi
```

```
ALUSrc0<=1;
       MemtoReg0<=2'b00;</pre>
        RegWrite0<=1;
       MemRead0<=3'b0;</pre>
       MemWrite0<=2'b0;</pre>
        Branch0<=0;
        Jump0<=2'b00;
        ALU_op0<=2'b10;
        aui0<=0;
7'b0000011://I ld
       ALUSrc0<=1;
       MemtoReg0<=2'b01;</pre>
        RegWrite0<=1;
       MemWrite0<=2'b0;
        Branch0<=0;
        Jump0<=2'b00;
        ALU_op0<=2'b00;
        aui0<=0;
       case(funct3)
           3'b000:MemRead0<=3'b001;
           3'b001:MemRead0<=3'b010;
           3'b010:MemRead0<=3'b011;
           3'b100:MemRead0<=3'b101;
           3'b101:MemRead0<=3'b110;
7'b0100011://S sd
       ALUSrc0<=1;
        RegWrite0<=0;
       MemRead0<=3'b0;</pre>
       Branch0<=0;
        Jump0<=2'b00;
        ALU_op0<=2'b00;
        aui0<=0;
        case(funct3)
           3'b000:MemWrite0<=2'b01;
           3'b001:MemWrite0<=2'b10;
           3'b010:MemWrite0<=2'b11;
```

```
7'b1100011://B beq
        ALUSrc0<=0;
        RegWrite0<=0;
        MemRead0<=3'b0;</pre>
        MemWrite0<=2'b0;
        Branch0<=1;
        Jump0<=2'b00;
        ALU_op0<=2'b01;
        MemtoReg0<=2'b10;</pre>
        RegWrite0<=1;
        MemRead0<=3'b0;</pre>
        MemWrite0<=2'b0;
        Branch0<=0;
        Jump0<=2'b01;</pre>
        aui0<=0;
        ALUSrc0<=1;
        MemtoReg0<=2'b10;</pre>
        RegWrite0<=1;
        MemRead0<=3'b0;</pre>
        MemWrite0<=2'b0;
        Branch0<=0;
        Jump0<=2'b10;</pre>
        ALU_op0<=2'b00;
        MemtoReg0<=2'b11;</pre>
        RegWrite0<=1;
        MemRead0<=3'b0;</pre>
        MemWrite0<=2'b0;
        Branch0<=0;
        Jump0<=2'b00;</pre>
        aui0<=0;
7'b0010111:
```

```
begin

aui0<=1;

ALUSrc0<=1;

ALU_op0<=2'b00;

MemWrite0<=2'b0;

MemRead0<=3'b0;

Branch0<=0;

Jump0<=2'b00;

MemtoReg0<=2'b00;

RegWrite0<=1;

end

endcase
end
endmodule
```

Control\_Unit 模块实现的功能是:根据指令的 7 位 opcode 和 3 位 function3,实现控制信号的产生。我利用了 case 语句,产生了以下 9 个控制信号,分别具有不同含义:

ALUSrc: 用于区分 ALU 的计算数据来源, 0表示来源于寄存器, 1表示来源于立即数。

[1:0] Jump: 用于区分 Jump 类指令,00 表示不是 Jump,01 表示 jal 指令,10 表示 jalr 指令。

Branch: 用于区分 Branch 类指令, 0 表示非 Branch, 1 表示 Branch

- [2:0] MemRead: 用于区分不同 load 类型,000 表示非 load 类,001 表示 lb,010 表示 lh,
- 011 表示 lw, 101 表示 lbu, 110 表示 lhu。
- [1:0] MemtoReg: 用于区分写入 RegFile 的是数据来源,00 表示来源于 ALU 的计算结果,01 表示来源于 Memory,10 表示来源与 PC+4,11 表示来源于立即数。
- [1:0] MemWrite: 用于区分 store 类操作: 00 表示非 s 类指令,01 表示 sb 指令,10 表示 sh 指令,11 表示 sw 指令。RegWrite,
- [1:0] ALU\_op: 用于区分 ALU 的功能,00 表示是 load 类/store 类/auipc 指令,01 表示 Branch 类指令,10 表示 R 类指令。

Aui: 用于区分 auipc 指令,0 表示非 auipc,1 表示是 auipc 指令。

### 1.2.2.ALU Ctrl:

```
timescale 1ns / 1ps

module ALU_Ctrl(
   input [6:0] opcode,
   input [1:0] ALU_op,
   input [2:0] fun3,
   input [6:0] fun7,
   output [3:0] ALU_operation
);
```

```
reg [3:0] ALU_operation0;
assign ALU_operation=ALU_operation0;
   always @ (*) begin
       case(ALU_op)
           2'b00:ALU_operation0<=4'b0000;//如果是 ld/sd/auipc 操作,直接做 ADD
           2'b01://如果是 branch 类操作
              case(fun3)
                  3'd0,3'd1:ALU_operation0<=4'd1;//sub->beq/bne
                  3'd4,3'd5:ALU_operation0<=4'd3;//slt->blt/bge
                  3'd6,3'd7:ALU_operation0<=4'd4;//sltu->bltu/bgeu
           2'b10:
               case(fun3)
                  3'd0:
                      if(opcode==7'b0110011 && fun7[5]==1'b1)begin
                          ALU_operation0<=4'd1;//SUB
                          ALU_operation0<=4'd0;
                  3'd1:ALU_operation0<=4'd2;//SLL
                  3'd2:ALU_operation0<=4'd3;//SLT
                  3'd3:ALU_operation0<=4'd4;//SLTU
                  3'd4:ALU_operation0<=4'd5;//XOR
                  3'd5:
                      case(fun7[5])
                          1'b0:ALU_operation0<=4'd6;//SRL
                          1'b1:ALU_operation0<=4'd7;//SRA
                  3'd6:ALU_operation0<=4'd8;//OR
                  3'd7:ALU_operation0<=4'd9;//AND
```

ALU\_Ctrl 模块实现的功能是:产生控制 ALU 的信号 ALU\_operation,我还是利用了 case 语句实现。首先根据 ALU\_op 分类:

若 ALU\_op 为 00,代表是 load、store、auipc 类指令,ALU 一定执行 add 操作。

若 ALU\_op 为 01,代表是 branch 类指令,需要继续根据 fun3 的具体内容进一步分类:如果是 beq、bne 操作,则 ALU 进行 SUB 操作;如果是 blt、bge 操作,则 ALU 进行 slt 操作;如果是 bltu、bgeu 操作,则 ALU 进行 sltu 操作。

若 ALU\_op 为 10,代表是 R 类指令,继续细分即可。

## 1.2.3.Imm Gen:

```
timescale 1ns / 1ps
module Imm_Gen(
   input [31:0] instruction,
   output [31:0] imm
reg [31:0] imm0;
assign imm=imm0;
always @(*) begin
   case(instruction[6:0])
        7'b0010011://I type
                 if(instruction[14:12] == 3'd1 || instruction[14:12] == 3'd5)begin
                     imm0[31:5]<={27{instruction[31]}};</pre>
                     imm0[4:0]<=instruction[24:20];</pre>
                     imm0[31:12]<={20{instruction[31]}};</pre>
                     imm0[11:0]<=instruction[31:20];</pre>
        7'b0000011,7'b1100111://I type
                 imm0[31:12]<={20{instruction[31]}};</pre>
                imm0[11:0]<=instruction[31:20];</pre>
        7'b0100011://S type
                imm0[31:12]<={20{instruction[31]}};</pre>
                imm0[11:5]<=instruction[31:25];</pre>
                imm0[4:0]<=instruction[11:7];</pre>
        7'b1100011://B type
                 imm0[31:13]<={19{instruction[31]}};</pre>
                imm0[12]<=instruction[31];</pre>
                imm0[10:5]<=instruction[30:25];</pre>
                imm0[4:1]<=instruction[11:8];</pre>
                imm0[11]<=instruction[7];</pre>
                imm0[0]<=1'b0;
```

```
imm0[20]<=instruction[31];
    imm0[10:1]<=instruction[30:21];
    imm0[11]<=instruction[20];
    imm0[19:12]<=instruction[19:12];
    imm0[31:21]<={11{instruction[31]}};
    imm0[0]<=1'b0;
    end
    7'b0110111,7'b0010111:
    begin
        imm0[31:12]<=instruction[31:12];
        imm0[11:0]<=12'b0000_0000;
    end
endcase
end
endcase</pre>
```

Imm Gen 模块实现的功能是:根据输入的不同指令,生成不同的立即数。

RegFiles / ALU 这两个模块几乎可以直接调用前几个实验的结果,这里不再作额外赘述。

## 1.2.5SCPU 顶层模块:

```
module SCPU(
   input MIO_ready,
   input [31:0] Data_in,
   input [31:0] inst_in,
   output CPU_MIO,
   output [3:0] MemRW,
   output [31:0] Addr_out,
   output [31:0] Data_out,
   output [31:0] PC_out
reg [3:0] MemRW0;
assign MemRW=MemRW0;
wire [1:0] Jump;
wire [2:0] MemRead;
wire [1:0] MemWrite;
wire Branch;
wire [1:0] ALU_op;
wire [1:0]MemtoReg;
wire ALUSrc;
```

```
wire aui;
wire RegWrite;
//ALU_Ctrl
wire [3:0] ALU_operation;
//RegFiles
wire [31:0] write_data;//the line to write data into the regs
wire [31:0] Rs1_data , Rs2_data;// rd1/rd2
//ALU
wire zero;//if the result of alu is 0
wire [31:0] alu1 , alu2 ,ALU_result;// the 2 source of the alu and the result
assign Addr_out=ALU_result;
wire[1:0] w;
assign w=Addr_out%4;
//Imm_Gen
wire [31:0] imm;
//PC
wire [31:0] pc;
wire [31:0] pc1;
wire [31:0] pc2;
assign pc=PC_out;
assign pc1=pc+4;
assign pc2=pc+imm;
//MUX3
wire [31:0] branch_pc;
//MUX2
wire [31:0] next_pc;
wire [31:0] din;
reg [31:0] din0,dout0;
always @(*) begin
   case(MemRead)
       3'b001: //lb
               case(w)
                       din0[7:0]<=Data_in[7:0];</pre>
                       din0[31:8]<={24{Data_in[7]}};</pre>
                    2'b01:begin
                       din0[7:0]<=Data_in[15:8];</pre>
                       din0[31:8]<={24{Data_in[15]}};</pre>
                    2'b10:begin
                       din0[7:0]<=Data_in[23:16];</pre>
                       din0[31:8]<={24{Data_in[23]}};</pre>
```

```
2'b11:begin
                 din0[7:0]<=Data_in[31:24];</pre>
                 din0[31:8]<={24{Data_in[31]}};</pre>
3'b010: //lh
        case(w)
             2'b00:begin
                 din0[15:0]<=Data_in[15:0];</pre>
                 din0[31:16]<={16{Data_in[15]}};</pre>
                 din0[15:0]<=Data_in[23:8];</pre>
                 din0[31:16]<={16{Data_in[23]}};</pre>
                 din0[15:0]<=Data_in[31:16];</pre>
                 din0[31:16]<={16{Data_in[31]}};</pre>
    din0<=Data_in;</pre>
        2'b00:begin
            din0[7:0]<=Data_in[7:0];</pre>
            din0[31:8]<=0;
             din0[7:0]<=Data_in[15:8];</pre>
             din0[31:8]<=0;
        2'b10:begin
             din0[7:0]<=Data_in[23:16];</pre>
             din0[31:8]<=0;
             din0[7:0]<=Data_in[31:24];</pre>
             din0[31:8]<=0;
```

```
case(w)
                2'b00:begin
                    din0[15:0]<=Data_in[15:0];</pre>
                    din0[31:16]<=0;
                2'b01:begin
                    din0[15:0]<=Data_in[23:8];</pre>
                    din0[31:16]<=0;
                    din0[15:0]<=Data_in[31:24];</pre>
                    din0[31:16]<=0;
       default: din0<=0;</pre>
always @(*)begin
   case(MemWrite)
       2'b01: //sb
                case(w)
                    2'b00:begin
                        dout0[7:0]<=Rs2_data[7:0];</pre>
                        dout0[31:8]<=0;
                    2'b01:begin
                        dout0[15:8]<=Rs2_data[7:0];</pre>
                        dout0[31:16]<=0;
                        dout0[7:0]<=0;
                        dout0[23:16]<=Rs2_data[7:0];</pre>
                        dout0[31:24]<=0;
                        dout0[15:0]<=0;
                        dout0[31:24]<=Rs2_data[7:0];</pre>
                        dout0[23:0]<=0;
```

```
case(w)
                    dout0[15:0]<=Rs2_data[15:0];</pre>
                   dout0[31:16]<=0;
                    dout0[23:8]<=Rs2_data[15:0];</pre>
                    dout0[31:24]<=0;
                   dout0[7:0]<=0;
               2'b10:begin
                    dout0[31:16]<=Rs2_data[15:0];</pre>
                    dout0[15:0]<=0;
       2'b11: //sw
            dout0<=Rs2_data;</pre>
       default: dout0<=0;</pre>
always @(*)begin
   if(inst_in[6:0]==7'b0100011)begin
       case(inst_in[14:12])
            3'b000://sb
                        2'b00:MemRW0<=4'b0001;
                        2'b01:MemRW0<=4'b0010;
                        2'b10:MemRW0<=4'b0100;
                        2'b11:MemRW0<=4'b1000;
            3'b001://sh
                        2'b00:MemRW0<=4'b0011;
                        2'b01:MemRW0<=4'b0110;
                        2'b10:MemRW0<=4'b1100;
```

```
3'b010://sw
                   MemRW0<=4'b1111;
           default:MemRW0<=4'b0000;</pre>
   else MemRW0<=4'b0000;</pre>
end
assign din=din0;
assign Data_out=dout0;
Regs Regs(
   .clk(clk),
   .rst(rst),
   .Rs1_addr(inst_in[19:15]),
   .Rs2_addr(inst_in[24:20]),
   .Wt_addr(inst_in[11:7]),
   .Wt_data(write_data),
   .RegWrite(RegWrite),
   .Rs1_data(Rs1_data),
   .Rs2_data(Rs2_data)
ALU ALU(
   .A(alu1),
   .B(alu2),
   .ALU_operation(ALU_operation),
   .res(ALU_result),
   .zero(zero)
Control_Unit Control_Unit(
   .opcode(inst_in[6:0]),
   .funct3(inst_in[14:12]),
   .ALUSrc(ALUSrc),
   .Jump(Jump),
   .Branch(Branch),
   .MemRead(MemRead),
   .MemtoReg(MemtoReg),
   .MemWrite(MemWrite),
   .RegWrite(RegWrite),
   .ALU_op(ALU_op),
ALU_Ctrl ALU_Ctrl(
```

```
.opcode(inst_in[6:0]),
   .ALU_op(ALU_op),
   .fun3(inst_in[14:12]),
   .fun7(inst_in[31:25]),
   .ALU_operation(ALU_operation)
Imm_Gen Imm_Gen(
   .instruction(inst_in),
   .imm(imm)
MUX1 MUX1(
   .MemtoReg(MemtoReg),
   .from_alu(ALU_result),
   .from_imm(imm),
   .from_memory(din),
   .from_pc(pc1),
   .reg_write_data(write_data)
MUX2 MUX2(
   .Jump(Jump),
   .from_pc_branch(branch_pc),
   .from_jal(pc2),
   .from_jalr(ALU_result),
   .next_pc(next_pc)
MUX3 MUX3(
   .Branch(Branch),
   .zero(zero),
   .fun3(inst_in[14:12]),
   .from_pc(pc1),
   .from_branch(pc2),
   .ALU_result(ALU_result),
   .branch_pc(branch_pc)
MUX4 MUX4(
   .aui(aui),
   .rd1(Rs1_data),
   .pc(pc),
MUX5 MUX5(
   .ALUSrc(ALUSrc),
   .rd2(Rs2_data),
   .imm(imm),
```

```
.alu2(alu2)
);
PC PC(
    .clk(clk),
    .rst(rst),
    .D(next_pc),
    .Q(PC_out)
);
endmodule
```

可以看到,在顶层模块中,我除了实现了各模块的调用连线,还有 3 段额外的代码,分别实现了:根据 Load 和 Store 指令具体读写长度的不同,对 Data\_in、Data\_out 分别进行了处理,然后也对 MemRW 实现了从一位到四位的扩展。

# 二、实验结果与分析

1.Imm\_Gen 模块仿真 仿真代码如图所示:

```
`timescale 1ns/1ps
`include "E:/CO_LABS/LAB4/Downloads/Lab4_header.vh"
module ImmGen_tb();
 reg [31:0] instruction;
 wire[31:0] imm;
 Imm_Gen m0 (.instruction(instruction), .imm(imm));
define LET_INST_BE(inst) \
 instruction = inst; \
   $dumpfile("E:/CO_LABS/LAB4/Downloads/ImmGen.vcd");
   $dumpvars(1, ImmGen_tb);
   `LET_INST_BE(32'h3E810093); //addi x1, x2, 1000
   `LET_INST_BE(32'h00A14093); //xori x1, x2, 10
   `LET_INST_BE(32'h00116093); //ori x1, x2, 1
   `LET_INST_BE(32'h00017093); //andi x1, x2, 0
   `LET_INST_BE(32'h01411093); //slli x1, x2, 20
   `LET_INST_BE(32'h00515093); //srli x1, x2, 5
   `LET_INST_BE(32'h41815093); //srai x1, x2, 24
   `LET_INST_BE(32'hFFF12093); //slti x1, x2, -1
   `LET_INST_BE(32'h3FF13093); //sltiu x1, x2, 1023
   `LET_INST_BE(32'h0E910083); //lb x1, 233(x2)
```

我对 I\S\B\J 类型的测试分别做了立即数模块的仿真, 仿真结果如下:



具体来说:比如对于 I 型操作, instruction=0x3E810093,语义是: addi x1, x2, 1000, 产生的立即数是 0x3e8, 符合预期; 对于 B 型操作, instruction=0xFE108AE3, 语义是: beq x1, x1, -12, 产生的立即数是 0xFFFFFFF4, 符合预期。其余的也可类似验证,不再赘述。

## 2.Control\_Unit 模块仿真

仿真代码如图所示:

```
`timescale 1ns/1ps
`include "E:/CO_LABS/LAB4/Downloads/Lab4_header.vh"
```

```
reg [6:0]
             opcode;
reg [2:0]
             funct3;
             ALUSrc;
wire [1: 0] MemtoReg;
              Jump;
              Branch;
              RegWrite;
wire [1:0]
             MemWrite;
             ALU_op;
wire [2:0] MemRead;
  .opcode(opcode),
  .funct3(funct3),
  .ALUSrc(ALUSrc),
  .Jump(Jump),
  .Branch(Branch),
  .MemRead(MemRead),
  .MemtoReg(MemtoReg),
  .MemWrite(MemWrite),
  .RegWrite(RegWrite),
  .ALU_op(ALU_op),
  .aui(aui)
reg [31:0] inst_for_test;
define LET_INST_BE(inst) \
inst_for_test = inst; \
opcode = inst_for_test[6:0]; \
funct3 = inst_for_test[14:12]; \
  $dumpfile("E:/CO_LABS/LAB4/Downloads/SCPU_ctrl.vcd");
  $dumpvars(1, SCPU_ctrl_tb);
  `LET_INST_BE(32'h001100B3); //add x1, x2, x1
  `LET_INST_BE(32'h400080B3); //sub x1, x1, x0
  `LET_INST_BE(32'h002140B3); //xor x1, x2, x2
  `LET_INST_BE(32'h002160B3); //or x1, x2, x2
  `LET_INST_BE(32'h002170B3); //and x1, x2, x2
  `LET_INST_BE(32'h002150B3); //srl x1, x2, x2
  `LET_INST_BE(32'h002120B3); //slt x1, x2, x2
```

```
`LET_INST_BE(32'h3E810093); //addi x1, x2, 1000

`LET_INST_BE(32'h00A14093); //xori x1, x2, 10

`LET_INST_BE(32'h00116093); //ori x1, x2, 1

`LET_INST_BE(32'h00017093); //andi x1, x2, 0

`LET_INST_BE(32'h00515093); //srli x1, x2, 5

`LET_INST_BE(32'h00515093); //slti x1, x2, -1

`LET_INST_BE(32'h00812083); //slti x1, x2, -1

`LET_INST_BE(32'h000A823); //sw x12, 16(x1)

`LET_INST_BE(32'h600C0A823); //sw x12, 16(x1)

`LET_INST_BE(32'hFe108AE3); //beq x1, x1, -12

`LET_INST_BE(32'hF9DFF06F); //jal x0, -100

`LET_INST_BE(32'h3FE000EF); //jal x1, 1023

`LET_INST_BE(32'h0029a517); //auipc x10,666

#50; $finish();
end
endmodule
```

我对 I\S\B\J\U 类型的测试分别做了立即数模块的仿真, 仿真结果如下:



具体举例来说,比如对于 R 类操作,仅有 RegWrite 为 1,ALU\_op 为 2,其余控制信号全部为 0;对于 Jal 操作(instruction=0x3FE000EF: jal x1, 1023)可以看到 RegWrite 和 Jump 为 1,MemtoReg 为 2,其余控制信号均为 0,符合预期;对于 auipc 操作: ALUSrc\RegWrite\aui 均为 1,其余信号全部为 0,符合预期。其余类型的指令控制信号产生也都符合预期,此处不再赘述。

## 3.SCPU 仿真

本次 SCPU 我进行了两次仿真。

第一次: 我写了一段简单的汇编代码, 初步测试了 SCPU 模块的正确性。具体汇编代码如下:

```
    #Write an assembly code to test all instructions in RISCV Integer
    lui x1,0xffffff #x1=fffff000
    # I R type
    addi x2,x0,8 #x2=00000008
```

```
6.
           add x3,x1,x2 #x3=fffff008
7.
           addi x4,x0,2 #x4=00000002
8.
           srl x4,x2,x3 #x4=3ffffc02
9.
10.
           #Load Store
11.
           addi x20,x0,0x20 #x20=00000020
12.
           sw \times 3,0(\times 20) \#mem[0\times 20] = fffff008
13.
           lw x5,0(x20) #x5=fffff008
14.
           lh x6,2(x20) #x6=
15.
           lbu x7,3(x20) #x7=
16.
           bne x7,x3,fail
17.
18.
           sh x2,2(x20)
19.
           lw x5,0(x20) #x5=
20.
           lh x6,2(x20) #x6=
21.
           lbu x7,3(x20) #x7=
22.
23.
           #B type
24.
           addi x8,x0,4 #x8=4
25.
           addi x9,x0,6 #x9=6
26.
           addi x10,x0,6 #x10=6
27.
           beq x8,x9,fail #if failed
28.
           beq x9,x10,next #branch success
29.
           jal x0,fail
30.
       next:
31.
           bge x9,x8,next1
32.
           jal x0,fail
33.
     next1:
34.
           #U type
35.
         auipc x11,1#x11=
36.
           jal x0, success
37.
38.
39.
     addi x31,x31,1
40.
           jal fail
41.
42.
       success:
43.
           addi x20,x30,1
44.
           jal x0, success
```

得到如下仿真结果:

| Name                | Value                                   | 0.000 ns | 10.000 ns | 20.000 ns | 30.000 ns | 40.000 ns | 50.000 ns  60.000 ns | 70.000 ns | 80.000 ns | 90.000 ns | 100.000 ns | 110.000 ns | 120,000 ns  1 | 30.000 ns  140.000 |
|---------------------|-----------------------------------------|----------|-----------|-----------|-----------|-----------|----------------------|-----------|-----------|-----------|------------|------------|---------------|--------------------|
| ₩ clk               | 0                                       |          | i e       |           |           |           |                      |           |           |           |            |            |               |                    |
| > <b>₩</b> pc[31:0] | 00000028                                |          | 00000000  |           | 0000      | 0004      | 00000008             | 000       | 0000c     | 0000      | 0010       | 00000      | 0014          | 00000018           |
| > Winst_in[31:0]    | 02339e63                                |          | fffff0b7  |           | 0080      | 0113      | 00208163             | 002       | 00213     | 0031      | 5233       | 02000      | 0a13          | 003a2023           |
| > MReg31[31:0]      | 00000000                                |          |           |           |           |           |                      |           |           |           | 000        | 000000     |               |                    |
| > M Reg00[31:0]     | 00000000                                |          |           |           |           |           |                      |           |           |           | 000        | 000000     |               |                    |
| > MReg01[31:0]      | fffff000                                |          | 00000000  |           |           |           |                      |           |           |           |            |            | fffff000      |                    |
| > MReg02[31:0]      | 80000000                                |          |           | 00000000  |           |           |                      |           |           |           |            |            |               | 00000008           |
| > @ Reg03[31:0]     | 800mm                                   |          |           |           | 00000000  |           |                      | X         |           |           |            |            |               | rrrr               |
| > MReg04[31:0]      | 00000000                                |          |           |           |           | 00000000  |                      |           |           | 0000      | 0002       |            |               |                    |
| > MReg05[31:0]      | 8007777                                 |          |           |           |           |           |                      | 00000000  |           |           |            |            |               |                    |
| > MReg06[31:0]      | *************************************** |          |           |           |           |           |                      |           |           | 00000000  |            |            |               |                    |
| > MReg07[31:0]      | 000000ff                                |          |           |           |           |           |                      |           |           |           | 00000000   |            |               |                    |
| > M Reg08[31:0]     | 00000000                                |          |           |           |           |           |                      |           |           |           | 000        | 000000     |               |                    |
| > MReg09[31:0]      | 00000000                                |          |           |           |           |           |                      |           |           |           | 000        | 000000     |               |                    |
| > MReg10[31:0]      | 00000000                                |          |           |           |           |           |                      |           |           |           | 000        | 000000     |               |                    |
| > MReg11[31:0]      | 00000000                                |          |           |           |           |           |                      |           |           |           | 000        | 000000     |               |                    |
| > MReg20[31:0]      | 00000020                                |          |           |           |           |           | 00000000             |           |           |           |            |            | X             |                    |
| > MReg30[31:0]      | 00000000                                |          |           |           |           |           |                      |           |           |           | 000        | 000000     |               |                    |
| > MReg31[31:0]      | 00000000                                |          |           |           |           |           |                      |           |           |           | 000        | 000000     |               |                    |

上面一张图展现了对 U、R、I(addi)类指令的仿真。可以看到,在前五条指令中,每次读入一条指令,目标寄存器的值就发生相应变化。比如第一条指令 fffff0b7,实际上是 lui x1,0xFFFFF,可以看 Reg01 的波形变化从 0 变成了 FFFFF000,符合预期;第二条指令是 addi x2,x0,8 可以看到 Reg02 成功从 0 变成了 00000008,符合预期。

| Name             | Value    | 110,000 ns  120,000 ns  1 | 30,000 ns  140,000 ns | 150,000 ns   160,000 ns | 170,000 ns  180,000 ns | 190,000 ns 200,000 ns 2 | 10.000 ns 220.000 ns | 230, 000 ns  240, 000 ns | 250,000 ns 260,000 n | s  270. |  |  |  |
|------------------|----------|---------------------------|-----------------------|-------------------------|------------------------|-------------------------|----------------------|--------------------------|----------------------|---------|--|--|--|
| ₩ clk            | 1        |                           |                       |                         |                        |                         |                      |                          |                      |         |  |  |  |
| > ₩ pc[31:0]     | 00000034 | 00000014                  | 00000018              | 0000001c                | 00000020               | 00000024                | 00000028             | 0000002c                 | 00000030             |         |  |  |  |
| > Winst_in[31:0] | 002a1303 | 02000a13                  | 003a2023              | 000a2283                | 002a1303               | 003a4383                | 02338e63             | 002a1123                 | 000a2283             |         |  |  |  |
| > ₩ Reg31[31:0]  | 00000000 |                           |                       |                         |                        | 00000000                |                      |                          |                      |         |  |  |  |
| ₩ Reg00[31:0]    | 00000000 |                           |                       |                         |                        | 00000000                |                      |                          |                      |         |  |  |  |
| ≫ MReg01[31:0]   | fffff000 |                           | ffff000               |                         |                        |                         |                      |                          |                      |         |  |  |  |
| ₩ Reg02[31:0]    | 00000008 | 0000008                   |                       |                         |                        |                         |                      |                          |                      |         |  |  |  |
| ₩ Reg03[31:0]    | fffff008 | ffff008                   |                       |                         |                        |                         |                      |                          |                      |         |  |  |  |
| > ₩ Reg04[31:0]  | 00000000 |                           |                       |                         |                        | 00000000                |                      |                          |                      |         |  |  |  |
| > ■ Reg05[31:0]  | 0008f008 | 000000                    | 000                   | 00000020                |                        | ttttt                   | 008                  |                          | 00000000             |         |  |  |  |
| ₩ Reg06[31:0]    | fffffff  |                           | 00000                 | 0000                    |                        |                         |                      | ttttttt                  |                      |         |  |  |  |
| ₩ Reg07[31:0]    | 000000ff |                           |                       | 00000000                |                        | X                       |                      | 000                      | 0000ff               |         |  |  |  |
| > № Reg08[31:0]  | 00000000 |                           |                       |                         |                        | 00000000                |                      |                          |                      |         |  |  |  |
| ■ Reg09[31:0]    | 00000000 |                           |                       |                         |                        | 00000000                |                      |                          |                      |         |  |  |  |
| ■ Reg10[31:0]    | 00000000 |                           |                       |                         |                        | 00000000                |                      |                          |                      |         |  |  |  |
| ■ Reg11[31:0]    | 00000000 |                           |                       |                         |                        | 00000000                |                      |                          |                      |         |  |  |  |
| ₩ Reg20[31:0]    | 00000020 | 00000000                  |                       |                         |                        | 0000                    | 0020                 |                          |                      |         |  |  |  |
| ■ Reg30[31:0]    | 00000000 |                           |                       |                         |                        | 00000000                |                      |                          |                      |         |  |  |  |
| ₩ Rea31[31:0]    | 00000000 |                           |                       |                         |                        | 0000000                 |                      |                          |                      |         |  |  |  |

上图中验证了 S 类指令和 L 类指令。003a2023 的指令是 sw x3,0(x20),意在将 fffff008 存入 RAM 中。接下来三条指令分别是 lw x5,0(x20) 、lh x6,2(x20) 、lbu x7,3(x20),我们可以看到,三条指令后 Reg05、Reg06、Reg07 分别变成了 fffff008、ffffffff、000000ff,非常符合我们的预期,也就是说以上的 sw、lw、lh、lbu 操作都没有出问题。同理,我验证了 sh 等操作,波形如下所示,一样没有出问题。

|                     |                                         |          |                          |                         |                          |                        |                          |                          | 273, 600 ns              |                          |                 |  |
|---------------------|-----------------------------------------|----------|--------------------------|-------------------------|--------------------------|------------------------|--------------------------|--------------------------|--------------------------|--------------------------|-----------------|--|
| Name                | Value                                   |          | 150, 000 ns  160, 000 ns | 170.000 ns   180.000 ns | 190, 000 ns  200, 000 ns | 210,000 ns  220,000 ns | 230, 000 ns  240, 000 ns | 250, 000 ns  260, 000 ns | 270, 000 ns  280, 000 ns | 290, 000 ns  300, 000 ns | 310, 000 ns  32 |  |
| ₩ clk               | 1                                       |          |                          |                         |                          |                        |                          |                          |                          |                          |                 |  |
| > <b>⊌</b> pc[31:0] | 00000034                                | 00000018 | 0000001c                 | 00000020                | 00000024                 | 00000028               | 0000002e                 | 00000030                 | 00000034                 | 00000038                 | 0000003c        |  |
| > Winst_in[31:0]    | 002a1303                                | 003a2023 | 000a2283                 | 002a1303                | 003a4383                 | 02338e63               | 002a1123                 | 000a2283                 | 002a1303                 | 003a4383                 | 00400413        |  |
| > MReg31[31:0]      | 00000000                                |          |                          |                         |                          |                        | 00000000                 |                          |                          |                          |                 |  |
| ➤ Reg00[31:0]       | 00000000                                | 0000000  |                          |                         |                          |                        |                          |                          |                          |                          |                 |  |
| > MReg01[31:0]      | ffff000                                 | ffff000  |                          |                         |                          |                        |                          |                          |                          |                          |                 |  |
| > M Reg02[31:0]     | 00000008                                |          |                          |                         |                          |                        | 00000008                 |                          |                          |                          |                 |  |
| > W Reg03[31:0]     | 80011111                                |          |                          |                         |                          |                        | fffff008                 |                          |                          |                          |                 |  |
| > MReg04[31:0]      | 00000000                                |          |                          |                         |                          |                        | 00000000                 |                          |                          |                          |                 |  |
| > M Reg05[31:0]     | 0008f008                                | 00000000 | 00000020                 |                         | ffff                     | £008                   |                          | 00000000                 |                          | 0008f008                 |                 |  |
| > MReg06[31:0]      | *************************************** |          | 00000000                 |                         |                          |                        | 11111111                 |                          |                          | 000000                   | 28              |  |
| > MReg07[31:0]      | 000000ff                                |          |                          | 00000000                |                          |                        |                          | 000000ff                 |                          |                          | 00000000        |  |
| > MReg08[31:0]      | 00000000                                |          |                          |                         |                          |                        | 00000000                 |                          |                          |                          |                 |  |
| > MReg09[31:0]      | 00000000                                |          |                          |                         |                          |                        | 00000000                 |                          |                          |                          |                 |  |

最后我在下图中验证了 Branch 类操作和 U 类操作。先令  $x8\x9\x10$  分别等于  $4\6\6$ ,可以看到 beq x8,x9 的指令并没有跳转(因为没有进入 fail 死循环, fail 死循环里 reg31 的值不停增加), beq x9, x10 的指令则发生了跳转。最后指令 00001597, 实际上是 auipc x11,1 此处 pc 是 000005c, 可以看到 Reg11 变成了 pc+imm<<12 的数值,也就是 0000105c, 符合预期。

| Name              | Value    | 310,000 ns  320,000 ns | 330, 000 ns  340, 000 ns | 350, 000 ns  360, 000 ns | 370, 000 ns  380, 000 ns | 390, 000 ns  400, 000 ns | 410,000 ns  420,000 ns | 430, 000 ns  440, 000 ns | 450,000 ns  460,000 ns | 470,000 ns  480,000 ns |
|-------------------|----------|------------------------|--------------------------|--------------------------|--------------------------|--------------------------|------------------------|--------------------------|------------------------|------------------------|
| ₩ clk             | 1        |                        |                          |                          |                          |                          |                        |                          |                        |                        |
| > ₩ pc[31:0]      | 00000034 | 0000003c               | 0000040                  | 00000044                 | 00000048                 | 0000004c                 | 0000054                | 0000005c                 | 00000060               | 0000006c               |
| > 1 inst_in[31:0] | 002a1303 | 00400413               | 00600493                 | 00600513                 | 00940e63                 | 00a48463                 | 0084d463               | 00001597                 | 00c0006f               | 001f0f13               |
| > MReg31[31:0]    | 00000000 |                        |                          |                          |                          | 00000000                 |                        |                          |                        |                        |
| ➤ Reg00[31:0]     | 00000000 |                        |                          |                          |                          | 00000000                 |                        |                          |                        |                        |
| > MReg01[31:0]    | ffff000  |                        |                          |                          |                          | 11111000                 |                        |                          |                        |                        |
| > MReg02[31:0]    | 80000008 |                        |                          |                          |                          | 00000008                 |                        |                          |                        |                        |
| > tel Reg03[31:0] | 80011111 |                        |                          |                          |                          | 8001111                  |                        |                          |                        |                        |
| > MReg04[31:0]    | 00000000 |                        |                          | rrrroos                  |                          | 00000000                 |                        |                          |                        |                        |
| > MReg05[31:0]    | 0008f008 |                        |                          | 1111008                  |                          | 0008r008                 |                        |                          |                        |                        |
| > M Reg06[31:0]   | ffffffff |                        |                          |                          |                          | 00000008                 |                        |                          |                        |                        |
| > MReg07[31:0]    | 000000ff |                        |                          |                          |                          | 00000000                 |                        |                          |                        |                        |
| > MReg08[31:0]    | 00000000 | 00000000               |                          |                          |                          | 0000                     | 00004                  |                          |                        |                        |
| > MReg09[31:0]    | 00000000 | 000000                 | 00                       |                          |                          |                          | 00000006               |                          |                        |                        |
| > MReg10[31:0]    | 00000000 |                        | 00000000                 |                          |                          |                          | 0000                   | 0006                     |                        |                        |
| > MReg11[31:0]    | 00000000 | 00000000 0000105-      |                          |                          |                          |                          |                        |                          |                        |                        |
| > MReg20[31:0]    | 00000020 | 0000000                |                          |                          |                          |                          |                        |                          |                        |                        |
| > M Reg30[31:0]   | 00000000 |                        |                          |                          |                          | 00000000                 |                        |                          |                        |                        |

此外,J类操作,在我实现代码跳转进入死循环的过程中已经得到验证。根据代码可以看到,如果符合预期,则进入 Reg30 不断自增的死循环;如果失败,则进入 Reg31 不断自增的死循环,根据以下波形(最后两行),仿真符合预期。

| Name            | Value    | 440.00   | 00 ns  460, 0 | 00 ns  480.0 | 00 ns  500, 0 | 00 ns  520, 0 | 00 ns  540.0 | 00 ns  560, 0 | 000 ns  580.0 | 00 ns  600, | 000 ns  620, 0 | 000 ns  640.0 | 00 ns  660, 0 | 00 ns  680, 0 | 00 ns  700.0 | 00 ns 720,0 | 000 ns  740, 0 | 000 ns  760.00 |
|-----------------|----------|----------|---------------|--------------|---------------|---------------|--------------|---------------|---------------|-------------|----------------|---------------|---------------|---------------|--------------|-------------|----------------|----------------|
| ₩ clk           | 1        |          |               |              |               |               |              |               |               |             |                |               |               |               |              |             |                |                |
| ₩ pc[31:0]      | 00000070 | 0000005c | 00000060      | 0000006c     | 00000070      | 0000006c      | 00000070     | 0000006c      | 00000070      | 0000006c    | 00000070       | 0000006c      | 00000070      | 0000006c      | 00000070     | 0000006c    | 00000070       | 0000006c       |
| ₩ inst_in[31:0] | ffdff06f | 00001597 | 00c0006f      | 001f0f13     | ffdff06f      | 001f0f13      | ffdff06f     | 001f0f13      | frdff06f      | 001f0f13    | ffdff06f       | 001f0f13      | ffdff06f      | 001f0f13      | ffdff06f     | 001f0f13    | ffdff06f       | 001f0f13       |
| ■ Reg31[31:0]   | 00000000 |          |               |              |               |               |              |               |               | 00          | 0000000        |               |               |               |              |             |                |                |
| ₩ Reg00[31:0]   | 00000000 |          |               |              |               |               |              |               |               | 00          | 000000         |               |               |               |              |             |                |                |
| ■ Reg01[31:0]   | fffff000 |          |               |              |               |               |              |               |               | fi          | 111000         |               |               |               |              |             |                |                |
| ■ Reg02[31:0]   | 80000000 |          |               |              |               |               |              |               |               | 00          | 0000008        |               |               |               |              |             |                |                |
| ■ Reg03[31:0]   | 80011111 |          |               |              |               |               |              |               |               | fi          | 200111         |               |               |               |              |             |                |                |
| ™ Reg04[31:0]   | 00000000 |          |               |              |               |               |              |               |               | 00          | 000000         |               |               |               |              |             |                |                |
| ₩ Reg05[31:0]   | 0008f008 |          |               |              |               |               |              |               |               | 00          | 8001800        |               |               |               |              |             |                |                |
| ■ Reg06[31:0]   | 80000008 |          |               |              |               |               |              |               |               | 00          | 800000         |               |               |               |              |             |                |                |
| M Reg07[31:0]   | 00000000 |          |               |              |               |               |              |               |               | 00          | 0000000        |               |               |               |              |             |                |                |
| ₩ Reg08[31:0]   | 00000004 |          |               |              |               |               |              |               |               | 00          | 000004         |               |               |               |              |             |                |                |
| ■ Reg09[31:0]   | 00000006 |          |               |              |               |               |              |               |               | 00          | 0000006        |               |               |               |              |             |                |                |
| ₩ Reg10[31:0]   | 00000006 |          |               |              |               |               |              |               |               | 00          | 0000006        |               |               |               |              |             |                |                |
| ₩ Reg11[31:0]   | 0000105c | 00000000 |               |              |               |               |              |               |               |             | 0000105        |               |               |               |              |             |                |                |
| ₩ Reg20[31:0]   | 00000020 |          |               |              |               |               |              |               |               | 00          | 000020         |               |               |               |              |             |                |                |
| M Reg30[31:0]   | 80000000 |          | 00000000      |              | 0000          | 00001         | 0000         | 00002         | 0000          | 00003       | 0000           | 00004         | 0000          | 00005         | 0000         | 00006       | 000            | 00007          |
| ■ Reg31[31:0]   | 00000000 |          |               |              |               |               |              |               |               | Or          | 0000000        |               |               |               |              |             |                |                |

然后我进行了第二次仿真,仿真的 Imem 是来源于下板验收的代码,这里就不给出了,得到仿真结果如图所示:



可以看到,最终 Reg31 从 0 逐渐增加到 7,然后跳入死循环变成 666,完全符合预期。

# 三、讨论、心得

本次实验花了我很长的时间,主要原因在于对时序的理解不够透彻,导致了仿真没问题,但是一上板就漏洞百出的尴尬场面。历时将近一个月,终于彻底完工。以后再写 verilog 代码的时候一定会更加注意时序逻辑,不然像这次一样不停返工实在是太痛苦了 orz。

# 4-4 在下一页

# 浙江大学实验报告

| 课程名称: | 计算机组成与设计 | 实验类型: | 综合 |
|-------|----------|-------|----|
|       |          |       |    |

实验项目名称: \_\_\_\_\_\_SCPU 的异常与中断

实验地点: 紫金港东四 509 室 实验日期: 2024 年 5 月 8 日

目前我的 4-4 进行到了已经把 RV\_INT / CSRRegs 两个重要模块写完,并把 Control\_Unit 的调整做完了。但由于时间原因,我还没来得及做 Datapath 的连接与修改, 因此在这里只能先给出 RV\_INT / CSRRegs / Control\_Unit 这 3 个模块的代码,以及我再原 datapath 通路图上做出的修改示意图。仿真结果和上板结果留待以后用自由时间补交 Orz。

## 新的 Datapath 通路图:



其中黄色部分表示修改的通路。可以看到,我新增了 RV\_INT/CSRRegs/MUX 等模块,并从 Control\_Unit 中多产生了两个控制信号 interr/csr\_w\_mode,分别用于记录中断类型以及具体 属于 csrrw、csrrs、csrrc 中的哪一类指令。

## CSRRegs 模块代码如下:

```
`timescale 1ns / 1ps
module CSRRegs(
   input [11:0] raddr, waddr,
   input [31:0] wdata,
   input [1:0] csr_wsc_mode,
   input expt_int,//旁路输出信号
   input [31:0] mepc_bypass_in,
   input [31:0] mcause_bypass_in,
   input [31:0] mtval_bypass_in,
   input [31:0] mstatus_bypass_in, // 为 mstatus 添加旁路输入
   input [31:0] mtvec_bypass_in, // 为 mtvec 添加旁路输入
   output reg [31:0] rdata
   reg [31:0] mstatus, mtvec, mcause, mtval, mepc;
   localparam CSR_W = 2'b01, // csrrw
             CSR_S = 2'b10, // csrrs
             CSR_C = 2'b11; // csrrc
   always @(*) begin
      case (raddr)
          12'h300: rdata = mstatus;
          12'h305: rdata = mtvec;
          12'h341: rdata = mepc;
          12'h342: rdata = mcause;
          12'h343: rdata = mtval;
          default: rdata = 32'b0;
   always @(posedge clk or posedge rst) begin
          mstatus <= 32'b0;
          mtvec <= 32'b0;
          mcause <= 32'b0;
          mtval <= 32'b0;
          mepc <= 32'b0;
```

```
if (expt_int) begin
   mepc <= mepc_bypass_in;</pre>
   mcause <= mcause_bypass_in;</pre>
    mtval <= mtval_bypass_in;</pre>
    mstatus <= mstatus_bypass_in; // 使用旁路数据更新 mstatus
    mtvec <= mtvec_bypass_in; // 使用旁路数据更新 mtvec
end else if (csr_wsc_mode != 2'b00) begin
    case (waddr)
        12'h300: begin
            case (csr_wsc_mode)
               CSR_W: mstatus <= wdata;</pre>
               CSR_S: mstatus <= mstatus | wdata;</pre>
                CSR_C: mstatus <= mstatus & ~wdata;</pre>
        12'h305: begin
           case (csr_wsc_mode)
               CSR_W: mtvec <= wdata;
                CSR_S: mtvec <= mtvec | wdata;</pre>
                CSR_C: mtvec <= mtvec & ~wdata;</pre>
        12'h341: begin
            case (csr_wsc_mode)
               CSR_W: mepc <= wdata;</pre>
               CSR_S: mepc <= mepc | wdata;</pre>
                CSR_C: mepc <= mepc & ~wdata;</pre>
        12'h342: begin
            case (csr_wsc_mode)
                CSR_W: mcause <= wdata;</pre>
               CSR_S: mcause <= mcause | wdata;</pre>
                CSR_C: mcause <= mcause & ~wdata;</pre>
        12'h343: begin
           case (csr_wsc_mode)
               CSR_W: mtval <= wdata;</pre>
               CSR_S: mtval <= mtval | wdata;</pre>
                CSR_C: mtval <= mtval & ~wdata;</pre>
```

```
endcase
end
end
end
end
end
```

## RV INT 模块代码如下所示:

```
`timescale 1ns / 1ps
module RV_INT(
              INT0,
   input [1:0] interr,
   input [31:0] current_pc,
             l_access_fault, // 数据访存不对齐
             j_access_fault, // 跳转地址不对齐
   input [31:0] pc_next,
   output[31:0] pc,
  output [31:0] mepc_bypass_in,
  output [31:0] mcause_bypass_in,
   output [31:0] mtval_bypass_in,
   output [31:0] mstatus_bypass_in, // 为 mstatus 添加旁路输入
   output [31:0] mtvec_bypass_in // 为 mtvec 添加旁路输入
parameter PC_illegal = 32'h 00000004;
parameter PC_ecall = 32'h 00000008;
parameter PC_hardware = 32'h0000000C;
reg en0;
assign en = en0;
reg [31:0] pc0;
assign pc = pc0;
reg [31:0] mepc,mcause,mtval,mstatus,mtvec;
assign mepc_bypass_in = mepc;
assign mcause_bypass_in = mcause;
assign mtval_bypass_in = mtval;
assign mstatus_bypass_in = mstatus;
assign mtvec_bypass_in = mtvec
always @ (posedge clk or posedge rst or posedge INT0) begin
   if (rst) begin
      en0 <= 1;
```

```
pc0 <= 0;
    mepc <= 0;
    mstatus <= 0;</pre>
else if (INT0) begin
    if (en0) begin // Just entered interrupt triggered by hardware
        pc0 <= PC_hardware;</pre>
        en0 <= 0;
        mepc <= current_pc;</pre>
        mcause <= 32'h1000000b;
        mtval <= current_pc;</pre>
        mstatus <= 0;</pre>
        mtvec <= 32'h00000000;
    if (interr == 2'b01 && en0) begin // Just entered illegal instruction triggered interrupt
        pc0 <= PC_illegal;</pre>
        en0 <= 0;
        mepc <= pc_next;</pre>
        mcause <= 32'h00000002;
        mtval <= current_pc;</pre>
        mstatus <= 0;</pre>
        mtvec <= 32'h000000000;
    else if (interr == 2'b10 && en0) begin // Just entered ecall triggered interrupt
        pc0 <= PC_ecall;</pre>
        en0 <= 0;
        mepc <= pc_next;</pre>
        mcause <= 32'h10000003;
        mtval <= current_pc;</pre>
        mstatus <= 0;</pre>
        mtvec <= 32'h00000000;
    else if (interr == 2'b11 && (!en0)) begin // Just entered mret triggered interrupt
        pc0 <= mepc;</pre>
        en0 <= 1;
```

```
else begin

pc0 <= pc_next;

end

end

end

end

end
```

其中 mstatus 还没有完成正确赋值。

## 修改后的 Control\_Unit 如下所示:

```
timescale 1ns / 1ps
module Control_Unit(
   input [6:0] opcode,
   input [2:0] funct3,
   input [11:0] funct12,
   input [3:0] csr_kind,
   output ALUSrc,//0->use rs2 ; 1->use imm
   output [1:0] Jump,//00->PC+4/Branch ; 01->jal ; 10->jalr //this is the last mux before PC
   output Branch,
   output [2:0] MemRead, //001->lb ; 010->lh ; 011->lw ; 101->lbu ; 110->lhu
   output [1:0] MemtoReg,//00->ALU_result ; 01->Memory ; 10->PC+4 ; 11->imm
   output [1:0] MemWrite,//01->sb ; 10->sh ; 11->sw
   output RegWrite,
   output [1:0] ALU_op,//00->ld/sd/auipc ; 01->beq ; 10->R_type
   output [1:0] interr,//00:normal ;01: illegal ; 10: ecall ; 11:mret
   output [1:0] csr_wsc_mode//00-> not 3 kinds ; 01->csrw ; 10->csrrs ; 11->csrrc
reg ALUSrc0,RegWrite0,Branch0,aui0;
reg[1:0] Jump0,ALU_op0,MemtoReg0,MemWrite0;
reg[2:0] MemRead0;
reg [1:0] interr0;
reg [1:0] csr_wsc_mode0;
assign RegWrite=RegWrite0;
assign MemRead=MemRead0;
assign MemWrite=MemWrite0;
assign Branch=Branch0;
assign aui=aui0;
assign Jump=Jump0;
assign ALU_op=ALU_op0;
assign ALUSrc=ALUSrc0;
assign MemtoReg=MemtoReg0;
```

```
assign interr=interr0;
assign csr_wsc_mode=csr_wsc_mode0;
always @ (*) begin
   case(opcode)
       7'b0110011://R add
              ALUSrc0=0;
              MemtoReg0=2'b00;
              RegWrite0=1;
              MemRead0=3'b0;
              MemWrite0=2'b0;
              Branch0=0;
               Jump0=2'b00;
              ALU_op0=2'b10;
              aui0=0;
               interr0=2'b00;
              csr_wsc_mode0=2'b00;
       7'b0010011://I addi
              ALUSrc0=1;
              MemtoReg0=2'b00;
              RegWrite0=1;
              MemRead0=3'b0;
              MemWrite0=2'b0;
              Branch0=0;
              Jump0=2'b00;
              ALU_op0=2'b10;
               aui0=0;
              interr0=2'b00;
              csr_wsc_mode0=2'b00;
       7'b0000011://I ld
              ALUSrc0=1;
              MemtoReg0=2'b01;
              RegWrite0=1;
              MemWrite0=2'b0;
              Branch0=0;
               Jump0=2'b00;
               ALU_op0=2'b00;
               aui0=0;
               interr0=2'b00;
```

```
csr_wsc_mode0=2'b00;
       case(funct3)
           3'b000:MemRead0=3'b001;
           3'b001:MemRead0=3'b010;
           3'b010:MemRead0=3'b011;
           3'b100:MemRead0=3'b101;
           3'b101:MemRead0=3'b110;
7'b0100011://S sd
       ALUSrc0=1;
       RegWrite0=0;
       MemRead0=3'b0;
       Branch0=0;
        Jump0=2'b00;
       ALU_op0=2'b00;
       aui0=0;
       interr0=2'b00;
       csr_wsc_mode0=2'b00;
       case(funct3)
           3'b000:MemWrite0=2'b01;
           3'b001:MemWrite0=2'b10;
           3'b010:MemWrite0=2'b11;
7'b1100011://B beq
       ALUSrc0=0;
       RegWrite0=0;
       MemRead0=3'b0;
       MemWrite0=2'b0;
       Branch0=1;
       Jump0=2'b00;
       ALU_op0=2'b01;
       aui0=0;
       interr0=2'b00;
       csr_wsc_mode0=2'b00;
7'b1101111://J jal
       MemtoReg0=2'b10;
       RegWrite0=1;
       MemRead0=3'b0;
```

```
MemWrite0=2'b0;
       Branch0=0;
       Jump0=2'b01;
       aui0=0;
       interr0=2'b00;
       csr_wsc_mode0=2'b00;
7'b1100111://J jalr
       ALUSrc0=1;
       MemtoReg0=2'b10;
       RegWrite0=1;
       MemRead0=3'b0;
       MemWrite0=2'b0;
       Branch0=0;
       Jump0=2'b10;
       ALU_op0=2'b00;
       aui0=0;
       interr0=2'b00;
       csr_wsc_mode0=2'b00;
       MemtoReg0=2'b11;
       RegWrite0=1;
       MemRead0=3'b0;
       MemWrite0=2'b0;
       Branch0=0;
       Jump0=2'b00;
       aui0=0;
       interr0=2'b00;
       csr_wsc_mode0=2'b00;
7'b0010111://auipc
       aui0=1;
       ALUSrc0=1;
       ALU_op0=2'b00;
       MemWrite0=2'b0;
       MemRead0=3'b0;
       Branch0=0;
       Jump0=2'b00;
       MemtoReg0=2'b00;
       RegWrite0=1;
```

```
interr0=2'b00;
       csr_wsc_mode0=2'b00;
7'b1110011:// system call
       ALUSrc0=0;
       MemtoReg0=2'b00;
       RegWrite0=0;
       MemRead0=3'b0;
       MemWrite0=2'b0;
       Branch0=0;
       Jump0=2'b00;
       ALU_op0=2'b00;
       aui0=0;
       case(funct12)
           12'h000: begin
              interr0=2'b10; // ecall
              csr_wsc_mode0=2'b00;
           12'h302: begin
              interr0=2'b11; // mret
              csr_wsc_mode0=2'b00;
              interr0=2'b00; // csrr
              case(csr_kind)
                  4'd1, 4'd5: csr_wsc_mode0=2'b01;
                  4'd2, 4'd6: csr_wsc_mode0=2'b10;
                  4'd3, 4'd7: csr_wsc_modeθ=2'b11;
                  default: csr_wsc_mode0=2'b00;
              interr0=2'b01; // illegal
              csr_wsc_mode0=2'b00;
       ALUSrc0=0;
       MemtoReg0=2'b00;
```

```
RegWrite0=0;
MemRead0=3'b0;
MemWrite0=2'b0;
Branch0=0;
Jump0=2'b00;
ALU_op0=2'b00;
aui0=0;
interr0=2'b01;//illeagal
csr_wsc_mode0=2'b00;
end
endcase
end
endmodule
```

## 思考题

思考体中给出的代码无法正确赋值,因为 ADDI 一个负数,实际上不是 0x00000EFF,而是 0xFFFFEFF,因此直接用 addi 无法得到预期结果。按照原来的代码,仅仅修改一个字符,可以 这样改:

lui t1, 0xDEADB addi t1, t1, 0x0EEF