# 1 Digital vs. Analog

## 1.1 Analog

- Die reale Welt ist analog (z.B. Sinnesorgane)
- Die Analoge Verarbeitung stellt das Ergebnis einer Berechnung praktisch sofort zur Verfügung.
- Analoge Systeme sind anfällig auf externe Störsignale.
- Analoge Systeme sind extrem aufwändig und erfordern viel Fachwissen.

## 1.2 Digital

- Einfacher automatisierbarer Entwurf und Test mit Hilfe von CAD möglich.
- Digitale Schaltungen werden als integrierte Schaltungen mit Transistoren hergestellt uns sind somit reproduzierbar.
- Digitale Systeme sind bis zu einem gewissen Grad weitgehend immun gegen Störsignale.

## 1.3 Unterschied Analog zu Digital



## 1.3.1 Integration



Trend zu höherer Integration. Digitaler Anteil wächst und die Analoge "Schale" bleibt bestehen.

## 1.4 Von Analog zu Digital



Abtasttheorem:

Amplitudenauflösung:

Quantisierungsfehler:

Nyquist-Shannon besagt, dass ein Signal mit  $f_{max}$  mit mindestens einer Frequenz von  $2*f_{max}$  abgetastet werden muss um das Ursprungssignal wieder herzustellen.

Die Anzahl abzählbarer Amplitudenwerte (Quantisierungsstufen) bestimmt die Auflösung eines AD-Wandlers. Diese wird in der Regel in Bits angegeben. Je kleiner der Bereich aufgeteilt ist, desto kleiner ist der Abstand  $\Delta$  zwischen zwei benachbarten Amplitudenwerten.

Bei linearer Quantisierung ist der der Quantisierungsfehler (Quantisierungsrauschen) maximal  $\frac{\Delta}{2}$ 

# 2 Zahlendarstellungen und Codes

## 2.1 Zahlensysteme

## 2.1.1 Zahlensysteme ohne festen Stellenwert

• Römisches Zahlensystem (keine Null, kein fester Stellenwert, schlechte Unterscheidung)

## 2.1.2 Zahlensysteme mit festem Stellenwert

- Babylon (Basis B = 60)
- Maya (Basis B = 20)
- Dezimal (Basis B = 10)
- Binär (Basis B = 2)
- Octal (Basis B = 8)
- Hexadezimal (Basis B = 16)

Die Wertigkeit des Symbols hängt von seiner Position innerhalb der Symbolkette ab:

z: Wert der Zahl (im Dezimalsystem) a: Nennwert der Ziffer Bsp: 
$$4156.78 = 4*10^3 + 1*10^2 + 5*10^1 + 6*10^0$$

$$z = \sum_{k=0}^{n-1} a_k * B^k$$
B: Basis des Zahlensystems +7\*10^{-1} + 8\*10^{-2}
n: Stellenanzahl

Auch gebrochene Zahlen können nach dem gleichen Muster binär dargestellt werden. Wichtig ist, dass das Komma immer an einer festen Stelle steht (Festkommadarstellung). Definiert ist, dass eine Binärzahl 8 Ziffern (n) vor dem Komma und 4 Ziffern (m) nach dem Komma besitzt. Eine gebrochene Binärzahl sieht dann so aus:

$$z_2 = a_{n-1}a_{n-2} \dots a_1a_0 \cdot a_{-1}a_{-2} \dots a_{-m+1}a_{-m}$$

Der gesuchte Zahlenwert im Dezimalsystem wird dann folgendermassen berechnet:

$$z_{10} = a_{n-1} * B^{n-1} + a_{n-2} * B^{n-2} + \dots + a_0 * B^0 + a_{-1} * B^{-1} + a_{-2} * B^{-2} + \dots + a_{-m+1} * B^{-m+1} + a_{-m} * B^{-m}$$

## 2.2 Gebräuchliche polyadische Zahlensysteme

| System      | Basis | Stellenwerte                 | Ziffern                                        | Beispiel                     |
|-------------|-------|------------------------------|------------------------------------------------|------------------------------|
| Binär       | 2     | $\dots 2^2 2^1 2^0 \dots$    | 0, 1                                           | $110_{(2)} = 6_{(10)}$       |
| Oktal       | 8     | $\dots 8^2 8^1 8^0 \dots$    | 0, 1, 2, 3, 4, 5, 6, 7                         | $273_{(8)} = 187_{(10)}$     |
| Dezimal     | 10    | $\dots 10^2 10^1 10^0 \dots$ | 0, 1, 2, 3, 4, 5, 6, 7, 8, 9                   | $192_{(10)} = 192_{(10)}$    |
| Hexadezimal | 16    | $\dots 16^2 16^1 16^0 \dots$ | 0, 1, 2, 3, 4, 5, 6, 7, 8, 9, A, B, C, D, E, F | $2AFF_{(16)} = 11007_{(10)}$ |

## 3 Begriffe im Zusammenhang mit dem binären Zahlensystem

• Bit (b): Binary Digit: Kleinsmögliche Speichereinheit in der Digitaltechnik. Kann zwei mögliche Zustände annehmen: 0 und 1

• Byte (B): Einheit von 8 Bits. Auch genannt Oktett: 1 Oktett = 1 Byte = 8 Bit. Byte ist die Standartbezeichnung von Speicherkapazitäten und Datenmengen.

• Nibble: Binärzahlen in Gruppen von 4 Bits

MSB: Most Significant Bit. Bit mit höchster Wertigkeit, steht ganz links im binären Wort
LSB: Least Significant Bit. Bit mit tiefster Wertigkeit, steht ganz rechts im binären Wort

## 2.4 Umwandlung von Dezimalzahlen

Beispiel für die Umwandlung der Zahl 109.78125<sub>(10)</sub>:

| Dezimal        | zu E  | Binä | r    |             |       |   | Dezimal        | zu ( | Okta       | ıl  |      |       |   | Dezimal   | zu I | Iexac             | lexin | nal |       |   |
|----------------|-------|------|------|-------------|-------|---|----------------|------|------------|-----|------|-------|---|-----------|------|-------------------|-------|-----|-------|---|
| 109            | :     | 2    | =    | 54          | Rest: | 1 | 109            | :    | 8          | =   | 13   | Rest: | 5 | 109       | :    | 16                | =     | 6   | Rest: | D |
| 54             | :     | 2    | =    | 27          | Rest: | 0 | 13             | :    | 8          | =   | 1    | Rest: | 5 | 6         | :    | 16                | =     | 0   | Rest: | 6 |
| 27             | :     | 2    | =    | 13          | Rest: | 1 | 1              | :    | 8          | =   | 0    | Rest: | 1 |           |      |                   |       |     |       |   |
| 13             | :     | 2    | =    | 6           | Rest: | 1 |                |      |            |     |      |       |   |           |      |                   |       |     |       |   |
| 6              | :     | 2    | =    | 3           | Rest: | 0 |                |      |            |     |      |       |   |           |      |                   |       |     |       |   |
| 3              | :     | 2    | =    | 1           | Rest: | 1 |                |      |            |     |      |       |   |           |      |                   |       |     |       |   |
| 1              | :     | 2    | =    | 0           | Rest: | 1 |                |      |            |     |      |       |   |           |      |                   |       |     |       |   |
| 0.78125        | *     | 2    | =    | 0.5625      | +     | 1 | 0.78125        | *    | 8          | =   | 0.25 | +     | 6 | 0.78125   | *    | 16                | =     | 0.5 | +     | С |
| 0.5625         | *     | 2    | =    | 0.125       | +     | 1 | 0.25           | *    | 8          | =   | 0    | +     | 2 | 0.5       | *    | 16                | =     | 0   | +     | 8 |
| 0.125          | *     | 2    | =    | 0.25        | +     | 0 |                |      |            |     |      |       |   |           |      |                   |       |     |       |   |
| 0.25           | *     | 2    | =    | 0.5         | +     | 0 |                |      |            |     |      |       |   |           |      |                   |       |     |       |   |
| 0.5            | *     | 2    | =    | 0           | +     | 1 |                |      |            |     |      |       |   |           |      |                   |       |     |       |   |
| $109_{(10)} =$ | : 110 | )110 | 1.11 | $001_{(2)}$ |       |   | $109_{(10)} =$ | = 15 | $5.62_{0}$ | (8) |      |       |   | 109(10) = | = 6D | .C8 <sub>(1</sub> | 6)    |     |       |   |

### 2.5 Addition

#### 2.5.1Ganzzahlen 1 1 1 1 1 0 0 1 1 0 1 0 1 Carry 1 1 1 1 1 0 1 0 1 1 0 0 1 1

| 2.5.2 | $\mathbf{Fe}$ | $\operatorname{stk}$ | omi | naz | ahle | en |   |   |
|-------|---------------|----------------------|-----|-----|------|----|---|---|
|       | 0             | 1                    | 1   | 0   | 0,   | 0  | 1 | 0 |
| +     | 0             | 0                    | 1   | 1   | 0,   | 1  | 1 | 1 |
| Carry | 1             | 1                    | 0   | 0   | 1    | 1  | 0 |   |
| = 1   | 1             | 0                    | 0   | 1   | 1,   | 0  | 0 | 1 |
|       |               |                      |     |     |      |    |   |   |

# 2.5.3 Vorzeichen-Darstellung

Es gilt:  $0 \rightarrow \text{positiv}$   $\bullet 1 \rightarrow \text{negativ}$ Beispiel:

## 2.6 Einerkomplement

Das Einerkomplement wird durch Invertieren aller Bits der positiven Zahl gebildet.

$$A_{k1} = \overline{A}$$



## 2.7 Zweierkomplement

Das Zweierkomplement wird durch Invertieren aller Bits der positiven Zahl und der Addition von 1 gebildet.

$$A_{k2} = \overline{A} + 1 = (2^n - A)$$



## 2.8 Subtraktion

Für die Subtraktion A-B=C sind folgende Schritte notwendig:

- 1) Der Subtrahend B muss ins Zweierkomplement gebracht werden.
- 2) Die arithmetische Operation muss durchgeführt werden.
- 3) Das Resultat muss korrekt interpretiert werden.

In der Praxis bedeutet die Subtraktion von  $2^n$ , dass das Bit, welches an höchster Stelle (n+1) steht, ignoriert wird.

## 2.9 Bereichsüberschreitung

In Hardware sind die Wortbreiten immer begrenzt, so kann es passieren, dass diese Wortbreite bei einer arithmetischen Operation überschritten wird.

Mit diesem Verfahren kann geprüft werden, ob eine Ergebnis korrekt ist:

| Operation | Richtiges Ergebnis     | Überlauf               |
|-----------|------------------------|------------------------|
| A+B       | $c_n = 0, c_{n-1} = 0$ | $c_n = 0, c_{n-1} = 1$ |
| A-B       | $c_n = c_{n-1}$        | Nicht möglich          |
| -A-B      | $c_n = 1, c_{n-1} = 1$ | $c_n = 1, c_{n-1} = 0$ |

## 2.10 Codes



Folgende Codes sind die am häufigst gebrauchten:

- Binärcode
- Reiner Dualcode: Zuordnung von Dezimalzahlen zu den Bitfolgen des Dualsystems
- BCD Code:

| Dezimal | 1    | 2    | 3    | <br>9    | >9       |
|---------|------|------|------|----------|----------|
| BCD     | 0001 | 0010 | 0011 | <br>1001 | ungültig |

# 3 Schaltalgebra

## 3.1 Symbolik

Folgende Symbole werden verwendet:

$$\neg = -= NOT$$

$$\vee = + = OR$$

$$\wedge = * = AND$$

$$\oplus =$$
\$ =EXOR

## 3.2 Rechenregeln

| Verknüpfung mit 0      | $a \lor 0 = a$            | $a \wedge 0 = 0$            | $a \oplus 0 = a$            |
|------------------------|---------------------------|-----------------------------|-----------------------------|
| Verknüpfung mit 1      | $a \lor 1 = 1$            | $a \wedge 1 = a$            | $a \oplus 1 = \overline{a}$ |
| Verkn. mit sich selbst | $a \lor a = a$            | $a \wedge a = a$            | $a \oplus a = 0$            |
| Verkn. mit Inversem    | $a \vee \overline{a} = 1$ | $a \wedge \overline{a} = 0$ | $a \oplus \overline{a} = 1$ |
|                        |                           |                             |                             |

Kommutativgesetz  $a \lor b = b \lor a$   $a \land b = b \land a$   $a \oplus b = b \oplus a$ 

Assioziativgesetz  $(a \lor b) \lor c = a \lor (b \lor c)$   $(a \land b) \land c = a \land (b \land c)$   $(a \oplus b) \oplus c = a \oplus (b \oplus c)$  Distributivgesetz  $(a \land b) \lor (a \land c)$   $(a \land b) \lor (a \land c)$   $(a \lor b) \land (a \lor c)$   $(a \lor b) \oplus (a \land c)$ 

## 3.3 Vereinfachungen

$$\begin{array}{lll} a\vee(a\wedge b)=a & (a\wedge \overline{b})\vee b=a\vee b & (a\wedge \overline{b})\oplus b=a\vee b & (a\wedge b)\vee(a\wedge \overline{b})=a\\ a\wedge(a\vee b)=a & (a\vee \overline{b})\wedge b=a\wedge b & (a\oplus \overline{b})\wedge b=a\wedge b & (a\vee b)\wedge(a\vee \overline{b})=a \end{array}$$

## 3.4 Shannon und DeMorgan



## 3.5 Normalformen

Ausgangslage:

| Dezimal | x2 | x1 | x0 | у |
|---------|----|----|----|---|
| 0       | 0  | 0  | 0  | 0 |
| 1       | 0  | 0  | 1  | 1 |
| 2       | 0  | 1  | 0  | 0 |
| 3       | 0  | 1  | 1  | 1 |
| 4       | 1  | 0  | 0  | 0 |
| 5       | 1  | 0  | 1  | d |
| 6       | 1  | 1  | 0  | 1 |
| 7       | 1  | 1  | 1  | 1 |

# $\begin{array}{cc} \textbf{3.5.1} & \textbf{Kanonisch disjunktive} \\ \textbf{Normalform} \end{array}$

| $\overline{x2} \wedge \overline{x1} \wedge x0$ |
|------------------------------------------------|
|                                                |
| $\overline{x2} \wedge x1 \wedge x0$            |
|                                                |
| $x2 \wedge x1 \wedge x0$                       |
| $x2 \wedge x1 \wedge \overline{x0}$            |
| $x2 \wedge x1 \wedge x0$                       |

 $\overline{y} = (\overline{x2} \wedge \overline{x1} \wedge x0) \vee (\overline{x2} \wedge x1 \wedge x0) \vee [x2 \wedge \overline{x1} \wedge x0] \vee (x2 \wedge x1 \wedge x0) \vee (x2 \wedge x1 \wedge x0)$ Es werden nur diejenigen Zeilen der Wahrheitstabelle aufgeführt, deren Funktionswert 1 oder d ist.

# 3.5.2 Kanonisch konjunktive Normalform

| $x2 \lor x1 \lor x0$                         |
|----------------------------------------------|
|                                              |
| $x2 \lor \overline{x1} \lor x0$              |
|                                              |
| $\overline{x2} \lor x1 \lor x0$              |
| $\overline{[x2 \lor x1 \lor \overline{x0}]}$ |
|                                              |
|                                              |

 $y = (x2 \lor x1 \lor x0) \land (x2 \lor \overline{x1} \lor x0) \land (\overline{x2} \lor x1 \lor x0) \land [\overline{x2} \lor x1 \lor \overline{x0}]$ Es werden nur diejenigen Zeilen der Wahrheitstabelle aufgeführt, deren Funktionswert 0 oder d ist.

## 3.6 Karnaugh-Diagramm







#### Arbeiten mit dem KV-Diagramm 3.6.1

Aufstellen der Wahrheitstabelle. • 1)

Übertragen der Werte der Wahrheitstabelle in KV Diagramm.

Möglichst grosse Gruppen a  $2^n$  Felder bilden.

Kanonisch disjunktive Normalform:

Kanonisch konjunktive Normalform:

Gruppen von Feldern mit Wert 1 oder d Gruppen von Feldern mit Wert 0 oder d

Primimplikanten: AND Verknüpfung Primimplikanten: OR Verknüpfung

OR Verknüpfung aller Primimplikanten AND Verknüpfung aller Primimplikanten

# Logische Gatter

## Ralisierungsaufwand

Anzahl Transistoren ist ein mögliches Mass für Komplexität (Marketing). In der Technik spricht man von Gatteräquivalent: 1 Gatteräquivalent entspricht 4 Transistoren.

#### 4.1 Anzahl Schaltfunktionen

Permutation:  $F = 2^{2^n}$  F: Anzahl möglicher Schaltfunktionen, n: Anzahl Eingänge

#### 4.2Verhalten logischer Gatter

#### 4.2.1 Störabstand

High-Pegel:  $U_{nH} = U_{aHmin} - U_{eHmin}$ Low-Pegel:  $U_{nL} = U_{eLmax} - U_{aLmax}$ 



## Propagation delay Time Anstiegs-/Abstiegszeit

Zeit zwischen 50% von  $V_{max}$  am Eingang und 50% von  $V_{max}$  am Ausgang.

$$t_{pd} = \frac{t_{pLH} + tpHL}{2}$$





## Transition delay Time (Verzögerungszeit)

Zeit zwischen 10% und 90% von  $V_{max}$ .

 $t_{tLH}$ : Transition time low to high.

 $t_{tHL}$ : Transition time high to low.

#### Hazards 4.3

#### 4.3.1 Statischer Hazard



kurzzeitig seinen Pegel, wenn eine Eingangsvariable den Pe-mehrmals kurzzeitig seinen Pegel, wenn eine Eingangsvariagel ändert, obschon von der logischen Funktion keine Ände- ble den Pegel ändert, obschon von der logischen Funktion rung gegeben ist.

## Dynamischer Hazard



Der Funktionswert eines kombinatorischen Systems ändert Der Funktionswert eines kombinatorischen Systems ändert her nur eine einzige Änderung erfolgen sollte.

Aufbau logischer Gatter

# Funktion Symbol Trans WHT (0,0) (0,1) (1,0) (1,1) Buffer ත ත Inverter NOT Nicht 2 Konjunktion $a \wedge b$ a\*b6 NAND Nicht Und $\frac{a*b}{a \wedge b}$ 4 Disjunktion a+b $a \lor b$ 6 NOR Nicht Oder $\frac{a+b}{a\vee b}$ 4 0 0 1 Exklusiv Oder Antivalenz $a \oplus b \ a\$b$ $\infty$ Nicht Ex. Oder $\frac{\ddot{\text{Aquivalenz}}}{\frac{a \oplus b}{a\$b}}$ 10

## 5 Sequentielle Systeme

## 5.1 Taktsignal

Weil sequentielle Schaltungen in der Regel synchron arbeiten, muss eine Referenz zur Einhaltung der Synchronität definiert werden. Das Taktsignal ist ein binäre Signal, das in regelmässiger Abfolge zwischen zwei Zuständen hin und her pendelt.



## 5.2 Flipflops und Latches

## 5.2.1 Unterschied Flipflop und Latch

Taktzustandsgesteuerte Systeme haben den Nachteil, dass in ihrer transparenten Phase auch asynchrone Schaltvorgänge stattfinden können. Echt synchrone Systeme ändern ihren Zustand nur bei der aktiven Flanke des Taktsignals. Genau in diesem Moment und sonst nie wird das Eingangssignal bei einem Speicherelement in den Speicher übertragen. Nur beim taktflankengesteuerten System wechseln die Ausgänge immer genau zum Zeitpunkt der aktiven Taktflanke. Beim taktzustandsgesteuerten System sind während der transparenten Phase auch Zustandsänderungen zwischen zwei Taktflanken möglich.

Taktflankengesteuerte Speicherelemente werden Flip-Flops genannt. Taktzustandsgesteuerte Speicherelemente werden Latches genannt



### 5.2.2 Transmission Gate

Das Transmission Gate ist von seiner Funktion her ein einfacher Schalter, der Signale sowohl auf positivem, als auch auf negativem Pegel schalten kann.



## 5.2.3 RS-Latch



| S | R | $\overline{Q}$ | $\overline{Q}$ |
|---|---|----------------|----------------|
| 0 | 0 | $\overline{Q}$ | $\overline{Q}$ |
| 0 | 1 | 0              | 1              |
| 1 | 0 | 1              | 0              |
| 1 | 1 | ung            | ültig          |

## 5.2.5 **D-Latch**



| D | С | Q | $\overline{Q}$ |
|---|---|---|----------------|
| 0 | 0 | Q | $\overline{Q}$ |
| 0 | 1 | 0 | 1              |
| 1 | 0 | Q | $\overline{Q}$ |
| 1 | 1 | 0 | 1              |

## 5.2.4 RS-Latch mit Clock



# 5.2.6 D-Flipflop mit Reset



## 5.2.7 Setup- und Holdtime

- $t_s$ = setup time  $\rightarrow$  Minimale Zeitspanne, während der ein Datensignal vor einer aktiven Clockflanke stabil sein muss, um zuverlässig eingelesen zu werden.
- $t_H$ = hold time  $\rightarrow$  Minimale Zeitspanne, während der ein Datensignal nach einer aktiven Clockflanke noch stabil bleiben muss, damit der Einlesevorgang des Datensignals erfolgreich abgeschlossen werden kann.



#### 5.3 Beschreibung sequentieller Systeme

- S: Menge der Zustände mit Zustandsaktionen
- I⊂S: Initalzustände
- T: Kombinatorische Übergangsrelation

### Tabellarische Beschreibung 5.3.1

| Aktzeller Eingangs-<br>Zustand var. |      | Folge-<br>Zustand | Ausgangsvariablen |              |              |               |      |      |       |  |
|-------------------------------------|------|-------------------|-------------------|--------------|--------------|---------------|------|------|-------|--|
| state_name                          | mode | set               | state_name        | mod_<br>hset | mod_<br>mset | mod_<br>ssync | hset | mset | ssync |  |
| st_normal                           | 0    | 0                 | st_normal         | 0            | 0            | 0             | 0    | 0    | 0     |  |
|                                     | 0    | 1                 | st_normal         |              |              |               | 0    | 0    | 0     |  |
|                                     | 1    | 0                 | st_hset           |              |              |               | 0    | 0    | 0     |  |
|                                     | 1    | 1                 | st_hset           |              |              |               | 0    | 0    | 0     |  |
| st_hset (                           | 0    | 0                 | st_hset           | 1            | 0            | 0             | 0    | 0    | 0     |  |
|                                     | 0    | 1                 | st_hset           |              |              |               | 1    | 0    | 0     |  |
|                                     | 1    | 0                 | st_mset           |              |              |               | 0    | 0    | 0     |  |
|                                     | 1    | 1                 | st_mset           |              |              |               | 0    | 0    | 0     |  |
| st_mset                             | 0    | 0                 | st_mset           | 0            | 1            | 0             | 0    | 0    | 0     |  |
|                                     | 0    | 1                 | st_mset           |              |              |               | 0    | 1    | 0     |  |
|                                     | 1    | d                 | st_ssync          |              |              |               | 0    | 0    | 0     |  |
| st_ssync                            | 0    | 0                 | st_ssync          | 0            | 0            | 1             | 0    | 0    | 0     |  |
|                                     | 0    | 1                 | st_ssync          |              |              |               | 0    | 0    | 1     |  |
|                                     | 1    | d                 | st normal         |              |              |               | 0    | 0    | 0     |  |

- E: Eingangssignale
- A: Ausgangssignale

#### Grafische Beschreibung (Zustandsdiagramm) 5.3.2



Diese Beispiele visualisieren das sequentielle System des Watch-Controllers.

#### Strukturen der Finite State Machine 5.4

#### 5.4.1 Grundstruktur

5.4.2 Mealy-System



- s: Zustand, Zustandsvektor
- x: Primäre Eingänge, Eingangsvektor
- y: Primäre Ausgänge, Ausgangsvektor
- d: Speicheransteuerung, Folgezustand

- m: Anzahl Eingänge

#### 5.4.3Moore-System



Ausgänge hängen nur vom momentanen Zustand ab und ändern mit der Clock Flanke

- n: Anzahl Ausgänge
- k: Anzahl Speicherstellen
- F: Funktion für die Ausgänge
- G: Funktion für die Speicheransteuerung
- Z: Zustandsspeicher
- I: Index der aktuellen Taktflanke (Taktflankennummer)

## 5.4.4 Medwedjew-System



Die primären Ausgänge entsprechen dem Zustandsvektor

#### Zustandscodierung 5.5

ab

Ausgänge hängen vom momentanen Zustand und den aktuellen Eingängen

- Binär: Alle Zustände werden der Reihe nach durchnummeriert.
- ONE-HOT: Nur eine Speicherstelle im Code hat jeweils den Wert 1. Alle anderen besitzen den Wert 0 (z.B. 001, 010, 100)
- ONE-COLD: Nur eine Speicherstelle im Code hat jeweils den Wert 0. Alle anderen besitzen den Wert 1 (z.B. 110, 101, 011)

#### 5.6 Synthese von Zustandsmaschinen

- 1. Zustandsdiagramm aufstellen
- 2. Zustandskodierung zuweisen
- 3. Zustandstabelle nach festen Regeln aufstellen
- 4. Speicheransteuer-Funktionen bestimmen
- 5. Ausgangs-Funktionen bestimmen