# 1 SoC Design Hardware

# 1.1 System on Chip

- Repräsentiert ein komplettes System (Mikroprozessor(en), Speicher, Peripherie und anwendungsspezifische IP Blöcke) auf einem Chip
- Vorteile:
  - Kürzere Entwicklungszyklen
  - Geringere Entwicklungskosten
  - Geringere Gesamtkosten (niedriges bis mittleres Volumen)
  - Mehr Flexibilität im Betrieb
- Schlüssel zum Erreichen der folgenden Ziele: Kurze Time to market, niedrige Kosten und kleine Grösse

## 1.2 Zyng 7000 System

- Enthält einen Dual-Core ARM Cortex A9 Prozessor (Hard Macro) zusammen mit programmierbarer Logik auf 28-nm-Basis
- Prozessoren sind mit dem FPGA Bereich über AXI verbunden
- ARM-basierte Anwendungen können somit den vollen Nutzen aus der massiv parallelen Verarbeitung ziehen, welche im FPGA Teil möglich ist

# 1.2.1 Verarbeitungssystem - Processing System (PS)

- Dual-Core ARM Cortex A9 Prozessor
- Caches
- Betrieb bis 1 GHz
- Voll integrierte Speichercontroller
- I/O Peripherie (MIO Multiplexed In/Out to 54 Pins, EMIO Shared with PL)

# 1.2.2 Programmierbare Logik (PL)

Der programmierbare Logik Teil ist nach der FPGA Struktur von XILINX Series 7 Devices aufgebaut. Er besteht aus einem regelmässigen Array von konfigurierbaren Logikblöcken (CLB) und Schaltmatrizen. Ein CLB enthält zwei Slices. Jedes Slice hat 4 Lookup-Tables (LUTs) mit sechs Eingängen, Carry-Logik, Multiplexer und acht Flip-Flops. Abhängig von der Schichtstruktur können vier Flip-Flops als Latches verwendet werden. Zu unterscheiden sind SLICEM und SLICEL. SLICEM können auch als Speicher benutzt werden. SLICEL nur für logische und arithmetische Operationen. Je nach Slicetypen wird das CLB unterschiedlich bezeichnet. Enthält ein CLB zwei SLICEL wird es mit CLB-LL bezeichnet. Wenn ein CLB ein SLICEL und ein SLICEM beinhaltet mit CLB-LM.



#### Spezialressourcen der programmierbaren Logik

- 7-Series Block RAM and FIFO
- DSP48E1 Slice  $\rightarrow P = (A + D) * B$  in einem Clockzyklus (inkl. Aufaddierung des Feedbackstranges)
- Xilinx ADC (XADC) and Analog Mixed Signal (AMS)

## 1.3 Design Herausforderungen und Bedarf

## 1.3.1 Herausforderungen

- Komplexität: Hohe Parallelität auf verschiedenen Ebenen
- Heterogenität: Tools / Komponenten / Hersteller / Hardwarebeschreibung und Programmiersprache
- Time to market: Marktdruck

## 1.3.2 Bedarf

- Wiederverwendbarkeit: Systemfunktionalität kann nicht länger von Anfang an entwickelt werden  $\rightarrow$  Komponenten und Subsysteme wiederverwenden  $\rightarrow$  IP-basiertes Design
- Hierarchie: Weitere Hierarchiestufen sind erforderlich (sowohl Hard- wie auch Software) → IP-basiertes Design
- Parallel statt sequentiell: Hard- und Software sind parallel zu entwickeln
- Teams und Tools: Entwerfen von Systemen fordert grosse Teams und gute Werkzeuge, die die Komplexität verwalten können

## 1.4 IP-basiertes Design

# 1.4.1 Definition IP Core

Als IP Core (Intellectual Property Core) wird ein vielfach einsetzbarer, vorgefertigter Funktionsblock eines Chipdesigns bezeichnet. Dieser enthält das geistige Eigentum (intellectual property) des Entwicklers oder Herstellers und wird in der Regel lizenziert bzw. hinzugekauft, um es in ein eigenes Design zu integrieren.

## 1.4.2 IP Core Typen

- Hard IP Core: Blackbox in optimierter Layoutform. Sind als fertige Schaltung herstellerseitig unveränderbar in den Chip des FPGAs integriert
- Firm IP Core: Synthetisierte Netzliste, die simuliert und wenn nötig geändert werden kann
- Soft IP Core: RTL Design. Benutzer muss synthetisieren und layouten

# 1.4.3 Bezug von IP Core

- Ältere bereits vorhandene in-house IP
- Neu entwickelte in-house IP
- Drittanbieter IP

#### 1.4.4 Lizenzmodelle

- Free und Open Source
- Kommerzielle Lieferanten (XILINX, CADENCE, ..)
- Aggregator (sammelt und kategorisiert IP Cores und verkauft sie weiter)

# 1.5 Traditioneller Design Flow



# 1.6 System Level Design Flow

- Höhere Abstraktionsebene
- Partitionierung der SW und HW und Schnittstellendefinition
- SW/HW Co-Design
- System Integration → wird häufig unterschätzt



CC BY-NC-SA

# 1.7 Design Tools

# 1.7.1 Vivado IDE Solution

## Haupteigenschaften

- Interaktives Design und Analyse: Timing Analysen, Konnektivität, Ressourcen Nutzung, Timinig Constraints Analysen, ..
- RTL Entwicklung und Analyse: Entwicklung von HDL, Hierarchische Erweiterung, Schemaerzeugung
- XSIM-Simulator-Integration
- Synthese und Umsetzung in einem Package
- I/O-Pin-Planung: Interaktive regelbasierte I/O Zuordnung

### Design Database

Prozesse greifen auf die darunterliegende Datenbank des Designs zu. Jeder Prozess modifiziert eine vorhandene Netzliste oder erstellt eine neue. Während des ganzen Entwurfprozesses werden verschiedene Netzlisten (Elaborated, Synthesized, Implemented) verwendet.



# 1.7.2 Xilinx Software Development Kit (XSDK)

XSDK ist ein separates Tool von Vivado und kann eigenständig für SW-Teams installiert werden. Es ist eine voll ausgestattete Software-Design-Umgebung.

# 2 Constraints - Lukas

# 2.1 ".xdc"-Dateien

Physikalische Eigenschaften eines Designs können dem Synthese- und Implementierungstool mit Constraints mitgeteilt werden. Diese Constraints werden bei Vivado in ".xdc"-Dateien definiert. Sind mehrere Dateien vorhanden, so werden diese sequentiell angewendet. Wird ein Constraints mehrfach gesetzt, so wird der zuletzt gesetzte Constraint verwendet. Für jede ".xdc"-Datei kann desweiteren definiert werden, ob sie nur in der Synthese oder nur der Implementation angewendet werden soll (oder bei beidem).

set\_property used\_in\_synthesis true/false [get\_files xyz.xdc] set\_property used\_in\_implementation true/false [get\_files xyz.xdc]

## 2.1.1 Reihenfolge

Es wird empfohlen die Constraints in der nachfolgenden Reihenfolge in den Dateien abzulegen, um Fehler zu minimieren.

- 1. Timing Assertions
  - a) Primary Clocks
  - b) Virtual Clocks
  - c) Generated Clocks
  - d) Clock Groups
  - e) Input und Output Delay
- 2. Timing Exceptions
  - a) False Paths
  - b) Max Delay / Min Delay
  - c) Multicycle Paths
  - d) Case Analysis
  - e) Disable Timing
- 3. Physical Constraints

# 2.2 Timing Analysis

Um Constraints bestimmen zu können, muss als erstes eine Timing Analyse durchgeführt werden. Eine Timing Analyse soll sicherstellen, dass alle Timing Anforderungen aller Komponenten eingehalten werden.

Eine statische Timing Analyse muss die nachfolgenden Situationen abdecken:

- Clock-to-Clock Pfad
- Input-to-Clock Pfad
- Clock-to-Output Pfad



## 2.2.1 Input Delay

Das Input Delay kann mit der nachfolgenden Formel bestimmt werden, weiterführende Informationen sind in Kapitel 2.4.1 zu finden.

 $t_{\text{input\_delay}} = t_{\text{clk\_ext}} + t_{\text{pcq\_FF1}} + t_{\text{db}} - t_{\text{cb}}$ 

## 2.2.2 Output Delay

Das Output Delay kann mit der nachfolgenden Formel bestimmt werden, weiterführende Informationen sind in Kapitel 2.4.2 zu finden.

 $t_{\text{output\_delay}} = t_{\text{pcq\_FF3}} + t_{\text{p\_comb}} + t_{\text{clk\_latency(FF3-master)}}$ 

#### 2.2.3 Clock Skew

Der Skew ist die Timing Differenz zwischen zwei Signalen. Der Clock Skew ist die Differenz zwischen zwei Clock Signalen. Dieser Clock Skew sollte im Idealfall immer 0 sein. Da dies aber nicht realisierbar ist, implementieren die Synthesetools Clock Trees um den Clock Skew zu minimieren. Typischerweise ist der Clock Skew somit im Bereich von ps bis ns.



#### 2.2.4 Slack

Der Slack bezeichnet die Differenz zwischen der benötigten Ankunftszeit eines Signales und der tatsächlichen Ankunftszeit. Solange der Slack einen positiven Wert aufweist, ist das Timing korrekt. Wird der Slack negativ, so können Timinganforderungen nicht mehr eingehalten werden.

## Berechnung



Slack = RequiredTime - ArrivalTime wobei RequiredTime = Tperiod - Tsetup(CaptureFlipFlop)Nach obenstehendem Bild: RequiredTime = 10ns - 3ns = 7ns und ArrivalTime = 1ns ergibt Slack = 7ns - 1ns = 6ns

# 2.3 Clocks

Clocks müssen definiert werden, damit die Timing Paths berechnet werden können. Ein Clock wird dabei so definiert, wie er am Startpunkt des Clock Trees aussieht (in der Regel der Eingangspin des Clocks). Es wird angegeben, wie gross die Periode des Clocks ist, sowie wo die Flanken sind. Alle Zeiten werden dabei in Nanosekunden angegeben.

## 2.3.1 Primary Clocks

Ein Primary Clock ist ein Clock, welcher in der Regel durch einen Eingangspin zugeführt wird. Ein solcher Clock muss immer einem Netzlistenobjekt zugewiesen werden.

Der nachfolgende Befehl definiert einen neuen Clock mit dem Namen develk, einer Periode von 10ns sowie einem Dutycycle von 25%. Der Clock wird über den Port elkin zugeführt.

create\_clock -name devclk -period 10 -waveform {2.5 5} [get\_ports clkin]

#### 2.3.2 Generated Clocks

Generated Clock werden von speziellen Blöcken in einem FPGA generiert (z.B. MMCM). Sie können auch von Userlogik erzeugt werden. Diese Generated Clocks sind jedoch an einen anderen Clock gebunden und teilen diesen z.B. herunter, oder bewirken eine Phasenverschiebung.

## 2.3.3 Virtual Clocks

Ein Virtual Clock ist ein Clock welcher physikalisch nicht existiert und somit nicht an ein Netzlisten Objekt gebunden ist. Sie werden benutzt um Input und Output Delays zu spezifizieren, wenn das externe Gerät mit einem anderen Clock läuft als der FPGA.

Der nachfolgende Befehl definiert einen neuen Virtual Clock mit dem Namen virtclk, einer Periode von 10ns sowie einem Dutycycle von 25%.

create\_clock -name virtclk -period 10 -waveform {2.5 5}

#### 2.3.4 Clock Latency

Clocks erreichen verschiedene Punkte in einem Design mit unterschiedlichen Verzögerungen. Diese Verzögerungen können in zwei Arten unterschieden werden:

- Network Latency
- Source Latency



Mit den nachfolgenden Befehlen können die Latenzen definiert werden. Wird nichts spezifisch angegeben, so werden der min, max, rise und fall Wert gesetzt.

```
# Network Latency
set_clock_latency 0.8 [get_clocks clkname]
# Source Latency
set_clock_latency 1.9 -source [get_clocks clkname]
```

#### 2.3.5 Clock Jitter

Aufgrund der physikalischen Eigenschaften ist kein Clock ideal. Kleinere Schwankungen in der Übertragung können auftreten. Diese Schwankungen (bis das Signal kosntant ist) werden Jitter genannt und in Nanosekunden gemessen.



#### Input Jitter

Input Jitter definiert Jitter auf Primary Clocks. Mit dem nachfolgenden Befehl kann der Jitter definiert werden:

```
# Set a jitter of 0.3 ns
set_input_jitter clockname 0.3
```

## System Jitter

Der System Jitter spezifiert den Jitter für alle Clocks im System (auch für die Primary Clocks). Er wird benutzt um starkes Rauschen zu modellieren. Mit dem nachfolgenden Befehl kann der Jitter definiert werden:

```
# Set a jitter of 0.1 ns
set_system_jitter 0.1
```

#### 2.3.6 Zusätzliche Clock Unsicherheit

Sind weitere Unsicherheiten zwischen verschiedenen Clocks vorhanden, so kann mit dem nachfolgenden Befehl definiert werden, wie sich verschiedene Clocks zueinander verhalten.

```
\# Set a uncertainty of 0.225ns between all clock domains {\it set\_clock\_uncertainty} 0.225 -{\it from} [get\_clocks] -{\it to} [get_clocks]
```



## 2.4 I/O Delay

Damit externe Timing Anforderungen korrekt in die Synthese und Implementation einbezogen werden können, ist es notwendig diese anzugeben.

### 2.4.1 Input Delay

Input Delays geben an, mit welcher Verzögerung Daten an einem Eingangsport anliegen. Diese Verzögerung muss relativ zu einem Clock angegeben werden.

## Tcl Befehl

Mit dem Befehl set\_input\_delay kann das Input Delay angegeben werden. Die folgenden Parameter werden dabei unterstützt:

- -clock: Gibt den Clock an, zu welchem die Verzögerung gilt.
- -min, -max: Definiert die min Zeit (hold/removal) oder die max Zeit (setup/recovery). Wird dieser Parameter nicht spezifisch angegeben, so wird die Zeit für min und max verwendet.
- -clock\_fall: Gibt an dass das Input Delay relativ zur fallenden Clockflanke gilt.
- -rise, -fall: Gibt an für welche Flanke des Einganssignales die Angaben gelten.
- -add\_delay: Diese Option wird benutzt wenn ein zweites Delay angegeben werden muss (z.B. bei DDR).

## Beispiel



create\_clock -name CLKP -period 15 -waveform {5 12} [get\_ports CLKP] set\_input\_delay -clock CLKP -max 6.7 [get\_ports INPA] set\_input\_delay -clock CLKP -min 3.0 [get\_ports INPA]

# 2.4.2 Output Delay

Output Delays geben an, in welchem Zeitbereich die Daten am Ausgangsport stabil sein müssen. Dieser Zeitbereich wird wiederum relativ zu einem Clock angegeben.

#### Tcl Befehl

Mit dem Befehl set\_ourput\_delay kann das Output Delay angegeben werden. Die folgenden Parameter werden dabei unterstützt:

- -clock: Gibt den Clock an, zu welchem die Zeit gilt.
- -min, -max: Definiert die min Zeit (hold/removal) oder die max Zeit (setup/recovery). Wird dieser Parameter nicht spezifisch angegeben, so wird die Zeit für min und max verwendet.
- -clock\_fall: Gibt an dass das Output Delay relativ zur fallenden Clockflanke gilt.
- -rise, -fall: Gibt an für welche Flanke des Ausgangssignales die Angaben gelten.
- -add\_delay: Diese Option wird benutzt wenn ein zweites Delay angegeben werden muss (z.B. bei DDR).

### Beispiel



create\_clock -name CLKP -period 20 -waveform {0 15} [get\_ports CLKQ] set\_output\_delay -clock CLKQ -max 7.4 [get\_ports OUTC] set\_output\_delay -clock CLKQ -min -0.2 [get\_ports OUTC]

# 3 System Level VHDL - Marco

#### 3.1 Wiederverwendbarkeit

Bereits auf der untersten Abstraktionsebene soll wiederverwendbarer Code geschrieben werden. Um einen Code wiederverwenden zu können, muss dieser gut lesbar sein. Nachfolgend ein paar Hilfsmittel um den Code gut lesbar zu gestalten.

#### 3.1.1 Kommentare

Zeilenkommentare  $\rightarrow$  beginnen mit -- Blockkommentare  $\rightarrow$  beginnen mit /\* und enden mit \*/

#### 3.1.2 Namenskonventionen

In VHDL sind keine Namenskonventionen definiert. Es wird jedoch empfohlen folgende Mindestregeln einzuhalten:

- Aussagekräftige Namen für Entitäten, Architekturen, Funktionen und Prozesse verwenden
- Namen sollten lowercase sein und zum trennen von Wörtern sollte man Underscores verwenden
- Entitäten sollten eindeutige Namen haben. Architekturen benötigen keine eindeutigen Namen. Ihr Name beschreibt eher die Natur der Architektur wie RTL, Struktur usw
- Signalnamen sollten lowercase sein und zum trennen von Wörtern sollte man Underscores verwenden
- Low-Aktive Signale sollten deutlich als solche im Signalnamen markiert werden (XXXX\_l oder XXXX\_n)

Spezielle Namenskonventionen ermöglichen es dem VIVADO IP-Packager, automatisch AXI-Schnittstellensignale abzuleiten:

- Reset: \_reset, \_rst, \_resetn (low-aktiv), \_areset
- Clock: \_clk, \_clkin, \_clk\_p (Diff. Clock), \_clk\_n (Diff. Clock)
- AXI Interface: \_tdata (Bsp: s0\_axis\_tdata), \_tvalid, \_tready

#### 3.1.3 Einsatz von Konstanten

Wenn möglich nie Parameter gebrauchen! Konstanten sind im Bezug auf die Änderbarkeit unverzichtbar. Konstanten in VHDL-Packages können in mehreren Designeinheiten verwendet werden. Konstanten, die in Designentitäten (Deklarationsteil der Architektur) deklariert sind, können in der gesamten Architektur einschliesslich der Prozesse innerhalb dieser Architektur gesehen werden. Der Scope einer Konstante, welche in einem Prozess deklarierten wurde, ist auf diesen Prozess beschränkt.

```
{f constant} constant_name : {f type} := value; — Definition
constant countersize : integer := 2**16-1; — Example 1
constant cmdreadid : std_logic_vector(7 downto 0) := x"9F"; -- Example 2
3.1.4 Einsatz von Aliases
signal DataBus: std_logic_vector(31 down to 0);
alias FirstNibble: std_logic_vector(0 to 3) is DataBus(31 downto 28);
3.1.5 Einsatz von Generics
Generics werden zu Beginn der Entity deklariert.
generic (param_name : param_type := initial_value); — Definition
entity en_ffp_data_handler is
                                                         - Example
  generic (
            AddrWidth_g
                              : positive
                                           := 16:
            DataWidth_g
                              : positive := 32;
            Enable_StreamUp : boolean
          );
  port
            M_AXIS_TVALID
                              : out std_logic;
            M_AXIS_TDATA
                              : out std_logic_vector(DataWidth_g-1 downto 0);
end en_ffp_data_handler;
```

## 3.2 Funktionen

Funktionen sind Subprogramme mit einer Argumentenliste von nur Eingängen. Sie geben einen einzigen Wert eines spezifizierten Types zurück. Funktionen können entweder im Deklarationsteil einer Architektur oder in einem Package (flexibler) definiert werden.

```
— Syntax function = function = function = [(list of arguments with type declaration)] return < type> is [< Declarations >];
```

```
begin
  { < sequential statements,
  except wait statements > };
  return <return expression >:
end [function] <functionname >;
 - Example
library ieee;
use ieee.std_logic_1164.all;
entity parity_gen8 is
  port (
    A : in std_ulogic_vector(3 downto 0);
    B : in std_ulogic_vector(7 downto 0);
    POA, POB: out std_ulogic
end entity parity_gen8;
architecture RTL of parity_gen8 is
  function PARGEN(AVECT: std_ulogic_vector) return std_ulogic is
    variable PO_VAR : std_ulogic;
begin
 PO_VAR := '1';
  for I in AVECT range loop
    if AVECT(I) = '1' then
          PO_VAR := not PO_VAR;
    end if;
  end loop;
  return PO_VAR;
end function PARGEN:
begin
 POA \le PARGEN(A);
 POB \le PARGEN(B);
end architecture RTL;
```

# Wichtig:

- Im Funktionsblock dürfen keine wait-Anweisungen oder Signalzuweisungen enthalten sein!
- := wird verwendet, wenn ein Wert einer **Variablen** zugewiesen wird. Wird sofort in einem Prozess zugeordnet.
- <= wird verwendet, wenn ein Signal einem Signal zugewiesen wird. Wird am Ende eines Prozesses zugewiesen.</li>

Unterschied pure und impure Funktionen: Bei Funktionen, welche pure sind, bekommt man bei jedem Aufruf für jeden Input den gleichen Output  $(z.B. \sin(x))$ . Bei impuren Funktionen erhält man bei gleichem Input unterschiedliche Outputs. Impure Funktionen haben Seiteneffekte, wie z.B. das Updaten von Objekten ausserhalb ihres Scopes, was bei puren Funktionen nicht erlaubt ist.

```
variable number : Integer := 0;
impure function Func(A : Integer) return Integer is
  variable counter : Integer;
begin
  counter := A * number;
  number := number + 1;
  return counter;
end Func:
```

#### 3.3 Prozeduren

Prozeduren sind sehr ähnlich wie Funktionen. Der Hauptunterschied ist, dass bei Prozeduren mehrere Ein- und Ausgangsvariablen definiert werden können.

```
-- Syntax
procedure cprocedure_name> [( < argument list with type declaration >)] is
[ < declarations >];
```

```
begin
    (sequential statements>);
end [procedure] procedure_name>;

--- Example
procedure Proc(X,Y : inout Integer) is
    type Word_16 is range 0 to 65536;
    subtype Byte is Word_16 range 0 to 255;
    variable Vb1,Vb2,Vb3 : Real;
    constant Pi : Real := 3.14;
begin
    --- Some statements
end procedure Proc_3;
Wichtig:
```

• Prozeduren können In-, Out- oder Inout-Parameter besitzen. Diese können ein Signal, eine Variable oder eine Konstante sein. Die Voreinstellung für in-Parameter ist konstant, für out und inout variabel.

## 3.4 Packages

Konstanten, Typen, Komponenten, Funktionen und Prozeduren, die an verschiedenen Stellen in einem oder mehreren Projekten verwendet werden, können in Packages gruppiert werden.

```
- Syntax
[library und use statements>] — Package Declaration
package <package_name> is
  <declarations >;
end <package_name >;
[library und use statements>] — Package Body
package body <package_name> is
  <list of definitions >;
end <package_name>;
 - Example
library ieee;
use ieee.std_logic_1164.all;
package parity_package is
  constant nibble: integer; -- Declaration and initialization optional
  constant word : integer; -- Declaration
  function PAR_GEN(AVECT : std_ulogic_vector) return std_ulogic;
end package parity_package;
package body parity_package is
  function PAR_GEN(AVECT : std_ulogic_vector) return std_ulogic is
     variable PO_VAR : std_ulogic;
  begin — begin of function
     PO_VAR := '1';
     for I in AVECT range loop
        if AVECT(I) = '1' then
          PO_VAR := not PO_VAR;
       end if;
     end loop;
     return PO_VAR;
  end function PAR_GEN; — end of function
  \begin{array}{lll} \textbf{constant} & \text{nibble} & : & \text{integer} & := & 4; & \stackrel{\cdot}{--} & \textit{Declaration} & \textit{and} & \textit{initialization} \\ \textbf{constant} & \text{word} & : & \text{integer} & := & 8; & -- & \textit{Declaration} & \textit{and} & \textit{initialization} \\ \end{array}
   -may \ contain \ more \ functions , procedures , etc .
end package body parity_package;
```

Packages werden in Bibliotheken kompiliert abgelegt (Standard = work library). Sie können im VHDL-Modul mit der use-Anweisung verwendet werden:

```
use work.my_package.all;
```

#### 3.5 IP Blöcke

## 3.5.1 Konfiguration von IP Blöcken

- IP Blöcke sind meistens konfigurierbare Module. Jede Instanz eines solchen IP Blocks kann individuell konfiguriert werden.
- Konfiguration von Hard IP Blöcke: Beschränkt auf das Ein- und Ausschalten bestimmter Funktionen, da Hardware nicht modifiziert werden kann.
- Konfiguration von Soft und Firm IP Blöcke: Flexibler, da diese Blöcke erst nach der Konfiguration synthetisiert werden. Häufig kann Funktionalität, Implementierungsstrategie, Schnittstellentyp und Dimensionen eingestellt werden. Konfigurationsparameter werden als generische Parameter an das Modul zur Synthese übergeben.

# 3.5.2 IP Packager

- IP Blöcke bestehen aus vielen Teilen:
  - Quelldateien (RTL, C-Code, Netzlistendateien etc.)
  - Dokumentation
  - Simulationsmodelle
  - Testbenches
  - Beispiele
- Vivado IP Packager stellt aus obigen Teilen ein Komplettpaket zusammen und legt es in ein zentrales Repositiory (IP Katalog).
- IP-XACT: Standard (in XML) für die Verpackung und Dokumentation, welcher von einer Gruppe aus IP-Anbietern unter dem Namen SPIRIT Consortium definiert wurde. Beschreibt nur Schnittstelle und Organisation des Blocks und bietet damit eine Zugangstür für die verschiedenen Werkzeuge, um ihre Informationen zu finden.
- component.xml: Enthält Metadaten, Ports, Schnittstellen, Konfigurationsparameter, Dateien und Dokumentation beschrieben. Ersetzt nicht HDL oder Software (enthält nur High-Level-Informationen).

# 3.5.3 Einbinden von IP Blöcken in eigenes Design

- 1. IP Repository (normalerweise in Projekt oder auf Firmenlaufwerk) dem Projekt bekannt machen.
- 2. IP Block aus Katalog auswählen (add IP).
- 3. Anpassungen und Generierung spezifischer Ausgabeprodukte (output products): Anpassung erfolgt im IP Integrator. Die Parameter müssen an den RTL-Code des IP Blockes übergeben werden und der Code muss in das Design aufgenommen werden. Bei Generierung der Ausgabeprodukte erzeugt der IP Integrator die kundenspezifischen Designinformationen.
- 4. IP verwenden: Der Baustein kann nun verwendet werden, indem er mit dem IP-Integrator im Blockdesign platziert oder in einem herkömmlichen RTL-Design instanziiert wird.

IP Blöcke können verschieden eingebunden werden:

- Via IP Integrator: Vivado führt die folgenden Schritte aus: Instanziierung (Block einfügen in Design), Erzeugung von System-Wrapper (strukturelle VHDL-Top-Level-Beschreibung) und Generierung der Ausgabeprodukte.
- Via Instanzierungs-Template im RTL Flow: Für VHDL und Verilog werden Instanzierungs-Templates zur Verfügung gestellt. Der IP Block muss in der Design-Datei, welche eine Position höher in der Design-Hierarchie ist, instanziiert werden.

(cc) BY-NC-SA

```
component blk_mem_gen_0
port (
    clka : in std_logic;
    ena : in std_logic;
    doub : in std_logic_vector(15 downto 0);
    doutb : out std_logic_vector(15 downto 0)
);
end component;
— COMP_TAG_END — End COMPONENT Declaration —

Begin Cut here for INSTANTIATION Template — INST_TAG
your_instance_name : blk_mem_gen_0
port map (
    clka => clka,
    ena => ena,
    wea => wea,
```

```
dinb \Rightarrow dinb);
```

# 3.5.4 IP Life Cycle

- Vorproduktion (pre-production): IP Core, der öffentlich verwendbar ist, aber noch keine Qualifikationen für den Einsatz in der Produktion aufweist.
- Produktion (production): IP Core, der für die allgemeine öffentliche Freigabe zur Verfügung gestellt wird und verifiziert wurde.
- Eingestellt (discontinued): Ankündigung von XILINX, dass IP Core bald entfernt wird.
- Ersetzt (superseded): IP Core wurde durch eine neuere Version ersetzt.
- Entfernt (removed): IP Core wird nicht mehr länger vertrieben.

# 4 Speicher - Lukas

# 4.1 Typen von Speicher in FPGA

In einem FPGA sind normalerweise zwei Arten von Speicher vorhanden:

- **Distributed Memory**: Distributed Memory besteht aus vielen LUT Tabellen. Der Vorteil dieser Variante ist, dass jede beliebige Grösse von Speicher realisiert werden kann. Desweitern kann dieser Speicher an jedem Ort in einem FPGA erstellt werden. Ideal für kleine Speichergrössen.
- Block Memory: Block Memory sind fest implementierte Speicherzellen (Hard IP Block). Diese bestehen aus SRAM Zellen (zwei kreuzgekoppelte Inverter) und sind über das ganze FPGA hinweg verteilt. Oftmals haben sie auch gerade eine Fehlerkorrektur implementiert (bei Xilinx: Hamming Error Correction Code). Ideal für grössere Speichergrössen. Die Speichergrösse bei den Xilinx Series 7 Block Rams beträgt 32kb (36kb physikalisch vorhanden).

#### 4.1.1 Interface Arten

Beide Speicherarten können mit zwei verschiedenen Schnittstellen implementiert werden.

# Single-Port RAM



Single-Port RAM hat einen Daten und einen Adressbus. Darüber sind sequentielle Lese- und Schreibzugriffe möglich. Wird Distributed Memory verwendet, so ist es auch zusätzlich noch möglich asynchrone Lesezugriffe durchzuführen.

# **Dual-Port RAM**



Dual-Port RAM erlaubt zwei gleichzeitige Lese- und/oder Schreibzugriffe. Wird über beide Schnittstellen auf die gleiche Speicherzelle zugegriffen, so gibt es eine Arbitrierschaltung, welche diese Situation korrekt abwickelt.

## 4.1.2 ROM

ROM wird benutzt um konstante Daten zu speichern. In einem FPGA wird die Implementierung von ROM mithilfe von RAM gemacht.

# 4.2 Beschreibung von Speicher in VHDL

Es existieren vier Richtlinien für das Beschreiben von ROM und RAM in VHDL. Wird Speicher anhand dieser Richtlinien beschrieben, so sollte der Synthesizer den Speicher korrekt implementieren.

- 1. Die Datengrösse und die Adressengrösse soll mit generischen Parametern definiert werden.
- 2. Der Addressenbereich soll mit einer Konstante definiert werden.
- 3. RAM soll mit einem zweidimensionalen Array beschrieben werden.
- 4. Der Schreibzugriff muss in einem Prozess beschrieben werden.

# 4.2.1 Block RAM - Single-Port

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.numeric_std.all;
use std.memtextio_type.all;
entity RAM_Test is
    generic (
```

```
DigMe
                                     4 Speicher - Lukas
    ADDR_WIDTH : integer := 8;
    DATA\_WIDTH : integer := 8);
  port (
    clk : in std_logic;
    addr : in std_logic_vector (ADDR_WIDTH - 1 downto 0);
    din : in std_logic_vector (DATA_WIDTH - 1 downto 0);
    dout : out std_logic_vector (DATA_WIDTH - 1 downto 0);
    we, en : in std_logic);
end entity RAM_Test;
architecture RTL of RAM_Test is
  constant MEMDEPTH: integer := 2 ** ADDR_WIDTH;
  type ram_type is array (0 to MEMDEPTH - 1) of std_logic_vector (DATA_WIDTH - 1
    downto 0);
  signal blockram : ram_type;
begin
  ram_write : process (clk)
  begin
    if rising_edge (clk) then
      if en = '1' then — if RAM is enabled
        if we = '1' then — if write is enabled
           blockram (to_integer(unsigned(addr))) <= din;
                   dout <= blockram (to_integer(unsigned(addr)));
        end if;
      end if;
    end if;
  end process ram_write;
end RTL;
4.2.2 Distributed RAM - Single-Port
-- Gleich wie bei Block Ram Single-Port
architecture RTL of RAM_Test is
  \mathbf{constant} \  \, \mathtt{MEMDEPTH} \  \, : \  \, \mathtt{integer} \  \, := \  \, 2 \  \, ** \  \, \mathtt{ADDR\_WIDTH};
  type ram_type is array (0 to MEMDEPTH - 1) of std_logic_vector (DATA_WIDTH - 1
    downto 0);
  signal distram : ram_type;
begin
  ram_write : process (clk)
  begin
    if rising_edge (clk) then
      if en = '1' then — if RAM is enabled
        if we = '1' then -- if write is enabled
           distram (to_integer(unsigned(addr))) <= din;
        end if;
      end if;
    end if:
  end process ram_write;
  dout <= distram (to_integer(unsigned(addr)));
end RTL:
4.2.3 Block RAM - Dual-Port
library ieee;
```

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.numeric_std.all;
use std. memtextio_type.all;
entity RAM_Test is
  generic (
    ADDR_WIDTH : integer := 8;
    DATA_WIDTH : integer := 8);
```

```
port (
    a_clk : in std_logic;
    a_addr : in std_logic_vector (ADDR_WIDTH - 1 downto 0);
    a_din : in std_logic_vector (DATA_WIDTH - 1 downto 0);
    a_dout : out std_logic_vector (DATA_WIDTH - 1 downto 0);
    a_wr : in std_logic;
    b_clk : in std_logic;
    b_addr : in std_logic_vector (ADDR_WIDTH - 1 downto 0);
    b_din : in std_logic_vector (DATA_WIDTH - 1 downto 0);
    b_dout : out std_logic_vector (DATA_WIDTH - 1 downto 0);
    b_wr : in std_logic);
end entity RAM_Test;
architecture RTL of RAM_Test is
  constant MEMDEPTH: integer := 2 ** ADDR_WIDTH;
  type ram_type is array (0 to MEMDEPTH - 1) of std_logic_vector (DATA_WIDTH - 1
    downto 0);
  shared variable blockram : ram_type;
begin
  ramA_write : process (a_clk)
  begin
    if rising_edge (a_clk) then
      if a_wr = '1' then — if write is enabled
        blockram (to_integer(unsigned(a_addr))) <= a_din;
      a_dout <= blockram (to_integer(unsigned(a_addr)));
    end if;
  end process ramA_write;
  ramB_write : process (b_clk)
  begin
    if rising_edge (b_clk) then
      if b_wr = '1' then — if write is enabled
        blockram (to_integer(unsigned(b_addr))) <= b_din;
      b_dout <= blockram (to_integer(unsigned(b_addr)));
  end process ramB_write;
end RTL:
4.2.4 ROM
Da ROM gleich wie RAM implementiert wird, muss nur das RAM Signal als Konstante definiert werden.
constant rom : ram_type;
4.2.5 Synthese Attribut
Mit dem Attribut ram_style kann Vivado mitgeteilt werden ob das RAM als Distributed RAM ("distributed")
oder als Block RAM ("block") implementiert werden soll.
attribute ram_style : string;
attribute ram_style of blockram : variable is "block";
4.2.6 Initialisierung
Eine einfache Art um Speicher zu initialisieren, kann mit Hilfe einer Funktion erreicht werden.
architecture RTL of ROM_Test_initialize is
  constant MEM_DEPTH: integer := 2 ** ADDR_WIDTH;
  type ram_type is array (0 to MEMDEPTH - 1) of std_logic_vector (DATA_WIDTH - 1
    downto 0);
  impure function init_mem ( mif_file_name : in string ) return ram_type is
    file mif_file : text open read_mode is mif_file_name;
    variable mif_line : line;
    variable temp_bv : bit_vector ( DATA_WIDTH - 1 downto 0 );
```

begin

variable temp\_mem : ROM\_type;

```
for i in ROM_type ' range loop
    readline (mif_file , mif_line );
    read ( mif_line , temp_bv );
    temp_mem ( i ) := to_stdlogicvector ( temp_bv );
    end loop;
    return temp_mem;
end function
constant ROM : ROM_type := init_mem ( "mem_init_vhd.mif" );
```

# TODO: Noch initialisierung ohne file

# 4.3 Memory IP Generators

Vivado stellt verschiedene IP Generatoren zur Verfügung, über welche direkt Speicher instantiiert werden kann. Diese Generatoren stellen eine einfache Möglichkeit um Speicher nach den eigenen Wünschen zu konfigurieren. Ebenfalls stellen sie präzise Simulationsmodelle zur Verfügung.

# 5 HDL Attributes - Marco

Wenn die Vivado-Synthese das Attribut unterstützt, wird eine Logik erstellt, die das verwendete Attribut wiedergibt. Wenn das Attribut vom Tool nicht erkannt wird, übergibt die Vivado-Synthese das Attribut und seinen Wert an die erzeugte Netzliste. Es wird davon ausgegangen, dass ein Tool weiter unten im Flow das Attribut verwenden kann.

### 5.1 Attribute in XDC Files

Einige Synthese-Attribute können auch aus einer XDC-Datei sowie der ursprünglichen RTL-Datei gesetzt werden. Im Allgemeinen sind Attribute, die in den Endstadien der Synthese verwendet werden, in der XDC-Datei erlaubt. Attribute, die zu Beginn der Synthese verwendet werden und den Compiler beeinflussen, sind im XDC nicht zulässig. Zum Beispiel KEEP und DONT\_TOUCH sind nicht erlaubt, da zum Zeitpunkt des Auslesens des Attributs die Komponenten, welche das Attribut KEEP oder DONT\_TOUCH aufweisen, bereits optimiert wurden und somit zu diesem Zeitpunkt nicht mehr existieren.

```
set_property <attribute><value><target>
set_property MAX_FANOUT 15 [get_cells in1_int_reg]
```

# 5.2 Allgemeine Attribute

#### 5.2.1 ASYNC\_REG

Der Zweck dieses Attributs ist es, dem Tool mitzuteilen, dass ein Register asynchrone Daten im D-Eingangspin relativ zum Source Clock empfangen kann oder dass das Register ein Synchronisationsregister innerhalb einer Synchronisationskette ist. Dieses Attribut kann auf jedes Register angewandt werden. Werte sind FALSE (Default) und TRUE. Es kann im RTL oder XDC File gesetzt werden.

```
attribute ASYNC.REG : string;
attribute ASYNC.REG of sync.regs: signal is "TRUE";
```

#### 5.2.2 KEEP

Vermeidet Optimierungen, bei denen Signale entweder optimiert oder in Logikblöcke absorbiert werden.

```
signal sig1 : std_logic;
attribute keep : string;
attribute keep of sig1 : signal is "true";
begin
    sig1 <= in1 and in2;
    out1 <= sig1 and in3;</pre>
```

# KEEP\_HIERARCHY

Das Synthese-Tool versucht normalerweise die gleichen allgemeinen Hierarchien zu behalten, die im RTL spezifiziert werden. Aus Gründen der Belastbarkeitsqualität (Quality of resilience (QoR)) könnte die Hierarchie abgeflacht oder modifiziert werden. Mit KEEP\_HIERARCHY kann das verhindert werden. Kann nur im RTL gesetzt werden. Sollte nicht auf Tristate oder I/O Buffer Module angewendet werden.

```
attribute keep_hierarchy : string;
attribute keep_hierarchy of beh : architecture is "yes";
```

#### DONT\_TOUCH

DONT\_TOUCH funktioniert wie KEEP oder KEEP\_HIERARCHY. DONT\_TOUCH basiert auf Vorwärts Annotation.

## 5.3 FSM Attribute

#### 5.3.1 FSM\_ENCODING

Bestimmt welcher Codierungsstil verwendet werden soll. Der Wert auto ist der Defaultwert. Es wird die am besten geeignetste FSM-Codierung ausgewählt. Akzeptable Werte sind: one\_hot, sequential, johnson, gray, none und auto.

```
attribute fsm_encoding : string;
attribute fsm_encoding of state : signal is "gray";
```

# 5.3.2 FSM\_SAVE\_STATE

Kann man bestimmen, was bei einem nicht definierten Zustand zu tun ist. Dabei wird die entsprechende Logik eingefügt. Akzeptable Werte sind:

- auto: Verwendet eine Hamming-3-Codierung für die Autokorrektur für ein Bit/Flip.
- reset\_state: Erzwingt die State Machine in den Reset-Zustand mit Hamming-2-Codierung für ein Bit/Flip. Rücksetzbedingung nicht vergessen!
- power\_on\_state: Erzwingt die State Machine in den Power-On-Zustand mit Hamming-2-Codierung für ein Bit/Flip.

• default\_state: Erzwingt die State Machine in den Zustand, der mit dem Standardzustand im RTL angegeben wird (auch wenn dieser Zustand nicht erreichbar ist), mittels Hamming-2-Codierung für ein Bit / Flip.

```
attribute fsm_safe_state : string;
attribute fsm_safe_state of state : signal is "reset_state";
```

#### 5.4 Andere Attribute

- MAX\_FANOUT: Gibt Fanout-Grenzwerte für Register und Signale bekannt.
- SHREG\_EXTRACT: Ermöglicht eine Extraktion von Schieberegistern.
- SRL\_STYLE: Bestimmt wie SRLs abgeleitet werden sollen.
- TRANSLATE\_OFF: Gibt ein Codeblock, welcher ignoriert werden kann, an.
- USE\_DSP48: Standardmässig werden mults, mult-add, mult-sub, mult-accumulate in DSP48 Blöcken dargestellt. Addierer, Subtrahierer und Akkumulatoren jedoch nicht (Logik). Mit USE\_DSP48 versucht man nun möglichst viele arithmetische Strukturen in DSP48 Blöcken darzustellen.
- MARK\_DEBUG: Spezifiziert, dass ein Netz mit den Vivado Lab Tools debuggt werden soll.
- IO\_BUFFER\_TYPE: Kann man Synthese von Puffern steuern, die auf ein bestimmtes Signal in einem Design angewendet werden.
- IOB: Teilt mit, dass bei der Implementierung ein Register in I/O Buffer gepackt werden soll.
- GATED\_CLOCK: Erlaubt die Umwandlung von Gated Clocks.
- CLOCK\_BUFFER\_TYPE: Kann man Synthese von Puffern steuern, die auf ein bestimmtes Signal in einem Design angewendet werden.
- BLACK\_BOX: Kann man mitteilen, dass ein bestimmtes Modul innerhalb eines Designs nicht synthetisiert werden soll.

# 6 Serial Communication Interfaces - Lukas

# 6.1 Begriffe

Verschiedene Begriffe existieren im Zusammenhang mit Schnittstellen:

- Synchron / Asynchron: Synchrone Schnittstellen haben ein Taktsignal, welches signalisiert, wann Daten gültig sind. Asynchrone Schnittstellen brauchen dagegen kein Taktsignal. Synchronisation geschieht über einen Handshakingprozess.
- Seriell / Parallel: Daten werden seriell oder parallel (mit mehreren Signalleitungen gleichzeitig) übertragen.
- On-Chip / Off-Chip Communication: Kommunikation im Chip selbst wird oftmals parallel gelöst. Eine Kommunikation zwischen zwei verschiedenen Chips wird oft seriell implementiert.

#### 6.2 Netzwerk Arten

Verschiedene Netzwerk Arten existieren in der Praxis:



# 6.3 SPI (Serial Pheripheral Interface)

In einem SPI Netzwerk kann jeweils nur ein Master vorhanden sein. Jedoch ist es möglich, dass mehrere Slaves am selben Bus angeschlossen sind. Die folgenden Signale werden für die SPI Schnittstelle benötigt:

- SCLK: Taktsignal
- MOSI / SDO: Datensignal vom Master zum Slave.
- MISO / SDI: Datensignal vom Slave zum Master.
- **CS**: Signalisiert dem Slave eine aktive Kommunikation. Sind mehrere Slaves am selben Bus angeschlossen, so existiert oft für jeden Slave ein eigenes CS-Signal.

# 6.3.1 Taktpolarität und Taktphase

Es gibt insgesamt vier SPI-Modi. Diese unterscheiden sich in der Taktpolarität und Taktphase.



#### 6.3.2 Timing

Eine mögliche SPI Transaktion ist untenstehend zu sehen:



## 6.3.3 Hardwaremässige Implementierung

Die Hardware für eine SPI Schnittstelle kann mittels zwei Schieberegistern (eines für das Senden, sowie eines für das Empfangen) realisiert werden.



# 6.3.4 Implementierung in VHDL

```
library ieee;
use ieee.std_logic_1164.all;
entity spiMaster is
  generic (
    DATAWIDTH
                    : integer
  );
  port (
    clkIn
                    : in std_logic;
                    : in std_logic;
     reset
      - user interface
                           std_logic;
    start
                    : in
    busy
                    : out std_logic;
    dataTransmit : in
                           std_logic_vector(DATAWIDTH-1 downto 0);
    dataReceive
                   : out std_logic_vector(DATAWIDTH-1 downto 0);
      - SPI interface
    CS
                    : out std_logic;
    SCLK
                    : out std_logic;
    SDI
                    : in std_logic;
    SDO
                    : out std_logic
  );
end spiMaster;
architecture behavioral of spiMaster is
  type stateType is (idle, sclk0, sclk1);
  signal statePreset , stateNext : stateType;
  signal counterPresent , counterNext : integer range 0 to DATAWIDTH-1;
  signal shiftRegTransmitNext : std_logic_vector(DATAWIDTH-1 downto 0);
  signal shiftRegTransmitPresent : std_logic_vector(DATAWIDTH-1 downto 0);
  signal shiftRegReceiveNext : std_logic_vector(DATAWIDTH-1 downto 0);
  \textbf{signal} \hspace{0.1cm} \textbf{shiftRegReceivePresent} \hspace{0.1cm} : \hspace{0.1cm} \textbf{std\_logic\_vector} \hspace{0.1cm} ( \hspace{-0.1cm} \textbf{DATAWIDTH} \hspace{-0.1cm} - \hspace{-0.1cm} \textbf{1} \hspace{0.1cm} \textbf{downto} \hspace{0.1cm} 0 \hspace{0.1cm} );
  regLogic : process(clkIn, reset)
  begin
     if reset = '1' then
       statePreset <= idle;
       counterPresent <= 0;
       shiftRegTransmitPresent <= (others => '0');
       shiftRegReceivePresent <= (others => '0');
     elsif rising_edge(clkIn) then
       statePreset <= stateNext;</pre>
       counterPresent <= counterNext;</pre>
       shiftRegTransmitPresent <= shiftRegTransmitNext;
       shiftRegReceivePresent <= shiftRegReceiveNext;</pre>
    end if;
  end process regLogic;
  nextStateLogic : process (counterPresent, start, statePreset)
```

begin

```
stateNext <= idle;
    counterNext <= 0;</pre>
    case statePreset is
      when idle \Rightarrow
         if start = '1' then
           stateNext <= sclk0;
         else
           stateNext <= idle;
        end if;
      when sclk0 \Rightarrow
         counterNext <= counterPresent;</pre>
         stateNext <= sclk1:
      when sclk1 \Rightarrow
         if counterPresent >= DATAWIDTH-1 then
           stateNext <= idle;
         else
           stateNext <= sclk0;
           counterNext <= counterPresent+1;</pre>
        end if;
    end case:
  end process nextStateLogic;
       <= '1' when statePreset = idle else '0';</pre>
  SCLK <= '1' when statePreset = sclk1 else '0';
  transmitShiftRegister: process (dataTransmit, shiftRegTransmitPresent,
    shiftRegTransmitPresent (7 downto 1), statePreset)
    case statePreset is
    when idle \Rightarrow
      shiftRegTransmitNext <= DataTransmit;</pre>
    when sclk0 \Rightarrow
      shiftRegTransmitNext <= shiftRegTransmitPresent;</pre>
    when sclk1 \Longrightarrow
      shiftRegTransmitNext <= '0' & shiftRegTransmitPresent(7 downto 1);
    end case;
  end process;
  SDO <= shiftRegTransmitNext(0);
  receiveShiftRegister: process (SDI, shiftRegReceivePresent,
    shiftRegReceivePresent(6 downto 0), statePreset)
  begin
    case statePreset is
    when idle \Rightarrow
      DataReceive <= shiftRegReceivePresent;
      shiftRegReceiveNext <= shiftRegReceivePresent;
    when sclk0 \Rightarrow
      shiftRegReceiveNext <= shiftRegReceivePresent(6 downto 0) & SDI;
    when sclk1 \Rightarrow
      shiftRegReceiveNext <= shiftRegReceivePresent;</pre>
    end case;
  end process receiveShiftRegister;
  busy <= '0' when statePreset = idle else '1';
end behavioral;
```

## 6.4 I<sup>2</sup>C (Inter-Integrated-Circuit)

Das  $I^2C$  Interface ist ein bidirektionales Bussystem. Es können beliebig viele Master und Slaves angehängt werden. Die folgenden Signale werden für die  $I^2C$  Schnittstelle benötigt:

- SCL: Taktsignal
- SDA: Bidirektionales Datensignal

## 6.4.1 Übertragungsgeschwindigkeiten

Die folgenden Geschwindidkeiten sind im I<sup>2</sup>C Standart definiert:

• Standard Mode: 100 kbit/s

- Fast Mode: 400 kbit/s
- Fast Mode Plus: 1 Mbit/s
- High-Speed Mode: 3.4 Mbit/s

## 6.4.2 Timing

Die folgenden Zustände auf dem I<sup>2</sup>C Bus sind möglich:



Eine mögliche I<sup>2</sup>C Transaktion ist untenstehend zu sehen:



Nach dem Senden des Acknowledge-Bits, kann ein jeweils ein weiteres Byte gesendet werden, ohne die Transaktion durch Senden eines Stopbits zu unterbrechen.

Sollte ein Slave mehr Zeit brauchen um Daten zu verarbeiten, so kann er das SCL Signal auf Low ziehen, bis er wieder bereit ist.

#### 6.4.3 Arbitration

Da mehrere Master und Slaves gleichzeitig senden könnten, ist eine Arbitrierung notwendig. Diese ist untenstehend dargestellt.



Der letzte Teilnehmer, welcher die SDA Leitung auf Low ziehen kann, gewinnt die Kommunikation.

#### 6.4.4 Kommunikations Protokoll

Schreiben vom Master zum Slave



# Lesen vom Slave



## 6.4.5 Hardwaremässige Implementierung

Damit keine Kurzschlüsse entstehen, wenn zwei Master gleichzeitig senden wollen, werden die beiden Signale über externe Pull-Up-Widerstände auf einen High Pegel gezogen.



## 6.4.6 Implementierung in VHDL

Da die beiden I<sup>2</sup>C-Signale bidirektional sind, muss in VHDL ein IO-Buffer für die beiden Signale instantiiert werden. Der nachfolgende Code instantiiert zwei solche Buffer.

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.numeric_std.all;
entity i2cMaster is
  port (
    SDA : inout std_logic;
    SCL : inout std_logic
end i2cMaster;
architecture behavioral of i2cMaster is
  signal SDAin : std_logic;
  signal SDAout : std_logic;
  signal SCLena : std_logic;
  signal SCLclk : std_logic;
begin
 SDA \le '0' when SDAout = '0' else 'Z';
  SDAin \le SDA;
 SCL <= '0' when (SCLena = '1' and SCLclk = '0') else 'Z';
end behavioral;
```

# 6.5 UART (Universal Asynchronous Receiver Transmitter)

UART ist eine Punkt-zu-Punkt Schnitstelle. Es wird pro Richtung ein Datensignal benötigt.

#### **6.5.1** Timing

Eine UART Transaktion startet immer mit einem Startbit. Anschliessend wird ein Datenbyte gesendet, eine Parität, sowie ein Stoppbit (oder mehreren Stopbits). Da kein Takt mitgesendet wird, muss im Sender und Empfänger die Geschwindigkeit bekannt sein.



## 6.5.2 Hardwaremässige Implementierung



# 7 Parallel Communication Interfaces - Marco

# 7.1 Vorteile paralleler Kommunikation

- Parallele Kommunikation hat theoretischen Vorteil eines Durchsatzes, der N-mal grösser für eine N-Bit breite Kommunikation ist (gegenüber seriell).
- Parallele Kommunikation hat zusätzlichen Vorteil, dass keine Serialisierung / De-Serialisierung an Quelle und Senke benötigt wird → reduziert Hardwarekosten und Komplexität

# 7.2 Nachteile paralleler Kommunikation

- In der Praxis stimmt die Aussage des Durchsatzes nicht. Clock und Data Skew bewirken, dass die Kommunikationsgeschwindigkeit der Geschwindigkeit des langsamsten Bits entspricht.
- Crosstalk zwischen den Leitungen ist ein weiteres Problem der parallelen Kommunikation. Parallele Datenleitungen beeinflussen sich gegenseitig und dadurch kann sich die Bitfehlerrate leicht erhöhen.
- Mit zunehmender Systemgröße von SoC-Komponenten hat die Anzahl der IOs ein Niveau erreicht, in dem die parallele Kommunikation mit der grossen Anzahl von benötigten IOs für die Off-Chip-Kommunikation mehr und mehr unwirtschaftlich wird → IOs verbrauchen Chipfläche und erzeugen somit Kosten.

## 7.3 AXI - Advanced eXtensible Interface

Das AXI-Protokoll ist für eine hohe Bandbreite sowie eine kleine Latenzzeit ausgelegt. Es werden getrennte Leseund Schreibbusse unterstützt. Weiter sind getrennte Busse für die Adressen sowie die Steuersignale vorhanden. Zusätzlich können auch sogenannte Burst-Transaktionen durchgeführt werden.

- 7.3.1 Bustopologie und Modes
- 7.3.2 PS→PL
- 7.3.3 Kanäle
- 7.3.4 Handshaking
- 7.4 AXI Lite

# 8 Combining FPGA and Processor - Lukas

# 9 Verification - Marco

# 10 Verification Design For Test - Lukas

# 11 Digital Design For ASICS - Marco