



# دانشگاه تهران دانشکده مهندسی برق و کامپیوتر

طراحی کامپیوتری سیستمهای دیجیتال پاییز 1401 دستیاران آموزشی: نگار مرادی، برنا توسلی، شایان شبیهی

## **CA1: Review on Logic Design**

#### مقدمه:

در این تمرین، به منظور یادآوری مفاهیم مربوط به طراحی مدارهای منطقی، از شما خواسته می شود در فاز اول یک کنترلر و مسیر داده برای مدار خواسته شده، روی کاغذ طراحی کنید. در فاز بعدی این تمرین را با استفاده از زبان توصیف سخت افزاری Verilog پیاده سازی خواهید کرد.

مهلت تحویل این تمرین در مجموع 10 روز درنظر گرفته شده است.

**توجه**: انجام این تمرین به صورت گروههای دونفره خواهد بود.

## توضيحات پروژه:

با گذراندن این درس، در نهایت، از شما انتظار میرود که بتوانید یک سیستم کامل را مدلسازی کنید و درستی آن را بسنجید. بدین منظور، در هر تمرین از شما خواسته میشود بخش هایی از این سیستم را طراحی و پیاده سازی کنید و در پایان این بخش ها را سرهم کرده تا به یک مدار کامل برسید.

در تمرین اول، شما باید تابع Permutation func زیر را با طراحی واحد کنترل و مسیرداده پیاده سازی کنید. در فاز اول از شما خواسته می شود تا مدار را با جزئیات کامل روی کاغذ طراحی کنید و در فاز دوم آن را به کمک زبان توصیف سخت افزاری Verilog پیاده سازی کرده و کارکرد صحیح آن را بررسی کنید.



Output (1600 bit)

تعریف می کنیم: به ازای هر ماتریس X با ابعاد (n,m,k)، تعداد که خواهیم داشت که:

$$\{\forall p_i \;\in\; X:\; p_i := X[:,:,i], 0\; \leq i < k\}$$

را به  $a[j][(2i+3j)\%5] \leftarrow a[i][j]$  را به ماتریس ورودی (permutation) روی ماتریس ورودی کملیات جایگشت تکتک درایههای این ماتریس اعمال می کند. دقت کنید که در این نگاشت (i,j)، به صورت زیر تعریف شدهاند:





در واقع نگاشت بالا، درایههای هر صفحه (در راستای محور X-Z) را به شکل زیر جابهجا می کند؛ دقت کنید که این نگاشت یک-به-یک است، یعنی مقدار داخل هر خانه دقیقا به یک خانه دیگر برده شده و دقیقا از یک خانه دیگر، برای خانه فعلی مقداری انتخاب شده است.



در این تمرین، برای سادگی بیشتر فرض شده است که ابعاد ماتریس ورودی X همواره (5,5,64) میباشد. حال شما باید مداری طراحی کنید که با خواندن ماتریس ورودی از حافظه (که توضیحات آن در ادامه آورده شده است)، عملیات جایگشت را بر روی آن اجرا کرده و در نهایت خروجی را در قالب یک فایل text در حافظه تناظر ذخیره کند. در ادامه اطلاعاتی در رابطه با فایلهای ورودی و خروجی آورده شده است.

#### فایل های ورودی:

نام این فایل ها به صورت "input\_i.txt" بوده که در آن i شماره فایل میباشد. تمامی فایلهای ورودی واقع در فولدر "tests" هستند که در کنار صورت پروژه آپلود شدهاند. هر فایل شامل 64 خط میباشد که در هر خط فولدر "tests" هستند که در محور x-z آورده شده است. ترتیب این صفحات از راستای y=0 تا y=0 درایه یک صفحه در محور z-z آورده شده است. ترتیب این صفحه آورده شده است. میباشد. یعنی در خط اول 25 درایه جلوترین صفحه و در خط آخر، 25 درایه عقب ترین صفحه آورده شده است. ترتیب که از خانه پایین چپ z-z درایه واقع در هر خط، بدین صورت است که از خانه پایین چپ z-z درایه واقع در هر خط، بدین در ایدها در z-z درایه سمت راست و بالا به خانه بالا راست z-z درایه وال به شکل زیر است:

$$(3,3) \Rightarrow (4,3) \Rightarrow (0,3) \Rightarrow (1,3) \Rightarrow (2,3) \Rightarrow (3,4) \Rightarrow (4,4) \dots$$

نکته مهم: برای خواندن ورودی تنها مجاز به استفاده از یک رجیستر 25 بیتی هستید.

## فایل های خروجی:

نام این فایل ها به صورت "output\_i.txt" در نظر بگیرید که در آن i شماره فایل میباشد. تمامی فایلهای خروجی را در همان فولدر "tests" ساخته و ذخیره کنید. درایهها را به همان ترتیبی که خواندهاید (پس از جایگشت دادن)، در فایل خروجی بنویسید.

### مواردی که در حین پیاده سازی باید در نظر بگیرید (فاز یک):

• طراحی شما در فاز اول باید کاملا قابلیت پیاده سازی در Verilog را داشته باشد. لازم است در فاز دوم تمرین مدار فاز اول را در وریلاگ پیادهسازی کرده و تحویل دهید.

## مواردی که باید در فاز اول تحویل دهید:

- گزارش کار شامل طراحی کنترلر (FSM) و مسیرداده بر روی کاغذ.
  - مهلت تحویل: چهارشنبه 7 دی 1401.

## مواردی که در حین پیاده سازی باید در نظر بگیرید (فاز دو):

- عملیات مطرح شده باید به صورت همروند بر روی ماتریس ورودی اعمال گردد. به طور دقیقتر تابع جایگشت باید به صورت همزمان بر روی تمامی عناصر ماتریس ورودی اجرا شود.
- در صورتی که متوجه شدهاید طراحی شما در فاز اول مشکل داشتهاست، آن را در این مرحله اصلاح کنید و مشکل و راه حل را در گزارش به صورت کامل توضیح دهید.
- بخشی زیادی از نمره نهایی شما، مربوط به اجرای درست برنامه میشود. بدین منظور با بررسی تست کیس ها از لزوم اجرای درست برنامه مطمئن شوید.
  - این پروژه تحویل حضوری دارد و برنامه شما با تست کیس های جدید بررسی خواهد شد.

## مواردی که باید در فاز دوم تحویل دهید:

- تمامی فایلهای لازم برای اجرای پروژه (فایلهای hdl، تست بنچ و...).
  - خروجیهای تست کیسها مطابق روشی که ذکر شد.
- گزارش کار (مسیر داده و طراحی کنترلر، اشکالات فاز اول و نتایج خروجی).
  - مهلت تحویل: چهارشنبه 7 دی 1401.

#### نكات ياياني

• برای فاز دوم تمرین، لازم است فایل های HDL و testbench خود را مطابق ساختار توضیح داده شده در trunk در subdirectory های trunk آپلود کنید. همچنین، اطمینان حاصل کنید که با اجرای trunk/sim/sim\_top.tcl تست بنچ شما اجرا می شود. برای اجرای این اسکریپت میتوانید از دستور زیر در Modelsim استفاده کنید:

>> do <sim\_file>

- لازم است فرمت خروجی مدار شما دقیقا مطابق ساختار مطرح شده برای ورودی باشد. توجه کنید که صحت کارکرد مدار شما با تست های آماده بررسی خواهد شد.
- فایل ها و گزارش خود را تا قبل از موعد تحویل هر فاز، با نامهای CAD\_HW#1\_P1.zip و در CAD\_HW#1\_P2.zip به ترتیب در محل های مربوطه برای فاز اول و دوم در صفحه درس آپلود کنید.
- هدف از این تمرین، یادگیری شماست! در صورت کشف تقلب، مطابق با قوانین درس برخورد خواهد شد.
  - در صورت داشتن هرگونه سوال یا ابهام از طریق ایمیل های زیر با دستیاران آموزشی در ارتباط باشید.

negar.m0rd@gmail.com shabihish@gmail.com borna.tavassoli@gmail.com

موفق باشيد!