## Лекция 2

## СОДЕРЖАНИЕ

- модель выполнения CUDA
- иерархия памяти;
- объединение запросов к глобальной памяти (coalescing);

### 0.cu

```
#include <stdlib.h>
#include <stdio.h>
#include <malloc.h>
__global__ void gInit(int* a){
 a[blockIdx.x+threadIdx.x*gridDim.x]=threadIdx.x+blockIdx.x*blockDim.x;
int main(int argc, char* argv[]){
int *a_d, *a_h;
int N;
int num_threads, num_blocks;
if(argc<3){printf("USAGE: 0 < num_threads> < num_blocks>");
  return -1;
num_threads=atoi(argv[1]);
num_blocks=atoi(argv[2]);
N=num_threads*num_blocks;
a_h=(int*)malloc(N*sizeof(int));
cudaMalloc((void**)&a_d, N*sizeof(int));
gInit<<<num_blocks,num_threads>>>(a_d);
cudaDeviceSynchronize();
gInit<<<num_threads, num_blocks>>>(a_d);
cudaDeviceSynchronize();
return 0;
```

>nvvp 0 30 512







# Оптимальное количество блоков и нитей в блоках (заполняемость мультипроцессоров)

### Для архитектуры Fermi:

- максимальное кол-во варпов, выполняемых одновременно на одном мультипроцессоре равно 48;
- максимальное кол-во блоков выполняемых одновременно на одном мультипроцессоре равно 8;

### Пример.

32 нити в блоке, 512 блоков в гриде: Кол-во одновременно выполняемых нитей=32\*8, Максимальное кол-во=48\*32, Заполняемость=32\*8/48\*32=1/6=16.(6)%.

512 нитей в блоке, 32 блока в гриде: Кол-во одновременно выполняемых нитей=512\*8, Максимальное кол-во=48\*32, Заполняемость=512\*8/48\*32=266.(6)%.

Оптимальное кол-во нитей в блоке (для Fermi): 48\*32/8=192

# Оптимальное количество блоков и нитей в блоках (сокрытие латентности)



Кол-во варпов % 32 ==0 && Кол-во варпов / 32 > 1 Кол-во блоков >= Кол-во мультипроцессоров

## Вычислительные возможности архитектур Fermi и Kepler

|                                           | FERMI<br>GF100 | FERMI<br>GF104 | KEPLER<br>GK104 | KEPLER<br>GK110 |
|-------------------------------------------|----------------|----------------|-----------------|-----------------|
| Compute Capability                        | 2.0            | 2.1            | 3.0             | 3.5             |
| Threads / Warp                            | 32             | 32             | 32              | 32              |
| Max Warps / Multiprocessor                | 48             | 48             | 64              | 64              |
| Max Threads / Multiprocessor              | 1536           | 1536           | 2048            | 2048            |
| Max Thread Blocks / Multiprocessor        | 8              | 8              | 16              | 16              |
| 32-bit Registers / Multiprocessor         | 32768          | 32768          | 65536           | 65536           |
| Max Registers / Thread                    | 63             | 63             | 63              | 255             |
| Max Threads / Thread Block                | 1024           | 1024           | 1024            | 1024            |
| Shared Memory Size Configurations (bytes) | 16K            | 16K            | 16K             | 16K             |
|                                           | 48K            | 48K            | 32K             | 32K             |
|                                           |                |                | 48K             | 48K             |

### Compute capabilities (вычислительные возможности)

Compute capabilities (вычислительные возможности) представляют спецификацию GPU. Особенности "вычислительных возможностей" включают допустимость операций с плавающей точкой, допустимость атомарных операций, возможность синхронизации нитей, кэшируемость глобальной памяти и т.д. Описание различных версий Compute capabilities можно найти, например, в CUDA C Programming Guid – руководстве по CUDA C компании NVIDIA.

| Архитектура GPU | Compute capabilities | Версия CUDA  |
|-----------------|----------------------|--------------|
| Tesla           | 1.*                  | CUDA 2.*-3.* |
| Fermi           | 2.*                  | CUDA 4.*-5.* |
| Kepler          | 3.*                  | CUDA 5.*     |
| Maxwell         | 5.*                  | CUDA 6.*-7.* |
| Pascal          | 6.*                  | CUDA 8       |
| Volta           | 7.*                  |              |

### Характеристики GPU: GTX 560 Ti(Fermi), GTX 650(Kepler)

```
Detected 1 CUDA Capable device(s)
Device 0: "GeForce GTX 560 Ti"
 CUDA Driver Version / Runtime Version
                                             5.0 / 5.0
 CUDA Capability Major/Minor version number: 2.1
 Total amount of global memory:
                                        2048 MBytes (2147024896 bytes)
 (8) Multiprocessors x (48) CUDA Cores/MP: 384 CUDA Cores
 GPU Clock rate:
                                   1645 MHz (1.64 GHz)
 Memory Clock rate:
                                     2004 Mhz
 Memory Bus Width:
                                      256-bit
 L2 Cache Size:
                                   524288 bytes
 Max Texture Dimension Size (x,v,z)
                                        1D=(65536), 2D=(65536,65535),
3D=(2048,2048,2048)
 Max Layered Texture Size (dim) x layers
                                          1D=(16384) x 2048, 2D=(16384,16384) x 2048
 Total amount of constant memory:
                                         65536 bytes
 Total amount of shared memory per block:
                                           49152 bytes
 Total number of registers available per block: 32768
 Warp size:
 Maximum number of threads per multiprocessor: 1536
 Maximum number of threads per block:
                                           1024
 Maximum sizes of each dimension of a block: 1024 x 1024 x 64
 Maximum sizes of each dimension of a grid: 65535 x 65535 x 65535
 Maximum memory pitch:
                                       2147483647 bytes
Texture alignment:
                                   512 bytes
 Concurrent copy and kernel execution:
                                          Yes with 1 copy engine(s)
 Run time limit on kernels:
                                      Yes
 Integrated GPU sharing Host Memory:
                                           No
 Support host page-locked memory mapping:
                                             Yes
 Alignment requirement for Surfaces:
 Device has ECC support:
                                      Disabled
 Device supports Unified Addressing (UVA):
                                         Yes
 Device PCI Bus ID / PCI location ID:
                                        1/0
 Compute Mode:
  < Default (multiple host threads can use ::cudaSetDevice() with device simultaneously) >
```

```
Detected 1 CUDA Capable device(s)
Device 0: "GeForce GTX 650"
 CUDA Driver Version / Runtime Version
                                             5.5 / 5.5
 CUDA Capability Major/Minor version number: 3.0
 Total amount of global memory:
                                        2048 MBytes (2147155968 bytes)
 (2) Multiprocessors x (192) CUDA Cores/MP: 384 CUDA Cores
 GPU Clock rate:
                                   1110 MHz (1.11 GHz)
 Memory Clock rate:
                                     2500 Mhz
 Memory Bus Width:
                                     128-bit
 L2 Cache Size:
                                   262144 bytes
 Max Texture Dimension Size (x,y,z)
                                        1D=(65536), 2D=(65536,65536),
3D=(4096,4096,4096)
 Max Layered Texture Size (dim) x layers
                                          1D=(16384) x 2048, 2D=(16384,16384) x
2048
 Total amount of constant memory:
                                         65536 bytes
 Total amount of shared memory per block:
                                           49152 bytes
 Total number of registers available per block: 65536
 Warp size:
 Maximum number of threads per multiprocessor: 2048
 Maximum number of threads per block:
                                           1024
 Maximum sizes of each dimension of a block: 1024 x 1024 x 64
 Maximum sizes of each dimension of a grid: 65535 x 65535 x 65535
 Maximum memory pitch:
                                       2147483647 bytes
 Texture alignment:
                                   512 bytes
 Concurrent copy and kernel execution:
                                          Yes with 1 copy engine(s)
 Run time limit on kernels:
                                      Yes
 Integrated GPU sharing Host Memory:
                                           No
 Support host page-locked memory mapping:
                                              Yes
 Alignment requirement for Surfaces:
                                         Yes
 Device has ECC support:
                                      Disabled
 Device supports Unified Addressing (UVA):
                                           Yes
 Device PCI Bus ID / PCI location ID:
 Compute Mode:
   < Default (multiple host threads can use ::cudaSetDevice() with device simultaneously) >
```

# Установить оптимальную конфигурацию нитей для своего устройства (задание 1).

NVIDIA\_CUDA-7.5\_Samples/1\_Utilities/deviceQuery/deviceQuery.cpp

# Иерархия памяти графического процессора (Fermi, Kepler)



## Иерархия памяти устройства CUDA



CUDA C Best Practices Guid, Nvidia, october 2012

# Объединение запросов к глобальной памяти (coalescing)

Запросы на чтение и запись к глобальной памяти нитями одного варпа (*a warp*) объединяются в транзакции, количество которых равно количеству необходимых для выполнения запросов блоков данных (*cache lines*) L1 кэша размером в 128 байт. **COMPUTE CAPABILITIES 2.\*!** 



## Тестирование параллельных алгоритмов с использованием coalescing'a на GPU с архитектурой Tesla, Fermi и Kepler (задание 2)

#### Исследовать влияние coalescing'a на примере сложения векторов и инициализации матриц.

cudaMalloc((void\*\*)&dVx, (N+offset)\*sizeof(float)); .....(dVx+offset)[threadIdx.x]=.....

Нарушение выравнивания на границы кратные 128, выполняемого cudaMalloc.

- A) df[threadIdx.x+blockIdx.x\*blockDim.x]=......
- B) df[blockldx.x+threadldx.x\*gridDim.x]=......

Нарушение одновременного доступа нитей одного блока CUDA к одному блоку данных.

- A) df[threadIdx.x+blockIdx.x\*blockDim.x]=......
- B) df[(blockDim.x-threadIdx.x-1)+blockIdx.x\*blockDim.x]=......

Нарушение порядка доступа к блоку данных полуварпа (*CC 1.\**).

#### Исследовать зависимость времени копирования от величины страйда массива.

#### Исследовать влияние выравнивания на операции с масивами структур.

struct \_\_align\_\_ (16){int a; float b; float c;};