# 计算机组成原理实验报告 LAB04

题目: 时序与状态机

学号: \_\_\_\_\_PB16020923\_\_\_\_\_

## 实验目的

- 1、综合利用三次实验的结果,完成以下功能:
  - 通过例化,向 ram 中 0 地址到 13 地址存入 14 个数,比如 10-23; 向 ram 中 100 地址到 106 地址存入 7 个数,比如 0~6,分别代表 运算符(与 ALU 的操作符对应),最后向 ram 107 地址写入-1
  - 运算控制:
    - 从 ram 0 地址开始的地方取两个数,分别放在 reg0 和 reg1, 然后从 ram 100 地址开始的地方取一个运算符,放到 reg2, 计算之后,把结果存入 ram 地址 200
    - 从 ram 2 地址开始的地方取两个数,分别放在 reg0 和 reg1, 从 ram 101 地址开始的地方取一个运算符,放到 reg2,计算之后,把结果存入 ram 地址 201
    - .....
    - 如果取出操作符为-1,则结束。

# 实验平台

ISE 14.7

# 实验过程(分析)

- 1、模块化设计,一个 alu 模块,一个 regfile 模块,一个 IP 核生成的 ram 模块,一个 control 模块,控制 reg、ram 和 alu,顶层一个 top 模块实例化前几个模块,ram 初始化有 coe 文件读入。
  - 2、alu 模块使用 case 语句判断 7 种操作类型。

- 3、regfile 模块用组合逻辑读,时序逻辑写。
- 4、control 模块思路(4周期)

由于 reg 在这里没有实质作用(仅是复制了一份存储),故不考虑相关控制



其中 ram\_ra 为 ram 读地址,ram\_rd 为 ram 读数据,ram\_we 为 ram 写使能,tda、tdb 为临时寄存上一周期的结果。

## 5、分析结果

| Ор     | Data1          | Data2          | Result         |
|--------|----------------|----------------|----------------|
| 0(nop) | 11             | 10             | 0              |
| 1(add) | 13             | 12             | 25             |
| 2(sub) | 15             | 14             | 1              |
| 3(and) | 17(32'b010001) | 16(32'b010000) | 16(32'b010000) |
| 4(or)  | 19(32'b010011) | 18(32'b010010) | 19(32'b010011) |
| 5(xor) | 21(32'b010101) | 20(32'b010100) | 1(32'b000001)  |

| 6(nor) | 23(32'b010111) | 22(32'b010110) | -24(32'b1101000) |
|--------|----------------|----------------|------------------|
|        |                |                |                  |

# 实验结果

## 仿真结果

IP 核 ram 设置界面中 Load In 设置 ram 初始化 coe 文件的路径,其中文件内容为

```
MEMORY INITIALIZATION RADIX=10;
MEMORY INITIALIZATION VECTOR=
10,11,12,13,14,15,16,17,18,19,20,21,22,23,0,0,
0,0,0,0,0,1,2,3,4,5,6,-1,0,0,0,0,
0,0,0,0,0,0,0,0,0,0,0,0,0,0,0
```

## 仿真得 ram 和 reg 数据为

|      | 0  | 1  | 2  | 3  |
|------|----|----|----|----|
| 0x0  | 10 | 11 | 12 | 13 |
| 0x4  | 14 | 15 | 16 | 17 |
| 0x8  | 18 | 19 | 20 | 21 |
| 0xC  | 22 | 23 | 0  | 0  |
| 0x10 | 0  | 0  | 0  | 0  |
| 0x14 | 0  | 0  | 0  | 0  |

••••

| 0x58 | 0 | 0 | 0 | 0  |
|------|---|---|---|----|
| 0x5C | 0 | 0 | 0 | 0  |
| 0x60 | 0 | 0 | 0 | 0  |
| 0x64 | 0 | 1 | 2 | 3  |
| 0x68 | 4 | 5 | 6 | -1 |
| 0x6C | 0 | 0 | 0 | 0  |
| 0x70 | 0 | 0 | 0 | 0  |
| 0x74 | 0 | 0 | 0 | 0  |

• • • • • •

| 0xBC | 0  | 0  | 0   | 0  |
|------|----|----|-----|----|
| 0xC0 | 0  | 0  | 0   | 0  |
| 0xC4 | 0  | 0  | 0   | 0  |
| 0xC8 | 0  | 25 | 1   | 16 |
| 0xCC | 19 | 1  | -24 | 0  |
| 0xD0 | 0  | 0  | 0   | 0  |
| 0xD4 | 0  | 0  | 0   | 0  |
| 0xD8 | 0  | 0  | 0   | 0  |
| 0xDC | 0  | 0  | 0   | 0  |

可见计算结果符合分析。

# 附录:

# 一、模块源代码

## top.v

```
module top(
    input clk,
    input rst_n
);

wire [5:0] ra;
wire [5:0] wa;
wire [31:0] rd;
wire [31:0] wd;
wire [31:0] aluout;

reg we=1'b1;
wire [31:0] tda;
wire [31:0] tdb;

wire clkb;
```

```
wire ram_we;
wire [7:0] ram_ra;
wire [7:0] ram_wa;
wire [31:0] ram_rd;
wire [31:0] ram_wd;

alu alu1(ram_rd,tdb,tda,aluout);
regfile regfile1(clk,rst_n,ra,wa,wd,we,rd);
control
control1(clk,rst_n,aluout,ra,rd,wa,wd,tda,tdb,ram_we,ram_ra,ram_rd,ram_wa,ram_wd);
ram_ram1(clk,ram_we,ram_wa,ram_wd,clk,ram_ra,ram_rd);
endmodule
```

#### alu.v

```
parameter A NOP =5'h00; //nop
parameter A ADD =5'h01; //sign add
parameter A SUB =5'h02; //sign sub
parameter A AND =5'h03; //and
parameter A OR =5'h04; //or
parameter A XOR =5'h05; //xor
parameter A_NOR =5'h06; //nor
module alu(
   input [31:0] alu a,
   input [31:0] alu b,
   input [4:0] alu op,
   output reg [31:0] alu out
   );
   always@(*)
      case (alu_op)
          A NOP: alu out = 0;
          A ADD: alu out = alu a + alu b;
          A SUB: alu out = alu a - alu b;
          A_AND: alu_out = alu a & alu b;
          A_OR : alu_out = alu_a | alu_b;
          A XOR: alu out = alu a ^ alu b;
          A_NOR: alu_out = ~(alu_a | alu_b);
          default: alu out = 0;
      endcase
endmodule
```

## regfile.v

```
module regfile(
   input clk,
   input rst n,
   input [5:0] rAddr1,//读地址
   input [5:0] wAddr,//写地址
   input [31:0] wDin,//写数据
   input wEna,//写使能
   output [31:0] rDout1//读数据 1
);
   reg [31:0] data [0:63];
   integer i;
   assign rDout1=data[rAddr1];//读
   always@(posedge clk or rst n)//写和复位
      if(~rst n)
      begin
          for(i=0; i<64; i=i+1) data[i]<=0;</pre>
      end
      else
      begin
          if (wEna)
             data[wAddr]<=wDin;</pre>
       end
endmodule
```

### control.v

```
module control(
   input clk,rst_n,
   input [31:0] aluout,

   output reg [5:0] ra=6'd0,//reg read addr
   input [31:0] rd,//reg read data
   output reg [5:0] wa=6'd0,//reg write addr
   output reg [31:0] wd,//reg write data

   output reg [31:0] tda,//tmp data a
   output reg [31:0] tdb,//tmp data b

   output reg ram_we,//ram write enable
   output reg [7:0] ram_ra,//ram read addr
   input [31:0] ram_rd,//ram read data
   output reg [7:0] ram_wa,//ram write addr
```

```
output reg [31:0] ram wd//ram write data
);
reg [2:0] cstate;//current state
reg [2:0] nstate;//next state
reg endflag=0;
integer i=0;
always @(posedge clk or negedge rst n)
   if(~rst n)
       cstate<=3'd0;
   else
       cstate<=nstate;</pre>
always @(*)
   if(cstate==3'd0) nstate=3'd1;
   else if(cstate==3'd1 & endflag==1'd0) nstate=3'd2;
   else if(cstate==3'd1 & endflag==1'd1) nstate=3'd5;
   else if(cstate==3'd2) nstate=3'd3;
   else if(cstate==3'd3) nstate=3'd4;
   else if(cstate==3'd4) nstate=3'd1;
   else if(cstate==3'd5) nstate=3'd5;
always @(negedge clk or negedge rst n)
begin
   if(~rst n)
       begin
          ram_ra<=0;
          ram wa<=0;
          i<=0;
       end
   else if(cstate==3'd1)
       begin
          ram ra<=100+i;
       end
   else if(cstate==3'd2)
       begin
          ram ra<=2*i;
          tda<=ram rd;
          if(ram rd==-1) endflag<=1;</pre>
       end
   else if(cstate==3'd3)
       begin
          ram_ra<=2*i+1;
          tdb<=ram rd;
       end
```

## test.v

```
module test(
   );
   reg clk,rst_n;
   top test(
        .clk(clk),
        .rst_n(rst_n),
   );
   always #10 clk=~clk;
   initial begin
        clk=0;
        rst_n=0;
        #20;
        rst_n=1;
   end
endmodule
```