| 마프2 작품계획서            |                  |
|----------------------|------------------|
| 1—2 1 1 1 1 1        |                  |
| - 가속도 센서와 GLCD를 이용한  | 레이싱 게임 -         |
| 7 7 2 7 7 32 52 7 62 | , , , , , ,      |
|                      |                  |
|                      |                  |
|                      |                  |
|                      |                  |
|                      |                  |
|                      |                  |
|                      |                  |
|                      |                  |
|                      |                  |
|                      |                  |
|                      |                  |
|                      |                  |
|                      |                  |
|                      |                  |
|                      |                  |
|                      |                  |
|                      |                  |
|                      |                  |
|                      | 날짜 : 2019 04 24  |
|                      |                  |
|                      | 이름 : 강승우         |
|                      | 학번 : 2014161001  |
|                      | 탁 단 · 2014101001 |
|                      |                  |
|                      |                  |
|                      |                  |



#### 1. 작품명

### 가속도 센서와 GLCD를 이용한 레이싱 게임

### 2. 작품 개요 및 동작

실제 핸들을 다루는 것처럼 손잡이를 돌려 조향할 수 있는 레이싱 게임입니다. 가속도 센서를 이용해서 핸들의 기울어진 정도를 읽어오고, 이를 바탕으로 GLCD(주 디스플레이)를 부착한 서보 모터를 회전시켜 화면의 평형을 유지합니다.

레이싱 게임의 가속과 감속은 아날로그 감압 센서를 이용해서 세밀하게 조정 가능하게끔 합니다.

실제 게임은 X, Y 평면상에서 이루어지며, 정점으로만 구성된 벡터 그래픽을 사용합니다. 거리에 따라 각 정점의 오프셋을 스케일링함으로써 원근감을 구현하게됩니다.

### 3. 사용 포트 및 부품

#### <사용 부품 리스트>

| 부품명     | 규격                 | 수량 | 기능               |
|---------|--------------------|----|------------------|
| KUT-128 | Pin Header         | 1  | 메인 MCU 보드        |
| GLCD    | LG2401283, 240x128 | 1  | 주 디스플레이          |
| 서보 모터   | HES-288            | 1  | 화면 평형 유지         |
| 가속도 센서  | ADXL202JQC, SMD    | 1  | 기울기 감지           |
| SRAM    | IS62C256AL-45ULI   | 1  | 추가 기억장치, 32KB    |
| 스피커     | FQ-031             | 2  | SFX 출력           |
| 압력 센서   | FSR, RA12P         | 2  | 엑셀, 브레이크 아날로그 입력 |
| 8비트 D래치 | 74573              | 1  | SRAM 연결용         |

## <사용 포트> : 핀 단위

| 사용 포트 | 특수 기능 | 입/출력 | 연결 부품(핀)       | 기능               |
|-------|-------|------|----------------|------------------|
| PA0   | AD0   | 입출력  | 74573 D0       | SRAM DATAO/ADDRO |
| PA1   | AD1   | 입출력  | 74573 D1       | SRAM DATA1/ADDR1 |
| PA2   | AD2   | 입출력  | 74573 D2       | SRAM DATA2/ADDR2 |
| PA3   | AD3   | 입출력  | 74573 D3       | SRAM DATA3/ADDR3 |
| PA4   | AD4   | 입출력  | 74573 D4       | SRAM DATA4/ADDR4 |
| PA5   | AD5   | 입출력  | 74573 D5       | SRAM DATA5/ADDR5 |
| PA6   | AD6   | 입출력  | 74573 D6       | SRAM DATA6/ADDR6 |
| PA7   | AD7   | 입출력  | 74573 D7       | SRAM DATA7/ADDR7 |
| PC0   | AD8   | 출력   | IS62C256AL AD8 | SRAM ADDR8       |
| PC1   | AD9   | 출력   | IS62C256AL AD8 | SRAM ADDR9       |
| PC2   | AD10  | 출력   | IS62C256AL AD8 | SRAM ADDR10      |
| PC3   | AD11  | 출력   | IS62C256AL AD8 | SRAM ADDR11      |
| PC4   | AD12  | 출력   | IS62C256AL AD8 | SRAM ADDR12      |
| PC5   | AD13  | 출력   | IS62C256AL AD8 | SRAM ADDR13      |
| PC6   | AD14  | 출력   | IS62C256AL AD8 | SRAM ADDR14      |
| PG0   | /WR   | 출력   | IS62C256AL /WE | SRAM WRITE EN    |
| PG1   | /RD   | 출력   | IS62C256AL /OE | SRAM OUTPUT EN   |
| PG2   | ALE   | 출력   | 74573 LE       | 데이터 / 어드레스 전환    |
| PD0   |       | 출력   | LG2401283 D0   | GLCD D0/D4       |
| PD1   |       | 출력   | LG2401283 D1   | GLCD D1/D5       |
| PD2   |       | 출력   | LG2401283 D2   | GLCD D2/D6       |
| PD3   |       | 출력   | LG2401283 D3   | GLCD D3/D7       |
| PD4   |       | 출력   | LG2401283 WR0  | GLCD WRITE CLK   |
| PD5   |       | 출력   | LG2401283 CD   | GLCD I/D SELECT  |
| PF0   | ADC0  | 입력   | FSR 0번         | 아날로그 압력 입력 0     |
| PF1   | ADC1  | 입력   | FSR 1번         | 아날로그 압력 입력 1     |

| PF2 |     | 입력 | ADXL 202 X <sub>OUT</sub> | 가속도 X축 PWM 입력    |
|-----|-----|----|---------------------------|------------------|
| PF3 |     | 입력 | ADXL 202 Y <sub>OUT</sub> | 가속도 Y축 PWM 입력    |
| PB4 | OC0 | 출력 | SPK 0                     | 0번 스피커 주파수 변조 출력 |
| PB7 | OC2 | 출력 | SPK 1                     | 1번 스피커 주파수 변조 출력 |
| PB6 |     | 출력 | HES-288                   | 서보모터 PWM 제어신호    |

## <사용 부품 사양서>

#### ADXL202 - 디지털 출력 가속도 감지 센서

### PIN FUNCTION DESCRIPTIONS

#### PIN CONFIGURATION

| Pin | Name                | Description                               |
|-----|---------------------|-------------------------------------------|
| 1   | NC                  | No Connect                                |
| 2   | $V_{\mathrm{TP}}$   | Test Point, Do Not Connect                |
| 3   | ST                  | Self Test                                 |
| 4   | COM                 | Common                                    |
| 5   | T2                  | Connect R <sub>SET</sub> to Set T2 Period |
| 6   | NC                  | No Connect                                |
| 7   | COM                 | Common                                    |
| 8   | NC                  | No Connect                                |
| 9   | $Y_{OUT}$           | Y Axis Duty Cycle Output                  |
| 10  | $X_{OUT}$           | X Axis Duty Cycle Output                  |
| 11  | $Y_{\rm FILT}$      | Connect Capacitor for Y Filter            |
| 12  | $X_{\mathrm{FILT}}$ | Connect Capacitor for X Filter            |
| 13  | $V_{\mathrm{DD}}$   | +3 V to +5.25 V, Connect to 14            |
| 14  | $V_{\mathrm{DD}}$   | +3 V to +5.25 V, Connect to 13            |



Table II. Resistor Values to Set T2

| T2    | R <sub>SET</sub>        |
|-------|-------------------------|
| 1 ms  | 125 kΩ                  |
| 2 ms  | 250 kΩ                  |
| 5 ms  | 625 kΩ                  |
| 10 ms | $1.25~\mathrm{M}\Omega$ |

Table I. Filter Capacitor Selection,  $C_X$  and  $C_Y$ 

| Bandwidth | Capacitor<br>Value |
|-----------|--------------------|
| 10 Hz     | 0.47 μF            |
| 50 Hz     | 0.10 μF            |
| 100 Hz    | 0.05 μF            |
| 200 Hz    | 0.027 μF           |
| 500 Hz    | 0.01 µF            |
| 5 kHz     | 0.001 μF           |



Figure 13. Block Diagram

T1과 T2포트의 Duty Ratio를 통해 아날로그 측정값을 디지털로 출력하는 가속도 센서이다. 일 반적인 입력 포트에 연결한 뒤, 카운터로 일정 주기 동안의 1의 개수를 세는 방식으로 Duty Ratio를 역산할 수 있다.

#### 74573 IC - 8BIT D LATCH



일반적인 8비트 Latch IC이다. ATMEGA 128의 PORT A를 이용하는 외부 램 인터페이스가 하위 8비트의 데이터와 어드레스를 공유하기 때문에, 먼저 어드레스를 LATCH한상태에서 데이터를 읽거나 써야 한다.

이 작업은 하드웨어 내부에서 자동으로 이루 어지므로, 핀 할당과 내부 레지스터 설정만 올바르게 했다면 더 신경 쓸 필요는 없다.

### LG2401283 - GLCD

## 1.3 Terminal Functions

| Pin No. | Symbol     | Level       |                                                                     |                                                                                                                                                                                                         | Function                          | on              |                |                        |  |  |  |  |  |
|---------|------------|-------------|---------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------|-----------------|----------------|------------------------|--|--|--|--|--|
| 1       | VB1-       | -           | LCD Bias Voltages. These voltages are generated internally.         |                                                                                                                                                                                                         |                                   |                 |                |                        |  |  |  |  |  |
| 2       | VB1+       | -           |                                                                     | _                                                                                                                                                                                                       | / capacitor bet                   | -               |                | ,                      |  |  |  |  |  |
| 3       | VB0-       | -           | LCD Bias Voltages. These voltages are generated internally.         |                                                                                                                                                                                                         |                                   |                 |                |                        |  |  |  |  |  |
| 4       | VB0+       | -           |                                                                     | Connect a 4.7uF/6.3V capacitor between VB0+ and VB0                                                                                                                                                     |                                   |                 |                |                        |  |  |  |  |  |
| 5       | VLCD       | -           |                                                                     | LCD driving voltage (VLCD is generated internally by UC1608). Connect a $0.1 uF/25V$ capacitor and a $10 M\Omega$ resistor to Vss.                                                                      |                                   |                 |                |                        |  |  |  |  |  |
| 6       | VBIAS      |             | be used                                                             | The reference voltage to generate LCD driving voltage. VBIAS can be used to fine turn VLCD (contrast) by external variable resistors. When use the internal resistor network, connect a 0.1uF capacitor |                                   |                 |                |                        |  |  |  |  |  |
| 7       | Vss        | 0\/         | Ground                                                              |                                                                                                                                                                                                         |                                   |                 |                |                        |  |  |  |  |  |
| 8       | VDD        | 2.7 to 3.3V |                                                                     |                                                                                                                                                                                                         | c and charge p                    | •               |                |                        |  |  |  |  |  |
| 9       | D7         |             |                                                                     |                                                                                                                                                                                                         | both serial and<br>lect D0 to SCK |                 |                |                        |  |  |  |  |  |
| 10      | D6         |             |                                                                     | BM[1:0]=1x                                                                                                                                                                                              | BM[1:0]=0x                        | BM[1:0]=01      | BM[1:0]=00     |                        |  |  |  |  |  |
| 11      | D5         |             |                                                                     | 8-bit parallel                                                                                                                                                                                          | 4-bit parallel                    | S9              | S8/S8uc        | -                      |  |  |  |  |  |
|         |            | -           | D0<br>D1                                                            | D0<br>D1                                                                                                                                                                                                | D0/D4<br>D1/D5                    | SCK             | SCK            | -                      |  |  |  |  |  |
| 12      | D4         | H/L         | D2                                                                  | D1                                                                                                                                                                                                      | D1/D3                             |                 | _              | -                      |  |  |  |  |  |
| 13      | D3         |             | D3                                                                  | D3                                                                                                                                                                                                      | D3/D7                             | SDA             | SDA            | 1                      |  |  |  |  |  |
| 4.4     | <b>D</b> 0 | -           | D4                                                                  | D4                                                                                                                                                                                                      | _                                 | _               | _              | ]                      |  |  |  |  |  |
| 14      | D2         |             | D5                                                                  | D5                                                                                                                                                                                                      | -                                 | _               | -              |                        |  |  |  |  |  |
| 15      | D1         |             | D6                                                                  | S8/S8uc                                                                                                                                                                                                 | -                                 |                 |                |                        |  |  |  |  |  |
| 16      | D0         |             | D7 D7 0 1 1  Connect unused pins to VDD or Vss.                     |                                                                                                                                                                                                         |                                   |                 |                |                        |  |  |  |  |  |
|         |            |             |                                                                     |                                                                                                                                                                                                         | ead/write opera                   |                 | nst interface  |                        |  |  |  |  |  |
| 17      | WR1        | 11/1        |                                                                     |                                                                                                                                                                                                         | is /WR signal,                    |                 |                |                        |  |  |  |  |  |
| 18      | WR0        | H/L         | In 6800 r                                                           | mode: WR0 i                                                                                                                                                                                             | is R/W signal,<br>se two pins are | WR1 is Enab     | le signal.     | Vss.                   |  |  |  |  |  |
| 19      | CD         | H/L         | Data or i<br>L: D0 to                                               | nstruction se<br>D7 are Instru                                                                                                                                                                          |                                   | l: D0 to D7 ar  | e display data |                        |  |  |  |  |  |
| 20      | /RST       | L           |                                                                     | •                                                                                                                                                                                                       | L". There is bu<br>ST to VDD whe  |                 |                | in                     |  |  |  |  |  |
| 21      | CS         | Н           | Chip sele                                                           | ection signal,                                                                                                                                                                                          | active "H".                       |                 |                |                        |  |  |  |  |  |
|         |            |             | BM[1:0] a                                                           | and [D7:D6] I                                                                                                                                                                                           | The interface b                   | g relationship. | •              |                        |  |  |  |  |  |
| 22      | BM0        |             | BM[1:0]                                                             | [D7:D6]                                                                                                                                                                                                 |                                   | Mode            |                | 4                      |  |  |  |  |  |
|         |            |             | 11                                                                  | Data                                                                                                                                                                                                    |                                   | 6800/8-bit      |                |                        |  |  |  |  |  |
|         |            | LI/I        | 10                                                                  | Data                                                                                                                                                                                                    |                                   | 8080/8-bit      |                | $-\parallel \parallel$ |  |  |  |  |  |
|         |            | H/L         | 01                                                                  | 0x                                                                                                                                                                                                      |                                   | 6800/4-bit      |                | $- \mid \cdot \mid$    |  |  |  |  |  |
|         |            |             | 00 0x 8080/4-bit 01 10 3-wire SPI w/ 9-bit token (S9: conventional) |                                                                                                                                                                                                         |                                   |                 |                |                        |  |  |  |  |  |
| 23      | BM1        |             | 01                                                                  | 10                                                                                                                                                                                                      |                                   |                 |                | +                      |  |  |  |  |  |
|         |            |             | 00                                                                  | 00 10 4-wire SPI w/ 8-bit token (S8: conventional) 00 11 3/4-wire SPI w/ 8-bit token (S8uc: Ultra-Compact)                                                                                              |                                   |                 |                |                        |  |  |  |  |  |
|         |            |             | 574-wife SELW/ 0-bit token (Soute, Onta-Compact)                    |                                                                                                                                                                                                         |                                   |                 |                |                        |  |  |  |  |  |

240 \* 128 해상도의 단색 그래픽 LCD이다. 특히,  $V_{DD}$  입력 전압이  $2.7 \sim 3.3 V$ 임에 유의해야 한다. 다이오드 등을 이용해 감압 후 바이어스 할 것...

3.2 Parallel Bus Timing Characteristics (8080 Series MPU, VDD=2.7V to 3.3V, Ta=25°C)

| Description                                                             | Signal      | Symbol                         | Condition | Min.                     | Max.     | Units |
|-------------------------------------------------------------------------|-------------|--------------------------------|-----------|--------------------------|----------|-------|
| Address setup time<br>Address hold time                                 | CD          | <b>t</b> AS80<br><b>t</b> AH80 |           | 0<br>20                  |          |       |
| System cycle time  8 bits bus (read) (write)  4 bits bus (read) (write) | WR0,<br>WR1 | tcY80                          |           | 140<br>140<br>140<br>140 |          |       |
| Pulse width 8 bits (read) 4 bits                                        | WR1         | tpwr80                         |           | 65<br>65                 |          |       |
| Pulse width 8 bits (write) 4 bits                                       | WR0         | tpww80                         |           | 35<br>35                 |          |       |
| High pulse width  8 bits bus (read) (write)  4 bits bus (read) (write)  | WR0,<br>WR1 | tHPW80                         |           | 65<br>35<br>65<br>35     |          | ns    |
| Data setup time<br>Data hold time                                       | D0 to D7    | tDS80<br>tDH80                 |           | 30<br>20                 |          |       |
| Read access time<br>Output disable time                                 | D0 to D7    | tacc80<br>tod80                | CL=100pF  | <br>12                   | 60<br>20 |       |
| Chip select setup time                                                  | CS          | tcssa80<br>tcssd80<br>tcsh80   |           | 10<br>10<br>20           |          |       |



Parallel Bus Timing Characteristics (for 8080 MPU)

C/D: 0: Control, 1: Data

W/R: 0: Write Cycle, 1: Read Cycle
# Useful Data bits

Don't Care

|    | Command                                   | C/D | W/R | D7 | D6 | D5 | D4 | D3 | D2  | D1  | D0 | Action              | Default          |
|----|-------------------------------------------|-----|-----|----|----|----|----|----|-----|-----|----|---------------------|------------------|
| 1  | Write Data Byte                           | 1   | 0   | #  | #  | #  | #  | #  | #   | #   | #  | Write 1 byte        | N/A              |
| 2  | Read Data Byte                            | 1   | 1   | #  | #  | #  | #  | #  | #   | #   | #  | Read 1 byte         | N/A              |
| 3  | Get Status                                | 0   | 1   | BZ | MX | DE | RS | WA | GN1 | GN0 | 1  | Get Status          | N/A              |
| 4  | Set Column Address LSB                    | 0   | 0   | 0  | 0  | 0  | 0  | #  | #   | #   | #  | Set CA[3:0]         | 0                |
| 4  | Set Column Address MSB                    | 0   | 0   | 0  | 0  | 0  | 1  | #  | #   | #   | #  | Set CA[7:4]         | 0                |
| 5  | Set Mux Rate and Temperature Compensation | 0   | 0   | 0  | 0  | 1  | 0  | 0  | #   | #   | #  | Set<br>{MR, C[1:0]} | MR: 1<br>TC: 00b |
| 6  | Set Power Control                         | 0   | 0   | 0  | 0  | 1  | 0  | 1  | #   | #   | #  | Set PC[2:0]         | 101b             |
| 7  | Set Adv. Program Control                  | 0   | 0   | 0  | 0  | 1  | 1  | 0  | 0   | 0   | R  | For UltraChip only. | N/A              |
| ,  | ( double byte command )                   | 0   | 0   | #  | #  | #  | #  | #  | #   | #   | #  | Do not use.         | N/A              |
| 8  | Set Start Line                            | 0   | 0   | 0  | 1  | #  | #  | #  | #   | #   | #  | Set SL[5:0]         | 0                |
| 9  | Set Gain and Potentiometer                | 0   | 0   | 1  | 0  | 0  | 0  | 0  | 0   | 0   | 1  | Set<br>{GN[1:0],    | GN=3<br>PM=0     |
| 3  | (double byte command)                     | 0   | 0   | #  | #  | #  | #  | #  | #   | #   | #  | PM[5:0]}            |                  |
| 10 | Set RAM Address Control                   | 0   | 0   | 1  | 0  | 0  | 0  | 1  | #   | #   | #  | Set AC[2:0]         | 001b             |
| 11 | Set All-Pixel-ON                          | 0   | 0   | 1  | 0  | 1  | 0  | 0  | 1   | 0   | #  | Set DC[1]           | 0=disable        |
| 12 | Set Inverse Display                       | 0   | 0   | 1  | 0  | 1  | 0  | 0  | 1   | 1   | #  | Set DC[0]           | 0=disable        |
| 13 | Set Display Enable                        | 0   | 0   | 1  | 0  | 1  | 0  | 1  | 1   | 1   | #  | Set DC[2]           | 0=disable        |
| 14 | Set Fixed Lines                           | 0   | 0   | 1  | 0  | 0  | 1  | #  | #   | #   | #  | Set FL[3:0]         | 0                |
| 15 | Set Page Address                          | 0   | 0   | 1  | 0  | 1  | 1  | #  | #   | #   | #  | Set PA[3:0]         | 0                |
| 16 | Set LCD Mapping Control                   | 0   | 0   | 1  | 1  | 0  | 0  | #  | #   | #   | #  | Set LC[3:0]         | 0                |
| 17 | System Reset                              | 0   | 0   | 1  | 1  | 1  | 0  | 0  | 0   | 1   | 0  | System<br>Reset     | N/A              |
| 18 | NOP                                       | 0   | 0   | 1  | 1  | 1  | 0  | 0  | 0   | 1   | 1  | No operation        | N/A              |
| 19 | Set LCD Bias Ratio                        | 0   | 0   | 1  | 1  | 1  | 0  | 1  | 0   | #   | #  | Set BR[1:0]         | 10b=12           |
| 20 | Reset Cursor Mode                         | 0   | 0   | 1  | 1  | 1  | 0  | 1  | 1   | 1   | 0  | AC[3]=0,<br>CA=CR   | N/A              |
| 21 | Set Cursor Mode                           | 0   | 0   | 1  | 1  | 1  | 0  | 1  | 1   | 1   | 1  | AC[3]=1,<br>CR=CA   | N/A              |
| 22 | Set Test Control                          | 0   | 0   | 1  | 1  | 1  | 0  | 0  | 1   | T   |    | For UltraChip only. | N/A              |
|    | (double byte command)                     |     | 0   | #  | #  | #  | #  | #  | #   | #   | #  | Do not use.         |                  |

Note: Please refer to UC1608 datasheet for details.

GLCD의 커맨드 리스트.

#### 3.8 Power Supply for Logic and LCD Driving

#### A. Use internal bias source

## 

#### B. Use exernal bias source



- 1. CB=4.7uF/6.3V, CL=0.1uF/25V, CBIAS=0.1uF/6.3V
- 2. R1=330K $\Omega$ ± 1%, R2=91K $\Omega$ ± 1%, VR=100K $\Omega$ ± 1%, RL=10M $\Omega$
- 3. When use internal bias source, LCD contrast can only be adjusted by software.
- 4. When use external bias source, LCD contrast can be adjusted by either VR or software.
- 5. To ensure consistency of LCD contrast, circuitry B is recommended prior to circuitry A.

#### FSR RA12P 압력 센서



Sensing area(mm)

 $V_{IN}$  에 대한 특별한 언급이 없는 것으로 보아, 5V Vcc를 인가해도 무리가 없을 듯하다.

## 



단자는 2개가 존재하는데, 한쪽 단자('V'라고 표기)에는 전압이, 다른 한쪽('A'라고 표기'에는 ADC 포트와 연결)

Vin 과 ADC를 연결해줘야 동작하며, 센서 기판에서 Vin은 'V'로 표기되어 있고, ADC는 'A'로 표기

Vin은 아래 세군데의 V패드 중 어느 V패드에 연결해도 됩니다. 세개의 V패드는 내부적으로 연결 되어 있기 때문에

마찬가지로 세군데의 A패드 중에 어느 A 패드에 연결해도 됩니다.

#### **SRAM**

# PIN CONFIGURATION 28-Pin SOP



전형적인 SRAM이다. 15비트 주소 입력과 8비 트 데이터 입출력 포트를 갖는다. 5V 전원이 공급되어야 하며, 최대 응답 속도는 45ns (22.2MHz) 로 ATMEGA128에 충분히 사용 가능.



PWM을 이용해 제어되는 서보 모터이다. 게임이 1초에 60번씩 시뮬레이션 되므로, 16.67ms마다 모터에 대해 갱신 신호가 들어간다. OCR1B 비교 매치 인터럽트에서 OC1B 출력을 클리어하는 방법으로, PWM 출력을 소프트웨어 생성

