

# 第3章 组合逻辑电路

# 3.1 概述

#### 一、定义

电路任意时刻的输出信号仅取决于输出逻该时刻的输入信号,与输入信号作用前 排变量电路的状态无关。





#### 二、逻辑功能的描述

$$Y_1 = f_1(a_1, a_2, ..., a_n)$$
 $Y_2 = f_2(a_1, a_2, ..., a_n)$ 
 $Y_m = f_m(a_1, a_2, ..., a_n)$ 
 $Y_m = f_m(a_1, a_2, ..., a_n)$ 



## 3.2 组合逻辑电路的分析方法

通过分析找出电 路的逻辑功能





#### 例1: 试分析下列组合逻辑电路的功能。



1.写出逻辑表达式并化简

$$Y = A \oplus B \oplus C$$

3.分析逻辑功能

A、B、C中有奇数个"1",输出为"1";A、B、C中有偶数个"1",输出为"0":奇偶校验器

## 2.列真值表

| A | В | C | Y |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 1 |
| 0 | 1 | 0 | 1 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 0 | 1 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 0 |
| 1 | 1 | 1 | 1 |



#### 例2: 试分析下列组合逻辑电路的功能。



Y = S(A1A0D0 + A1A0D1 + A1A0D2 + A1A0D3)

# $Y = S(\overline{A1A0}D0 + \overline{A1}A0D1 + A1\overline{A0}D2 + A1A0D3)$

特点:输入变量较多,无法列真值表,可列功能表

| $\overline{S}$ | A1 | A0 | Y         |
|----------------|----|----|-----------|
| 1              | ×  | ×  | 0         |
| 0              | 0  | 0  | <b>D0</b> |
| 0              | 0  | 1  | <b>D1</b> |
| 0              | 1  | 0  | <b>D2</b> |
| 0              | 1  | 1  | <b>D3</b> |
|                |    |    |           |

逻辑功能:依据地址,选择数据的功能。 即数据选择器的逻辑功能。



# 1.常用类型-四选一数据选择器74LS153



# 2. 八选一MUX: 74LS151



#### 74LS151功能表

| $\overline{S}$ | A2 | A1 | A0 | Y          |
|----------------|----|----|----|------------|
| 1              | X  | X  | X  | 0          |
| 0              | 0  | 0  | 0  | D0         |
| 0              | 0  | 0  | 1  | <b>D</b> 1 |
| 0              | 0  | 1  | 0  | D2         |
| 0              | 0  | 1  | 1  | D3         |
| 0              | 1  | 0  | 0  | D4         |
| 0              | 1  | 0  | 1  | D5         |
| 0              | 1  | 1  | 0  | D6         |
| 0              | 1  | 1  | 1  | D7         |



# 3.3 组合逻辑电路的设计

按照给定具体的逻辑问题设计出最简单的逻辑电路

- 1. SSI的设计
- 2. MSI的设计
- 3. PLD的设计



## 例1: 试设计一个多数表决电路(三人表决电路)

1. 逻辑抽象

#### 输入逻辑变量 A、B、C

1: 同意

0: 不同意

#### 输出逻辑变量Z:

1: 通过

0: 不通过

#### 3. 写出逻辑表达式

$$Z = ABC + ABC + ABC + ABC$$

#### 2. 列出真值表

| A | В | C | Z |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 |



#### 4. 适当的化简与变换

$$Z = \overline{ABC} + \overline{ABC} + \overline{ABC} + \overline{ABC}$$

$$=AB+AC+BC$$

Z

| <b>A</b> \ | C 00 | 01 | 11 | 10 |
|------------|------|----|----|----|
| <b>A</b> 0 | 0    | 0  | 1  | 0  |
| 1          | 0    | 1  | 1  | 1  |

#### 5. 选择合适的器件实现,画出逻辑电路图

1) SSI实现(与非门):



#### 2) MSI实现 (运用四选一数据选择器)

$$Y = \overline{\overline{S}}(\overline{A1A0D0} + \overline{A1A0D1} + A1\overline{A0D2} + A1A0D3)$$

$$\Leftrightarrow \overline{S} = \mathbf{0}$$

$$Y = A1A0D0 + A1A0D1 + A1A0D2 + A1A0D3$$

$$Z = \overline{ABC} + \overline{ABC} + AB\overline{C} + ABC$$

$$\diamondsuit$$
A1=A, A0=B, Y=Z

$$Y = A1A0C + A1A0C + A1A0$$

可得: D0=0, D1=D2=C, D3=1

# 实现功能的MSI电路连接图:









#### 8线—3线编码器功能表

|       |       | 输     |       | ,     | λ     |       |                | 输              |       | 田              |
|-------|-------|-------|-------|-------|-------|-------|----------------|----------------|-------|----------------|
| $I_0$ | $I_1$ | $I_2$ | $I_3$ | $I_4$ | $I_5$ | $I_6$ | $\mathbf{I}_7$ | $\mathbf{Y_2}$ | $Y_1$ | $\mathbf{Y_0}$ |
| 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0              | 0              | 0     | 0              |
| 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0              | 0              | 0     | 1              |
| 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0              | 0              | 1     | 0              |
| 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0              | 0              | 1     | 1              |
| 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0              | 1              | 0     | 0              |
| 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0              | 1              | 0     | 1              |
| 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0              | 1              | 1     | 0              |
| 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1              | 1              | 1     | 1              |

$$Y_2 = I_4 + I_5 + I_6 + I_7$$

$$Y_1 = I_2 + I_3 + I_6 + I_7$$

$$Y_0 = I_1 + I_3 + I_5 + I_7$$

#### 思考:

普通编码器有

什么缺陷?



#### 二、优先编码器

8线—3线优先编码器功能表

|                 | 输     |       |       | 入                     |                       |                       | 输              |                | 出              |
|-----------------|-------|-------|-------|-----------------------|-----------------------|-----------------------|----------------|----------------|----------------|
| $I_0 I_1$       | $I_2$ | $I_3$ | $I_4$ | <b>I</b> <sub>5</sub> | <b>I</b> <sub>6</sub> | <b>I</b> <sub>7</sub> | $\mathbf{Y_2}$ | $\mathbf{Y}_1$ | $\mathbf{Y_0}$ |
| 1 0             | 0     | 0     | 0     | 0                     | 0                     | 0                     | 0              | 0              | 0              |
| $\times$ 1      | 0     | 0     | 0     | 0                     | 0                     | 0                     | 0              | 0              | 1              |
| $\times \times$ | 1     | 0     | 0     | 0                     | 0                     | 0                     | 0              | 1              | 0              |
| $\times \times$ | X     | 1     | 0     | 0                     | 0                     | 0                     | 0              | 1              | 1              |
| $\times \times$ | X     | X     | 1     | 0                     | 0                     | 0                     | 1              | 0              | 0              |
| $\times \times$ | X     | X     | X     | 1                     | 0                     | 0                     | 1              | 0              | 1              |
| $\times \times$ | X     | X     | ×     | X                     | 1                     | 0                     | 1              | 1              | 0              |
| $\times \times$ | X     | X     | ×     | ×                     | ×                     | 1                     | 1              | 1              | 1              |



#### 三、功能扩展表

|                             | ,                         | 输                           |                           |                             | 入                           |                           |                             |                         |                             | 输                         |                             | 出                                    |                             |
|-----------------------------|---------------------------|-----------------------------|---------------------------|-----------------------------|-----------------------------|---------------------------|-----------------------------|-------------------------|-----------------------------|---------------------------|-----------------------------|--------------------------------------|-----------------------------|
| $\overline{\mathbf{I}}_{0}$ | $\overline{\mathbf{I}}_1$ | $\overline{\mathbf{I}}_{2}$ | $\overline{\mathbf{I}_3}$ | $\overline{\mathbf{I}}_{4}$ | $\overline{\mathbf{I}_{5}}$ | $\overline{\mathbf{I}_6}$ | $\overline{\mathbf{I}}_{7}$ | $\overline{\mathbf{S}}$ | $\overline{\mathbf{Y}}_{2}$ | $\overline{\mathbf{Y}}_1$ | $\overline{\overline{Y}_0}$ | $\overline{\mathbf{Y}}_{\mathbf{E}}$ | $\mathbf{\overline{Y}_{S}}$ |
| X                           | X                         | X                           | X                         | X                           | X                           | ×                         | X                           | 1                       | 1                           | 1                         | 1                           | 1                                    | 1                           |
| 1                           | 1                         | 1                           | 1                         | 1                           | 1                           | 1                         | 1                           | 0                       | 1                           | 1                         | 1                           | 1                                    | 0                           |
| 0                           | 1                         | 1                           | 1                         | 1                           | 1                           | 1                         | 1                           | 0                       | 1                           | 1                         | 1                           | 0                                    | 1                           |
| ×                           | 0                         | 1                           | 1                         | 1                           | 1                           | 1                         | 1                           | 0                       | 1                           | 1                         | 0                           | 0                                    | 1                           |
| ×                           | X                         | 0                           | 1                         | 1                           | 1                           | 1                         | 1                           | 0                       | 1                           | 0                         | 1                           | 0                                    | 1                           |
| ×                           | X                         | X                           | 0                         | 1                           | 1                           | 1                         | 1                           | 0                       | 1                           | 0                         | 0                           | 0                                    | 1                           |
| ×                           | X                         | X                           | X                         | 0                           | 1                           | 1                         | 1                           | 0                       | 0                           | 1                         | 1                           | 0                                    | 1                           |
| X                           | X                         | X                           | X                         | X                           | 0                           | 1                         | 1                           | 0                       | 0                           | 1                         | 0                           | 0                                    | 1                           |
| X                           | X                         | ×                           | X                         | X                           | X                           | 0                         | 1                           | 0                       | 0                           | 0                         | 1                           | 0                                    | 1                           |
| ×                           | X                         | ×                           | ×                         | ×                           | X                           | X                         | 0                           | 0                       | 0                           | Q.                        | 170 J                       |                                      | 求實                          |

. 中规模集成编码器

8线—3线优先编码器(74LS148)





2. 二—十进制优先编码器(74LS147)







## 3线—8线译码器真值表

| 输              |                | 入              | 输              |                             |                           |                           |                           |                           | 出                         |                           |
|----------------|----------------|----------------|----------------|-----------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|
| $\mathbf{A_2}$ | $\mathbf{A_1}$ | $\mathbf{A_0}$ | $\mathbf{Y_0}$ | $\overline{\mathbf{Y}_{1}}$ | $\overline{\mathbf{Y_2}}$ | $\overline{\mathbf{Y}_3}$ | $\overline{\mathbf{Y_4}}$ | $\overline{\mathbf{Y_5}}$ | $\overline{\mathbf{Y}_6}$ | $\overline{\mathbf{Y}_7}$ |
| 0              | 0              | 0              | 1              | 0                           | 0                         | 0                         | 0                         | 0                         | 0                         | 0                         |
| 0              | 0              | 1              | 0              | 1                           | 0                         | 0                         | 0                         | 0                         | 0                         | 0                         |
| 0              | 1              | 0              | 0              | 0                           | 1                         | 0                         | 0                         | 0                         | 0                         | 0                         |
| 0              | 1              | 1              | 0              | 0                           | 0                         | 1                         | 0                         | 0                         | 0                         | 0                         |
| 1              | 0              | 0              | 0              | 0                           | 0                         | 0                         | 1                         | 0                         | 0                         | 0                         |
| 1              | 0              | 1              | 0              | 0                           | 0                         | 0                         | 0                         | 1                         | 0                         | 0                         |
| 1              | 1              | 0              | 0              | 0                           | 0                         | 0                         | 0                         | 0                         | 1                         | 0                         |
| 1              | 1              | 1              | 0              | 0                           | 0                         | 0                         | 0                         | 0                         | 0                         | 1                         |
|                |                |                |                |                             |                           |                           |                           |                           |                           |                           |

$$Y_0 = A_2 A_1 A_0$$

$$Y_1 = A_2 A_1 A_0$$

$$Y_2 = A_2 A_1 A_0$$

$$Y_i = m_i$$

$$Y_4 = A_2 A_1 A_0$$

$$Y_5 = A_2 \overline{A_1} A_0$$

$$Y_6 = A_2 A_1 \overline{A_0}$$

$$Y_7 = A_2 A_1 A_0$$



#### 实际电路:

$$\overline{Y_7} = A_2 A_1 A_0 S_1 \overline{S_2} \overline{S_3}$$



 $S_2 S_3$ 

# 实际规律:

$$Y_i = m_i$$

只有当S1=1 
$$S_2 S_3$$
=00时

$$\overline{Y_7} = \overline{A_2 A_1 A_0} = \overline{m_7}$$

否则, 
$$Y_7 = 1$$



#### 2.中规模集成3线—8线译码器(74LS138)





# 3. 译码器设计组合逻辑函数

依据:译码器除了译码功能外,又是最小项发生器。其输出满足:

$$\overline{Y_i} = \overline{m_i}$$

结论:利用3线—8线译码器辅以适当门电路可实现任何三变量的多输出逻辑函数。



# 例如: 试利用3线—8线译码器74LS138设计多输出的组合逻辑函数

$$Z_{1} = A\overline{C} + \overline{ABC} + A\overline{BC}$$

$$Z_{2} = \overline{AB} + A\overline{BC}$$

#### 解:

$$Z_{1} = A\overline{B}\overline{C} + AB\overline{C} + \overline{A}BC + A\overline{B}C$$

$$= m_{3} + m_{4} + m_{5} + m_{6}$$

$$= m_{3}m_{4}m_{5}m_{6}$$

$$= m_{3}m_{4}m_{5}m_{6}$$

$$Z_{2} = AB + ABC = m_{2}m_{3}m_{5}$$



连接电路:



# 二、中规模集成二—十进制译码器(74LS42)

