计算机科学与技术专业

## 计算机组成

# CPU形式建模综合方法 --单周期数据通路

高小鹏

北京航空航天大学计算机学院 系统结构研究所

## 目录

- □ 设计方法学概述
- □ 指令级别数据通路与控制器建模
- □ 数据通路综合方法



## MIPS-C0指令集

- □ 从功能角度,MIPS-CO可以构造程序设计的绝大多数功能
  - ◆ lw、sw:存储指令的典型代表
  - ◆ addu、subu: 运算类指令的典型代表
  - ◆ beq: 分支类指令的典型代表
  - ◆ jal、jr: 支持函数
- □ 从结构角度,MIPS-CO包含了所有3种指令格式
  - ◆ R型: addu、subu、jr
  - ◆ I型: lw、sw、beq
  - ◆ J型: jal

注意 Jr是R型指令,而不是J型指令

## MIPS-CO的RTL描述

□ 任何指令执行的第一步都是取指令

```
R-format: {op, rs, rt, rd, shamt, funct} 

MEM[ PC ]
I-format: {op, rs, rt, imm16} 

MEM[ PC ]
```

□ MIPS-CO的RTL描述

计算机组成与实现

### 形式建模综合方法概述

- CPU开发是什么?
  - 以某种CPU架构(如单周期、多周期或流水线)为模型,面向给定的指令 集,设计并构造出以Verilog形式表达的CPU具体实现



1×1111/

- CPU架构模型是什么?
  - ◆ CPU架构模型:以寄存器堆、ALU等功能部件为基础,描述了各功能部件的基本接口特性以及相互间的基本连接关系
  - ◆ CPU架构模型关注两点
    - 功能部件的外特性, 即功能部件的某个具体功能与控制的对应关系
    - 功能部件间传递信息的基本依赖关系

### 形式建模综合方法概述

- □ 形式建模综合方法的要点是什么?
  - 1) 开发过程是基于模型的
    - 这里的模型就是所谓的CPU架构,如单周期、多周期、流水线
  - 2) 开发过程被显式的分为设计和实现两个环节
    - 设计: 是指建模每条指令的数据通路和控制信号
    - 实现:是指将设计结果用Verilog等语言表达
  - ◆ 3)基于"系统-子系统"视角的建模层次
    - CPU被视为系统,各功能部件被视为子系统
  - ◆ 4) 指令级别独立建模
    - 独立分析每条指令操作语义,推演其执行过程中的数据流信息和控制流信息
    - 独立构造每条指令对应的数据通路以及相关功能部件的控制信号取值
  - ◆ 5)一次性的系统级综合
    - 将所有分离的数据通路及控制信号取值高效合成为完整的数据通路和控制器 计算机组成与实现

## 形式建模综合方法概述

- □ 指令级别独立建模是什么?
  - ◆ 1) 根据指令的RTL, 梳理和总结出数据通路的设计需求
  - ◆ 2) 选择恰当的数据通路功能部件
  - ◆ 3) 建立功能部件间的正确连接关系
  - ◆ 4) 根据指令的RTL,选择功能部件应执行的功能,反推控制信号取值

### 建模的基本表示方式

- □ 数据通路本质上是一个连接关系的集合
  - 集合的元素: 相关部件的输入输出信号之间的连接关系
- □ 示例: 3个部件的连接关系



| 部件 | 输入 | 输出 |
|----|----|----|
| Α  | A1 | A2 |
| В  | B1 | B2 |
| С  | C1 | C2 |

- ◆ 连接关系集合: {<C.C2,A.A1>, <A.A2,B.B1>, <B.B2,C.C1>}
  - 连接关系<X.m,Y.n>: 部件X的输出信号m,连接至部件Y的输入信号n
- 连接关系表格: 该方式表示连接关系集合, 在布局上更易于对应图形方式

| Α    | В    | С         |
|------|------|-----------|
| A1   | B1   | <b>C1</b> |
| C.C2 | A.A2 | B.B2      |

----- 部件

----- 部件的输入信号

----- 部件及其输出信号

计算机组成与实现

### 建模的基本推理过程

- 基本事实1: 当CPU基本模型确定后,意味着指令的执行路径总体是确定的
  - 执行路径也可以认为是信息流路径
  - 執行路径大体包括:取指、译码/读操作数、计算、访存、回写
- 基本事实2:构成指令执行路径的各分段之间存在着明确的依赖 关系
  - 示例1:指令执行的前提是必须先读取指令;而读取指令就必然是用PC驱动IM的地址线,然后IM输出的就是当前要执行的指令
  - ◆ 示例2:读取DM的前提是必须先计算出地址;而地址是通过加法运算完成的,因此ALU执行加法就是非常合理的

## 建模的推理方法: 倒推法

- 由于指令执行存在强逻辑依赖关系,因此建模指令基本的数据通路时既可采用正向推理方法,也可采用反向推理法,即倒推法
  - 反向推理结束后,将推理顺序倒置即得到正向的推理顺序

|    |                                       | I       | 1                   |      |        |  |  |  |  |  |
|----|---------------------------------------|---------|---------------------|------|--------|--|--|--|--|--|
| 环节 | 步骤                                    | 语义      | 连接关系                | 功能部件 | 控制信号取值 |  |  |  |  |  |
| -1 | A                                     | 每步的具体操作 | <x.m,y.n></x.m,y.n> | F    | 信号名:取值 |  |  |  |  |  |
| -2 | В                                     |         |                     |      |        |  |  |  |  |  |
| -3 | C                                     |         |                     |      |        |  |  |  |  |  |
|    |                                       |         |                     |      |        |  |  |  |  |  |
| 环节 | 步骤                                    | 语义      | 连接关系                | 功能部件 | 控制信号取值 |  |  |  |  |  |
| 1  | U                                     |         |                     |      |        |  |  |  |  |  |
| 2  | В                                     |         |                     |      |        |  |  |  |  |  |
| 3  | A                                     | 每步的具体操作 | <x.m,y.n></x.m,y.n> | F    | 信号名:取值 |  |  |  |  |  |
|    | ····································· |         |                     |      |        |  |  |  |  |  |

## 数据通路表

- 为了直观展示及易于综合,每条指令推理结束后,用数据通路表记录该指令的所有连接关系
- □ 示例:包含PC、NPC、IM、RF、ALU、DM的数据通路表
  - 第1行: 为功能部件名
  - 第2行: 该功能部件的各个输入信号
  - 第3行: 与该输入信号连接的某个功能部件的输出信号

| NPC PC IM RF |    |    |   |    |    | F  |    |   | \LU | DM |    |  |
|--------------|----|----|---|----|----|----|----|---|-----|----|----|--|
| 指令           | PC | DI | Α | A1 | A2 | A3 | WD | Α | В   | Α  | WD |  |
|              |    |    |   |    |    |    |    |   |     |    |    |  |

- □ 设计方法学概述
- □ 指令级别数据通路与控制器建模
  - Addu
- □ 数据通路综合方法



## Addu建模

#### $R[rd] \leftarrow R[rs] + R[rt]$

- □ 将连接关系用表格表示
  - ◆ 控制信号取值暂时不表示,后续会在控制器设计中使用

| 环节  | 步                                     | 骤   |     | 语  | 义    |    | 连接关                                  | 系     |   | 功能部件 | 控制     | 信号耶 | 又值 |
|-----|---------------------------------------|-----|-----|----|------|----|--------------------------------------|-------|---|------|--------|-----|----|
| -1  | 回                                     | 写   | 计算: |    | 写至re |    | CALU.C,RF.WD><br>CIM.D[15:11],RF.A3> |       |   | RF   | RFWr:1 |     |    |
|     |                                       |     |     |    |      |    |                                      |       |   |      |        |     |    |
| 11- |                                       | IPC | PC  | IM |      |    | RF                                   | 1     |   | ALU  | D      | М   |    |
| 指·  | ₹                                     |     |     |    | A1   | A2 | А3                                   | WD    | Α | В    | Α      | WD  |    |
| ado | du                                    |     |     |    |      |    | IM.D[15:11]                          | ALU.C |   |      |        |     |    |
|     | · · · · · · · · · · · · · · · · · · · |     |     |    |      |    |                                      |       |   |      |        |     |    |



### RF与ALU的连接关系

- □ RF有2个32位输出, RD1和RD2; ALU有2个输入, A和B
- □ 问题: 所有指令的RTL都不定义两者的连接关系,那么ALU的A/B 连接RF的RD1/RD2还是RD2/RD1?



- 解答
  - 1) 对于任一指令而言, 两种连接均可以
  - ◆ 2) 推荐采用固定连接方案(习惯上采用方案A)

#### ×××

如果有些指令采用方案A,有些指令采用方案B,这不影响功能正确性。 但是,今后综合完整数据通路时需要更多MUX。

1. 异似织似一实现

### Addu建模

#### $R[rd] \leftarrow R[rs] + R[rt]$

- □ -3环节:为了支持ALU计算,RF需要读取2个操作数
- □ RF读取操作数涉及2个要素,即第1操作数编号、第2操作数编号
  - ◆ 推理1: 第1操作数编号是指令的rs域(先假设RF的RD1输出对应rs)
  - ◆ 推理2: 第2操作数编号是指令的rt域(先假设RF的RD2输出对应rt)



## IM与RF的连接关系

- □ RF有2个读寄存器编号, A1和A2
- □ 问题: RF的A1/A2对应rs/rt还是rt/rs?



- □ 解答
  - ◆ 1) 对于任一指令而言,两种连接均可以
  - 2) 推荐采用固定连接方案(为保持一致性,习惯上采用方案A)

| 3 | 1 26    | 25 21 | 20 16 | 15 11 | 10 6  | 5 0     |
|---|---------|-------|-------|-------|-------|---------|
|   | special | rc    | rt    | rd    | 0     | addu    |
|   | 000000  | rs    | 1 (   | Tu    | 00000 | 100001  |
| - | 6       | 5     | 5     | 5     | 5     | 6       |
|   |         |       |       |       | 计     | 算机组成与实现 |

## Addu建模

### $R[rd] \leftarrow R[rs] + R[rt]$

- □ -4环节:必然是取指令
- □ 取指令涉及2个要素,即读取IM、计算PC+4、更新PC
  - ◆ 推理1: 为了读取IM,需要PC驱动IM的地址线
  - ◆ 推理2: 为了计算PC+4,需要PC输入至NPC
  - ◆ 推理3: 为了更新PC, 需要将NPC计算结果再写入PC

| 环节 | 步骤   | 语义                       | 连接关系                                                                                    | 功能部件            | 控制信号取值    |
|----|------|--------------------------|-----------------------------------------------------------------------------------------|-----------------|-----------|
| -1 | 回写   | 计算结果回写至rd寄<br>存器         | <alu.c,rf.wd><br/><im.d[15:11],rf.a3></im.d[15:11],rf.a3></alu.c,rf.wd>                 | RF              | RFWr:1    |
| -2 | 执行   | ALU执行加法                  | <rf.rd1,alu.a><br/><rf.rd2,alu.b></rf.rd2,alu.b></rf.rd1,alu.a>                         | ALU             | ALUOp:ADD |
| -3 | 读操作数 |                          | <im.d[25:21],rf.a1><br/><im.d[20:16],rf.a2></im.d[20:16],rf.a2></im.d[25:21],rf.a1>     | RF              |           |
| -4 | 读指令  | 读取指令<br>计算下条指令地址<br>更新PC | <pc.do,im.a> <pc.do,npc.pc> <npc.npc,pc.di></npc.npc,pc.di></pc.do,npc.pc></pc.do,im.a> | IM<br>PC<br>NPC |           |

| 北人   | NPC   | PC      | IM    |             | RF          |             |       | P      | ALU    | DM |    |
|------|-------|---------|-------|-------------|-------------|-------------|-------|--------|--------|----|----|
| 指令   | PC    | DI      | Α     | A1          | A2          | А3          | WD    | Α      | В      | Α  | WD |
| addu | PC.DO | NPC.NPC | PC.DO | IM.D[25:21] | IM.D[20:16] | IM.D[15:11] | ALU.C | RF.RD1 | RF.RD2 |    |    |

- □ 设计方法学概述
- □ 指令级别数据通路与控制器建模
  - Subu
- □ 数据通路综合方法

计算机组成与实现

## Subu建模

### $R[rd] \leftarrow R[rs] - R[rt]$

□ Subu与addu高度相似,区别仅仅在于ALU执行<mark>减法运算</mark>

| 环节      | 步骤      | 语义              | 连接关系                                    | 功能部件 | 控制信号取值      |
|---------|---------|-----------------|-----------------------------------------|------|-------------|
|         |         | 读取指令            | <pc.do,im.a></pc.do,im.a>               | IM   |             |
| 1       | 读指令     | 计算下条指令地址        | <pc.do,npc.pc></pc.do,npc.pc>           | PC   |             |
|         |         | 更新PC            | <npc.npc, pc.di=""></npc.npc,>          | NPC  |             |
| 2       | 读操作数    |                 | <im.d[25:21],rf.a1></im.d[25:21],rf.a1> | RF   |             |
|         | 以1末11-数 |                 | <im.d[20:16],rf.a2></im.d[20:16],rf.a2> | 1/1  |             |
| 3       | 执行      | ALU <b>执行加法</b> | <rf.rd1,alu.a></rf.rd1,alu.a>           | ALU  | ALUOp: SUB  |
| 3 17(1) |         | ATOMAI JAHAZ    | <rf.rd2,alu.b></rf.rd2,alu.b>           | 7110 | ALOOP.SOB   |
| 4 回写    |         | 计算结果回写至rd寄      | <alu.c,rf.wd></alu.c,rf.wd>             | RF   | RFWr:1      |
| 4       | 비병      | 存器              | <im.d[15:11],rf.a3></im.d[15:11],rf.a3> | 1/1  | IVE MIT • T |

| #: & | NPC   | PC      | IM    |             |             | ALU         |       | DM     |        |   |    |
|------|-------|---------|-------|-------------|-------------|-------------|-------|--------|--------|---|----|
| 指令   | PC    | DI      | Α     | A1          | A2          | A3          | WD    | Α      | В      | Α | WD |
| subu | PC.DO | NPC.NPC | PC.DO | IM.D[25:21] | IM.D[20:16] | IM.D[15:11] | ALU.C | RF.RD1 | RF.RD2 |   |    |

- □ 设计方法学概述
- □ 指令级别数据通路与控制器建模
  - Ori
- □ 数据通路综合方法

计算机组成与实现

## Ori建模

#### $R[rt] \leftarrow R[rs] OR zero_ext(imm16)$

- □ zero\_ext(): 这是一个新的计算需求
  - 原有的功能部件无法满足该需求
- □ EXT: 新增功能部件, 用于将16位数进行0扩展为32位数

| 信号名称        | 方向 | 描述        |
|-------------|----|-----------|
| Imm16[15:0] | 输入 | 16位输入。    |
| Ext[31:0]   | 输出 | 32位0扩展结果。 |

### HDL建模: Extender.v

## Ori建模

### $R[rt] \leftarrow R[rs] OR zero_ext(imm16)$

- □ Ori与addu/sub非常相似,区别在于
  - ◆ 1)ALU的第2个操作数为EXT的扩展结果
  - 2) ALU执行OR运算
  - ◆ 3)写入rt寄存器

| 环节 | 步骤    | 语义                          | 连接关系                                            | 功能部件 | 控制信号取值    |
|----|-------|-----------------------------|-------------------------------------------------|------|-----------|
|    |       | 读取指令                        | <pc.do,im.a></pc.do,im.a>                       | IM   |           |
| 1  | 读指令   | 计算下条指令地址                    | <pc.do,npc.pc></pc.do,npc.pc>                   | PC   |           |
|    |       | 更新PC                        | <npc.npc, pc.di=""></npc.npc,>                  | NPC  |           |
| 2  | 读操作数  |                             | <im.d[25:21],rf.a1></im.d[25:21],rf.a1>         | RF   |           |
| 2  | 以採IF奴 |                             | <im.d[15:00],ext.imm16></im.d[15:00],ext.imm16> | EXT  |           |
| 3  | 执行    | ALU执行加法                     | <rf.rd1,alu.a></rf.rd1,alu.a>                   | ALU  | ALUOp:OR  |
| 3  | 12/11 | ALU <b>1X(1 ] /III /</b> IX | <ext.ext, alu.b=""></ext.ext,>                  | ALU  | ALOOP.OK  |
| 4  | 回写    | 计算结果回写至rd寄                  | <alu.c,rf.wd></alu.c,rf.wd>                     | RF   | RFWr:1    |
| 4  | 四与    | 存器                          | <im.d[20:16],rf.a3></im.d[20:16],rf.a3>         | 1/1  | LL MT • I |

|  | #. ^  | NPC   | PC      | IM    |             | R  | F           |       | EXT        | А      | LU      | D | М  |
|--|-------|-------|---------|-------|-------------|----|-------------|-------|------------|--------|---------|---|----|
|  | 指令    | PC    | NPC     | Α     | A1          | A2 | A3          | WD    | lmm16      | Α      | В       | Α | WD |
|  | addiu | PC.DO | NPC.NPC | PC.DO | IM.D[25:21] |    | IM.D[20:16] | ALU.C | IM.D[15:0] | RF.RD1 | EXT.Ext |   |    |

计算机组成与实现

## 目录

- □ 设计方法学概述
- □ 指令级别数据通路与控制器建模
  - Lw
- □ 数据通路综合方法

## Lw建模

 $R[rt] \leftarrow MEM[R[rs] + sign ext(imm16)$ 

- □ 新增DM功能部件
  - ◆ 由于不是写存储器操作,因此DM.WD无需连接
- □ 新增符号扩展功能
  - ◆ 0扩展与符号扩展, 其输入位数、输出位数及基本目的相同
  - ◆ 根据"高内聚、低耦合"原则,由EXT同时实现两种扩展较为合理
    - 由于EXT同时支持两种扩展,因此必须增加控制信号EXTOp

| 信号名称      | 方向 | 描述                            |
|-----------|----|-------------------------------|
| Imm[15:0] | 输入 | 16位输入。                        |
| ЕХТОр     | 输入 | 扩展功能选择<br>0: 符号扩展<br>1: 无符号扩展 |
| Ext[31:0] | 输出 | 32位0扩展结果。                     |

计算机组成与实现

### Lw建模

 $R[rt] \leftarrow MEM[R[rs] + sign\_ext(imm16)$ 

- □ 新增DM功能部件
  - ◆ 由于不是写存储器操作,因此DM.WD无需连接
- □ 新增符号扩展功能
  - 0扩展与符号扩展,其输入位数、输出位数及基本目的相同
  - ◆ 根据"高内聚、低耦合"原则,由EXT同时实现两种扩展较为合理
    - 由于EXT同时支持两种扩展,因此必须增加控制信号EXTOp

## Lw建模

#### R[rt]←MEM[R[rs]+sign ext(imm16)

- □ ALU输入寄存器与扩展数,执行加法,结果输出至DM地址
  - ◆ 1)地址计算与ori的计算过程类似(寄存器与扩展数运算)
  - ◆ 2)ALU具有执行加法的功能
- □ 为完成回写, DM的数据输出连接至RF的WD, 且DM写使能为1

| 环节     | 步骤     | 语义               | 连接关系                                                                           | 功能部件 | 控制信号取值     |  |
|--------|--------|------------------|--------------------------------------------------------------------------------|------|------------|--|
|        |        | 读取指令             | <pc.do,im.a></pc.do,im.a>                                                      | IM   |            |  |
| 1      | 读指令    | 计算下条指令地址         | <pc.do,npc.pc></pc.do,npc.pc>                                                  | PC   |            |  |
|        |        | 更新PC             | <npc.npc, pc.di=""></npc.npc,>                                                 | NPC  |            |  |
| 2 读操作数 |        |                  | <im.d[25:21],rf.a1></im.d[25:21],rf.a1>                                        | RF   | EXTOp:SEXT |  |
| 2      | 以採TF奴  |                  | <im.d[15:00], ext.imm16=""></im.d[15:00],>                                     | EXT  | EXIOP.SEXI |  |
| 3      | 执行     | ALU <b>执行加法</b>  | <rf.rd1,alu.a></rf.rd1,alu.a>                                                  | ALU  | ALUOp: ADD |  |
| 3      | 17(1 J | ALUDNI J JIH / Z | <ext.ext, alu.b=""></ext.ext,>                                                 | ALU  | ALOOP.ADD  |  |
| 4      | 访存     | 读取DM             | <alu.c,dm.a></alu.c,dm.a>                                                      | DM   |            |  |
| 4      | 回写     | 计算结果回写至rd寄<br>存器 | <pre><dm.rd,rf.wd> <im.d[20:16],rf.a3></im.d[20:16],rf.a3></dm.rd,rf.wd></pre> | RF   | RFWr:1     |  |
| 31     | 26     | 25 21 20         | 16 15                                                                          |      | 0          |  |

| 31 26        | 25 21 | 20 16 | 15     | 0 |
|--------------|-------|-------|--------|---|
| lw<br>100011 | base  | rt    | offset | į |

## Lw建模

#### R[rt] \( MEM[R[rs] + sign\_ext(imm16) \)

| 环节 | 步骤         | 语义               | 连接关系                                                                           | 功能部件 | 控制信号取值      |
|----|------------|------------------|--------------------------------------------------------------------------------|------|-------------|
|    |            | 读取指令             | <pc.do,im.a></pc.do,im.a>                                                      | IM   |             |
| 1  | 读指令        | 计算下条指令地址         | <pc.do,npc.pc></pc.do,npc.pc>                                                  | PC   |             |
|    |            | 更新PC             | <npc.npc, pc.di=""></npc.npc,>                                                 | NPC  |             |
| 2  | <br>  读操作数 |                  | <im.d[25:21],rf.a1></im.d[25:21],rf.a1>                                        | RF   | EXTOp:SEXT  |
|    | 以1末11-数    |                  | <im.d[15:00],ext.imm16></im.d[15:00],ext.imm16>                                | EXT  | BRIOD. OBRI |
| 3  | 执行         | ALU <b>执行加法</b>  | <rf.rd1,alu.a></rf.rd1,alu.a>                                                  | ALU  | ALUOp:ADD   |
|    | 32(1)      | ATOMAI JAHAZ     | <ext.ext, alu.b=""></ext.ext,>                                                 | 7110 | MBOOP.MBD   |
| 4  | 访存         | 读取DM             | <alu.c,dm.a></alu.c,dm.a>                                                      | DM   |             |
| 5  | 回写         | 计算结果回写至rd寄<br>存器 | <pre><dm.rd,rf.wd> <im.d[20:16],rf.a3></im.d[20:16],rf.a3></dm.rd,rf.wd></pre> | RF   | RFWr:1      |

| 七人 | NPC   | PC      | IM    |             |    | RF          |       | EXT        | А      | ıLU     | DI    | M  |
|----|-------|---------|-------|-------------|----|-------------|-------|------------|--------|---------|-------|----|
| 指令 | PC    | NPC     | Α     | A1          | A2 | A3          | WD    | lmm16      | Α      | В       | Α     | WD |
| lw | PC.PC | NPC.NPC | PC.PC | IM.D[25:21] |    | IM.D[20:16] | DM.RD | IM.D[15:0] | RF.RD1 | EXT.Ext | ALU.C |    |

- □ 注意:由于EXT部件被修改了,因此凡是与该部件相关的指令均需被重新建模
  - ◆ 主要是建模需要考虑EXT的控制信号取值

- □ 设计方法学概述
- □ 指令级别数据通路与控制器建模
  - Sw
- □ 数据通路综合方法

计算机组成与实现

## Sw建模

 $MEM[R[rs]+sign\_ext(imm16)] \leftarrow R[rt]$ 

- □ Sw与lw在地址计算方面完全一致
- □ Sw与lw不同点在于其不需要读DM,而是将rt寄存器写入DM
  - ◆ 即RF的RD2要写入DM

| 环节 | 步骤   | 语义              | 连接关系                                            | 功能部件 | 控制信号取值     |  |
|----|------|-----------------|-------------------------------------------------|------|------------|--|
|    |      | 读取指令            | <pc.do,im.a></pc.do,im.a>                       | IM   |            |  |
| 1  | 读指令  | 计算下条指令地址        | <pc.do,npc.pc></pc.do,npc.pc>                   | PC   |            |  |
|    |      | 更新PC            | <npc.npc, pc.di=""></npc.npc,>                  | NPC  |            |  |
| 2  | 读操作数 |                 | <im.d[25:21],rf.a1></im.d[25:21],rf.a1>         | RF   | EXTOp:SEXT |  |
|    | 以採作剱 |                 | <im.d[15:00],ext.imm16></im.d[15:00],ext.imm16> | EXT  |            |  |
| 3  | 执行   | ALU <b>执行加法</b> | <rf.rd1,alu.a></rf.rd1,alu.a>                   | ALU  | ALUOp:ADD  |  |
| 3  | が17  |                 | <ext.ext, alu.b=""></ext.ext,>                  | ALU  | ALUOD: ADD |  |
| 4  | 访存   | <br> 读取DM       | <alu.c,dm.a></alu.c,dm.a>                       | DM   | DMWR:1     |  |
| 4  | ) 历仔 | <b> )大</b>      | <rf.rd2,dm.wd></rf.rd2,dm.wd>                   | DM   | DMMK:T     |  |

| 比么 | NPC   | PC      | IM    |             |    | RF |    | EXT        | A      | ALU     | D     | М      |
|----|-------|---------|-------|-------------|----|----|----|------------|--------|---------|-------|--------|
| 指令 | PC    | NPC     | Α     | A1          | A2 | A3 | WD | lmm16      | Α      | В       | Α     | WD     |
| lw | PC.PC | NPC.NPC | PC.PC | IM.D[25:21] |    |    |    | IM.D[15:0] | RF.RD1 | EXT.Ext | ALU.C | RF.RD2 |

- □ 设计方法学概述
- □ 指令级别数据通路与控制器建模
  - Beq
- □ 数据通路综合方法

计算机组成与实现

## Beq建模

PC←PC+4 + sign\_ext(imm16||00) else

if ( R[rs] == R[rt] )

 $PC\leftarrow PC+4$ 

- □ 本质上, beq涉及2大功能
  - ◆ 功能1:根据比较的结果,计算PC。这属于NPC的功能范畴
  - ◆ 功能2:寄存器比较。让ALU执行减法,然后把比较结果zero传递给NPC
- □ 对于NPC, 现在需要知道当前指令是否是beq及zero的结果



| 信号名       | 方向 | 描述                                     |
|-----------|----|----------------------------------------|
| PC[31:0]  | ı  | 32位输入                                  |
| Imm[15:0] | 1  | 16位立即数                                 |
| Br        | I  | beq指令标志<br>1: 当前指令是beq<br>0: 当前指令不是beq |
| Zero      | 1  | rs和rt相等标志<br>1: 相等<br>0: 不等            |
| NPC[31:0] | 0  | 32位输出                                  |

## Beq建模

if ( R[rs] == R[rt] )
 PC == PC + 1 + sign out (in)

PC←PC+4

PC←PC+4 + sign\_ext(imm16||00) else

□ 本质上, beq涉及2大功能

◆ 功能1:根据比较的结果,计算PC。这属于NPC的功能范畴

◆ 功能2: 寄存器比较。让ALU执行减法,然后把比较结果zero传递给NPC

□ 对于NPC,现在需要知道当前指令是否是beg及zero的结果



| 信号名       | 方向 | 描述                                     |
|-----------|----|----------------------------------------|
| PC[31:0]  | I  | 32位输入                                  |
| Imm[15:0] | 1  | 16位立即数                                 |
| Br        | I  | beq指令标志<br>1: 当前指令是beq<br>0: 当前指令不是beq |
| Zero      | 1  | rs和rt相等标志<br>1: 相等<br>0: 不等            |
| NPC[31:0] | 0  | 32位输出                                  |

计算机组成与实现

## Beq建模

if ( R[rs] == R[rt] )
 PC←PC+4 + sign\_ext(imm16||00)
else

PC←PC+4

□ 本质上, beq涉及2大功能

◆ 功能1: 根据比较的结果, 计算PC。这属于NPC的功能范畴

◆ 功能2: 寄存器比较。让ALU执行减法,然后把比较结果zero传递给NPC

□ 对于NPC, 现在需要知道当前指令是否是beg及zero的结果



| 信号名       | 方向 | 描述                                     |
|-----------|----|----------------------------------------|
| PC[31:0]  | ı  | 32位输入                                  |
| Imm[15:0] | 1  | 16位立即数                                 |
| Br        | ı  | beq指令标志<br>1: 当前指令是beq<br>0: 当前指令不是beq |
| Zero      | 1  | rs和rt相等标志<br>1: 相等<br>0: 不等            |
| NPC[31:0] | 0  | 32位输出                                  |

Beq建模

if ( R[rs] == R[rt] )

PC←PC+4 + sign\_ext(imm16||00) else

□ NPC计算PC

PC←PC+4

□ ALU执行减法

| 环节 | 步骤   | 语义                       | 连接关系                                                                                                                              | 功能部件 | 控制信号取值                            |
|----|------|--------------------------|-----------------------------------------------------------------------------------------------------------------------------------|------|-----------------------------------|
| 1  | 读指令  | 读取指令<br>计算下条指令地址<br>更新PC | <pc.do,im.a> <pc.do,npc.pc> <im.d[15:0],npc.imm> <npc.npc,pc.di></npc.npc,pc.di></im.d[15:0],npc.imm></pc.do,npc.pc></pc.do,im.a> |      | Br:1<br>Zero:ALU <b>的</b><br>zero |
| 2  | 读操作数 |                          | <im.d[25:21],rf.a1><br/><im.d[20:16],rf.a2></im.d[20:16],rf.a2></im.d[25:21],rf.a1>                                               | RF   |                                   |
| 3  | 执行   | ALU <b>执行减法</b>          | <rf.rd1,alu.a><br/><rf.rd2,alu.b></rf.rd2,alu.b></rf.rd1,alu.a>                                                                   | ALU  | ALUOp:SUB                         |

| 指令  | NPC   |            | PC      | IM    |             | RF          |       | Δ | <b>LU</b> | DM     |   |    |
|-----|-------|------------|---------|-------|-------------|-------------|-------|---|-----------|--------|---|----|
| 指令  | PC    | lmm        | NPC     | Α     | A1          | A2          | A3 WD |   | Α         | В      | Α | WD |
| beq | PC.PC | IM.D[15:0] | NPC.NPC | PC.PC | IM.D[25:21] | IM.D[20:16] |       |   | RF.RD1    | RF.RD2 | · |    |

计算机组成与实现

## 目录

- □ 设计方法学概述
- □ 指令级别数据通路与控制器建模
  - Jal
- □ 数据通路综合方法

## Jal建模

 $PC\leftarrow PC_{31...28}$  instr\_index  $0^2$  R[31]  $\leftarrow PC+4$ 

- □ 包含2个操作: ①计算PC值; ②将PC+4写入R31 →<sup>32</sup>/
- □ NPC改造1: 支持新的PC计算需求
  - ◆ NPC的功能定位是计算PC值

※图中未包含控制类信号

NPC NPC

IMM

- ◆ NPC已输入指令低16位,只需要扩大至指令低26位,就能满足全部需求
- NPC的计算需求包含3种情况,分别是PC+4、PC+4+偏移、jal地址;必须将br调整为NPCOp[1:0]
  - br信号只有1位,不能表达3种含义
- NPC改造2: 支持回写
  - ◆ NPC已经计算出了PC+4, 因此只需要将PC+4输出即可

31 26 25 0 jal 000011 Instr\_index

计算机组成与实现

## Jal建模

 $PC\leftarrow PC_{31...28}$  instr\_index  $0^2$  R[31]  $\leftarrow PC+4$ 

□ 调整后的NPC的I/O信号

| 信号名        | 方向 | 描述                                                                  | 调整说明                   |
|------------|----|---------------------------------------------------------------------|------------------------|
| PC[31:0]   | I  | 32位输入                                                               |                        |
| Imm[25:0]  | ı  | 26位立即数                                                              | 从Imm[15:0]调整为Imm[25:0] |
| NPCOp[1:0] | ı  | NPC功能选择<br>00: 计算顺序地址(PC+4)<br>01: 计算beq地址<br>10: 计算jal地址<br>11: 保留 | 取消1位的Br,改为2位的NPCOp     |
| Zero       | ı  | rs和rt相等标志<br>1: 相等<br>0: 不等                                         |                        |
| NPC[31:0]  | 0  | 32位输出                                                               |                        |
| PC4[31:0]  | 0  | 32位输出                                                               | 输出PC+4值                |

注意:由于NPC的控制信号发生了变化,因此前面各条指令的NPC控制信号取值也需要随之调整。

## Jal建模

 $PC\leftarrow PC_{31..28}$  instr\_index  $0^2$  R[31]  $\leftarrow PC+4$ 

- □ 对于回写数据来说,数据来自NPC输出的PC4
- □ 对于回写寄存器编号来说,需要直接表示为0x1F
  - ◆ 其并未出现在指令格式中,而是固定为31

| 环节 | 步骤  | 语义                       | 连接关系                                                                                                                              | 功能部件            | 控制信号取值    |
|----|-----|--------------------------|-----------------------------------------------------------------------------------------------------------------------------------|-----------------|-----------|
| 1  | 读指令 | 读取指令<br>计算下条指令地址<br>更新PC | <pc.do,im.a> <pc.do,npc.pc> <im.d[25:0],npc.imm> <npc.npc,pc.di></npc.npc,pc.di></im.d[25:0],npc.imm></pc.do,npc.pc></pc.do,im.a> | IM<br>PC<br>NPC | NPCOp:JAL |
| 2  | 回写  |                          | <0x1F,RF.A3><br><npc.pc4,rf.wd></npc.pc4,rf.wd>                                                                                   | RF              | RFWr:1    |

| 比么  |       | NPC        | PC      | IM    | RF |    |      |         | EXT | ALU |   | DM |    |
|-----|-------|------------|---------|-------|----|----|------|---------|-----|-----|---|----|----|
| 指令  | PC    | lmm        | DI      | Α     | A1 | A2 | A3   | WD      | Imm | Α   | В | Α  | WD |
| jal | PC.DO | IM.D[25:0] | NPC.NPC | PC.DO | ·  |    | 0x1F | NPC.PC4 |     |     |   |    |    |

计算机组成与实现

## 目录

- □ 设计方法学概述
- □ 指令级别数据通路与控制器建模
  - Jr
- □ 数据通路综合方法
- □ 控制器综合方法
- □ 单周期CPU性能分析

Jr建模 PC←R[rs]

□ 设计分歧: 虽然Jr的功能很简单, 但却有2种可能思路

◆ 方案1: 将RF输出的rs值直接输出至PC

◆ 方案2: 将RF输出的rs值先输出至NPC, 然后再从NPC输出至PC

□ 基本思路: 遵循某些基本原则或方法

□ 基本原则: "高内聚低耦合"中的最少知识原则

◆ 方案1: PC与NPC都是"知道"如何计算PC值的功能部件

◆ 方案2: NPC是唯一"知道"如何计算PC值的功能部件

| 31 2    | 26 | 25 | 21 | 20 |              | 11 | 10    | 6 | 5      | 0 |
|---------|----|----|----|----|--------------|----|-------|---|--------|---|
| special |    |    |    |    | 0            |    | 0     |   | jr     |   |
| 000000  |    |    | 15 |    | 00 0000 0000 |    | 00000 |   | 001000 |   |

计算机组成与实现

### Jr建模

#### PC←R[rs]

□ NPC接口: ①增加函数返回地址RA[31:0]; ②增加新的计算模式

| 信号名        | 方向 | 描述                                                                      | 调整说明                       |
|------------|----|-------------------------------------------------------------------------|----------------------------|
| PC[31:0]   | I  | 32位输入                                                                   |                            |
| Imm[25:0]  | ı  | 26位立即数                                                                  | 从Imm[15:0]调整为Imm[25:0]     |
| RA[31:0]   | I  | 32位返回地址                                                                 | rs寄存器保存的返回地址               |
| NPCOp[1:0] | I  | NPC功能选择<br>00: 计算顺序地址(PC+4)<br>01: 计算beq地址<br>10: 计算jal地址<br>11: 计算jr地址 | NPCOp的0b11项用于产生jr相关的PC目的地址 |
| Zero       | I  | rs和rt相等标志<br>1: 相等<br>0: 不等                                             |                            |
| NPC[31:0]  | 0  | 32位输出                                                                   |                            |
| PC4[31:0]  | 0  | 32位输出                                                                   | 输出PC+4值                    |

注意:由于NPC的控制信号发生了变化,因此前面各条指令的NPC控制信号取值也需要随之调整。

## Jr建模

#### PC←R[rs]

- □ 推理发现存在冲突: 同一个部件执行多个操作。如何选择?
  - 在环节1和3, NPC执行不同的计算功能

| 环节 | 步骤         | 语义                | 连接关系                                    | 功能部件 | 控制信号取值      |
|----|------------|-------------------|-----------------------------------------|------|-------------|
|    |            | 读取指令              | <pc.do,im.a></pc.do,im.a>               | IM   |             |
| 1  | 读指令        | 计算下条指令地址          | <pc.do,npc.pc></pc.do,npc.pc>           | PC   | NPCOp:PC4 ① |
|    |            | 更新PC              | <npc.npc, pc.di=""></npc.npc,>          | NPC  |             |
| 2  | 读操作数       |                   | <im.d[26:21],rf.a1></im.d[26:21],rf.a1> | RF   |             |
| 3  | 计算返回地<br>址 |                   | <rf.rd1,npc.ra></rf.rd1,npc.ra>         | NPC  | NPCOp:JR @  |
| 4  | 更新PC       | 将rs <b>值写入</b> PC | <npc.npc, pc.di=""></npc.npc,>          | PC   |             |

□ 选择后执行的, 即环节3。原因:

// a的值为6

◆ 单周期特点是所有操作都必须在一个时钟周期内完成 a = 5 ;

a = 5; a = 6;

◆ 逻辑上,后发生的事件是会覆盖先发生的事件的

计算机组成与实现

## Jr建模

#### PC←R[rs]

□ 单周期的特点是所有操作都必须在一个时钟周期内完成。这意味

| 环节 | 步骤         | 语义       | 连接关系                                    | 功能部件 | 控制信号取值      |
|----|------------|----------|-----------------------------------------|------|-------------|
|    |            | 读取指令     | <pc.do,im.a></pc.do,im.a>               | IM   |             |
| 1  | 读指令        | 计算下条指令地址 | <pc.do,npc.pc></pc.do,npc.pc>           | PC   | NPCOp:PC4 + |
|    |            | 更新PC     | <npc.npc, pc.di=""></npc.npc,>          | NPC  |             |
| 2  | 读操作数       |          | <im.d[26:21],rf.a1></im.d[26:21],rf.a1> | RF   |             |
| 3  | 计算返回地<br>址 |          | <rf.rd1,npc.ra></rf.rd1,npc.ra>         | NPC  | NPCOp:JR @  |
| 4  | 更新PC       | 将rs值写入PC | <npc.npc, pc.di=""></npc.npc,>          | PC   |             |

| 指   |       | NPC |        |         | IM    |             | EXT | ALU |    | DM  |   |   |   |    |
|-----|-------|-----|--------|---------|-------|-------------|-----|-----|----|-----|---|---|---|----|
| 令   | PC    | lmm | RA     | DI      | Α     | A1          | A2  | А3  | WD | Imm | Α | В | Α | WD |
| jal | PC.DO |     | RF.RD1 | NPC.NPC | PC.DO | IM.D[25:21] |     |     |    |     |   |   |   |    |

- □ 设计方法学概述
- □ 指令级别数据通路与控制器建模
- 数据通路综合方法

计算机组成与实现

## 汇聚

□ 将独立建模的指令级别数据通路汇聚在一起

|          | 1774-   | 17月至之次17月14次77次周起47亿次区 |            |        |       |             |             |             |         |            |        |         |       |
|----------|---------|------------------------|------------|--------|-------|-------------|-------------|-------------|---------|------------|--------|---------|-------|
| 部件       | PC      |                        | NPC        |        | IM    |             | RF          |             |         | EXT        | А      | LU      | DM    |
| 输入<br>信号 | DI      | PC                     | lmm        | RA     | Α     | A1          | A2          | А3          | WD      |            | Α      | В       | Α     |
| addu     | NPC.NPC | PC.DO                  |            |        | PC.DO | IM.D[25:21] | IM.D[20:16] | IM.D[15:11] | ALU.C   |            | RF.RD1 | RF.RD2  |       |
| subu     | NPC.NPC | PC.DO                  |            |        | PC.DO | IM.D[25:21] | IM.D[20:16] | IM.D[15:11] | ALU.C   |            | RF.RD1 | RF.RD2  |       |
| ori      | NPC.NPC | PC.DO                  |            |        | PC.DO | IM.D[25:21] |             | IM.D[20:16] | ALU.C   | IM.D[15:0] | RF.RD1 | EXT.Ext |       |
| lw       | NPC.NPC | PC.DO                  |            |        | PC.DO | IM.D[25:21] |             | IM.D[20:16] | DM.RD   | IM.D[15:0] | RF.RD1 | EXT.Ext | ALU.C |
| sw       | NPC.NPC | PC.DO                  |            |        | PC.DO | IM.D[25:21] |             | IM.D[20:16] |         | IM.D[15:0] | RF.RD1 | EXT.Ext | ALU.C |
| beq      | NPC.NPC | PC.DO                  | IM.D[15:0] |        | PC.DO | IM.D[25:21] | IM.D[20:16] |             |         |            | RF.RD1 | RF.RD2  |       |
| jal      | NPC.NPC | PC.DO                  | IM.D[25:0] | RF.RD1 | PC.DO |             |             | 0x1F        | NPC.PC4 |            |        |         |       |
| jr       | NPC.NPC | PC.DO                  |            |        | PC.DO | IM.D[25:21] |             |             |         |            |        |         |       |

|          | 综合                                               |       |                 |        |       |             |             |                                    |                           |            |        |                   |       |  |
|----------|--------------------------------------------------|-------|-----------------|--------|-------|-------------|-------------|------------------------------------|---------------------------|------------|--------|-------------------|-------|--|
| <u> </u> | □ 归并每个输入信号的信号来源: 保留不同来源                          |       |                 |        |       |             |             |                                    |                           |            |        |                   |       |  |
| 部件       | PC                                               |       | NPC             |        | IM    |             | RF          |                                    |                           | EXT        | А      | LU                | DM    |  |
| 输入<br>信号 | DI                                               | PC    | lmm             | RA     | Α     | A1          | A2          | A3                                 | WD                        |            | А      | В                 | А     |  |
| addu     | NPC.NPC                                          | PC.DO |                 |        | PC.DO | IM.D[25:21] | IM.D[20:16] | IM.D[15:11]                        | ALU.C                     |            | RF.RD1 | RF.RD2            |       |  |
| subu     | NPC.NPC                                          | PC.DO |                 |        | PC.DO | IM.D[25:21] | IM.D[20:16] | IM.D[15:11]                        | ALU.C                     |            | RF.RD1 | RF.RD2            |       |  |
| ori      | NPC.NPC                                          | PC.DO |                 |        | PC.DO | IM.D[25:21] |             | IM.D[20:16]                        | ALU.C                     | IM.D[15:0] | RF.RD1 | EXT.Ext           |       |  |
| lw       | NPC.NPC                                          | PC.DO |                 |        | PC.DO | IM.D[25:21] |             | IM.D[20:16]                        | DM.RD                     | IM.D[15:0] | RF.RD1 | EXT.Ext           | ALU.C |  |
| sw       | NPC.NPC                                          | PC.DO |                 |        | PC.DO | IM.D[25:21] |             | IM.D[20:16]                        |                           | IM.D[15:0] | RF.RD1 | EXT.Ext           | ALU.C |  |
| beq      | NPC.NPC                                          | PC.DO | IM.D[15:0]      |        | PC.DO | IM.D[25:21] | IM.D[20:16] |                                    |                           |            | RF.RD1 | RF.RD2            |       |  |
| jal      | NPC.NPC                                          | PC.DO | IM.D[25:0]      | RF.RD1 | PC.DO |             |             | 0x1F                               | NPC.PC4                   |            |        |                   |       |  |
| jr       | NPC.NPC                                          | PC.DO |                 |        | PC.DO | IM.D[25:21] |             |                                    |                           |            |        |                   |       |  |
| 完整       | NPC.NPC                                          | PC.DO | IM.D[25:0]<br>* | RF.RD1 | PC.DO | IM.D[25:21] | IM.D[20:16] | IM.D[15:11]<br>IM.D[20:16]<br>0x1F | ALU.C<br>DM.RD<br>NPC.PC4 | IM.D[15:0] | RF.RD1 | RF.RD2<br>EXT.Ext | ALU.C |  |
| *由       | *由于IM.D[25:0]覆盖了IM.D[15:0],因此只保留前者即可<br>计算机组成与实现 |       |                 |        |       |             |             |                                    |                           |            |        |                   |       |  |





0x1F

addu subu IM.D[20:16] ori IM.D[20:16] lw IM.D[20:16] SW beq jal 0x1F jr

指令



口的对应关系后, 务必在 数据通路、控制信号等设 计上确保一致性



|          | 从设计模型到VerilogHDL               |       |                |                 |                     |                                        |                                             |                                    |            |                    |          |                   |    |
|----------|--------------------------------|-------|----------------|-----------------|---------------------|----------------------------------------|---------------------------------------------|------------------------------------|------------|--------------------|----------|-------------------|----|
| <u> </u> | 示例:                            | ALU   | J的B输           | 入               |                     |                                        |                                             |                                    |            |                    |          |                   |    |
| 部件       | PC                             |       | NPC            |                 | IM                  |                                        | RF                                          |                                    |            | EXT                | А        | LU                | DM |
| 输入<br>信号 | DI                             | PC    | lmm            | RA              | А                   | A1                                     | A2                                          | A3                                 | WD         | Imm                | А        | В                 | А  |
| 完整       | NPC.NPC                        | PC.DO | IM.D[25:0]     | RF.RD1          | PC.DO               | IM.D[25:21]                            | IM.D[20:16]                                 | IM.D[15:11]<br>IM.D[20:16]<br>0x1F |            | IM.D[15:0]         | RF.RD1   | RF.RD2<br>EXT.Ext |    |
|          | wire wire RF EXT ALU // § MUX3 | ひり    | _EXT(<br>_ALU( | ]<br>]<br>,<br> | RD2<br>, E2<br>, A1 | RD2; Ext; ALU_B;  2, kt, LU_B, 3( RD2; | );<br>.);<br>,,;;;;;;;;;;;;;;;;;;;;;;;;;;;; | : /                                | / 实<br>/ 实 | 例化寄<br>例化扩<br>例化AI | 展单<br>.U | 元                 |    |
|          |                                |       |                |                 |                     |                                        | 53                                          |                                    |            | 计算                 | 机组       | 成与                | 实现 |