

#### 计算机组成与系统结构

#### 第二章运算方法和运算器(3)

#### 吕昕晨

lvxinchen@bupt.edu.cn

网络空间安全学院







#### 模型机—CPU运算器

- 运算器用于进行算数 运算和逻辑运算
- 算数运算
  - 加、减、乘、除
- 逻辑运算
  - 非、与、或
- 数表示方式
  - 定点数
  - 浮点数



#### 第二章剩余教学安排

- 本节课
  - 定点数 (理论+硬件)
    - 乘法 (重点)
    - 除法(重难点)
- 下节课
  - 浮点数
    - 加、减、乘、除法
  - 运算器总线结构





# 第二章 运算方法和运算器



- 串行移位乘法器 (扩展)
- 并行阵列乘法器

硬件设计

- 带符号数乘法
- 定点除法运算

#### 问题引入:十进制与二进制乘法



- 例, x=13, y=14, 求x × y=?
- 十进制方法

#### • 二进制方法



- 10110110=0+2+4+0+16+32+0+128=182
- 思考:有何异同?有何规律?

#### 单选题 1分



已知不带符号的二进制整数A=11011, B=10101, 求A × B?

- A 1001110111
- 10001111
  - 1000100111
  - 1100110111

#### 回顾: EDVAC报告草案

- 电子管是一种"全或无"设备(all-or-none)
  - 适合表示只有两个数值的系统,即二进制
- 二进制可以大幅度地简化乘法和除法 的运算过程
  - 尤其是对于乘法,不再需要十进制 乘法表
- 十进制才是适合人使用的
  - 輸入輸出设备需要承担二进制与十 进制转









#### 埃尼阿克与EDVAC

- 十进制与二进制计算机系统
  - 埃尼阿克 → 十进制
  - EDVAC → 二进制







#### 二进制乘法规律总结

- 二进制乘法规律
  - 如果当前乘数位为"1"
    - 将被乘数抄写对应位置
    - 被乘数左移、乘数右移
  - 如果当前乘数位为"0"
    - 将全"0"放置于对应位
  - 对应位求和
- 区别:
  - 十进制复杂 (九九乘法表、加减法进位)
  - 二进制便捷 (判断是否为0、抄写)
  - 冯诺依曼体系采用二进制重要原因







#### 请复述二进制乘法手算规则:

- 二进制乘法规律——移位求和
  - 如果当前乘数位为"1"
    - 将被乘数抄写对应位置
    - 被乘数左移、乘数右移
  - 如果当前乘数位为 "0"
    - 将全"0"放置于对应位
  - 对应位求和



#### 二进制乘法—串行移位

- 实现目标
  - 节约硬件资源
  - 复用加法器
- 移位运算
  - 被乘数: 左移
  - 乘数: 右移
- 操作规则
  - 若乘数最低位为"1"
    - 乘积+=被乘数
  - 否则,空操作

```
      X
      1 1 0 1 (被乘数)

      X
      1 1 1 0 (乘数)

      移位过程
      1 1 0 1 0 0 0

      1 1 0 1 0 0 0

      + 1 1 0 1 0 0 0
```

```
求和结果 1 1 0 1 0
1 0 0 1 1 1 0
1 0 1 1 0 1 1 0 (乘积)
```

#### 串行乘法器程序—位运算



```
int multiply(int a, int b) {
                                                                     (乘数)
   //将乘数和被乘数都取绝对值
                                                            0 0 0
   int multiplicand = a < 0 ? add(\sim a, 1) : a;
   int multiplier = b < 0 ? add(\sim b , 1) : b;
   //计算绝对值的乘积
   int product = 0; 结果寄存器
   while(multiplier > 0) {
      if((multiplier & 0x1) > 0) {//每次考察乘数的最后一位
                                                                   第1步
          product = add(product, multiplicand); -
                                                                   第2步
      multiplicand = multiplicand << 1;//每运算一次,被乘数要左移一位 -
      multiplier = multiplier >> 1;//每运算一次,乘数要右移一位(可对照上图理解)
                                                                   第3步
   //计算乘积的符号
                                  对于n位乘法器
   if((a \land b) < 0)  {
      product = add(~product, 1);
                                       需要3n个时钟周期
   return product;
```

### 扩展:串行移位乘法器—效率

- 4位乘法器组成
  - 4位乘数寄存器(右移)
  - 8位被乘数寄存器(左移)
  - 8位乘积寄存器
  - 加法器

- 优化执行流程
  - 单一时钟周期
    - 移位、相加操作(同时)
  - 对于n位乘法器 (乘数)
    - 需要n个时钟周期



#### 串行移位乘法器及优化—面积1



- 组成
  - 4位乘数寄存器(右移)
  - 8位被乘数寄存器(左移)
  - 8位乘积寄存器

面积优化1

4位被乘数寄存器 8位乘积寄存器(右移)





#### 串行移位乘法器及优化—面积2

- 组成
  - 4位乘数寄存器(右移)
  - 4位被乘数寄存器
  - 8位乘积寄存器(右移)
  - 加法器



面积优化2

8位乘积寄存器 (右移)





乘数

#### 串行移位乘法器优化总结

- 效率优化 (减少延迟)
  - 相加、左移、右移可同时进行(寄存器特点)
- 面积优化 (减少不必要硬件)
  - 乘积寄存器增加右移功能, 乘积初始值置于其中高4位, 随着运算过程不断右移
  - 取消乘数寄存器,乘数初始 置于"乘积寄存器"低4位
  - 加法器缩减为4位宽,乘积寄 存器只有高4位参与运算



#### 串行移位乘法器分析

- N位乘法器结构特点
  - N位被乘数寄存器
  - 2N位乘积寄存器 (右移)
    - 高N位→加法器輸出
    - 低N位→乘数
  - N位加法器
- 优点
  - 结构简单、易于实现
  - 复用加法器功能
- 思考: 串行乘法器问题?
  - 效率较低,N个时钟周期



# 第二章 运算方法和运算器



- ●串行移位乘法器
- •¦并行阵列乘法器

硬件设计

- 带符号数乘法
- 定点除法运算

#### 并行阵列乘法器

- 优化思路
  - 去掉移位过程 (N个时钟周期)
  - 通过乘数与被乘数直接产生所有中间数据
  - 重新组织全加器,实现乘积求和



### 并行阵列乘法器—被加数生成

- 被加数产生部件
  - 与操作: 交叉输入
  - a<sub>i</sub> b<sub>i</sub> 对应 第j行/第 (i+j) 列



• 电路组成: m\*n个与门



乘法阵列: 阵列全加器组合,

实现乘积求和功能 21

#### 并行阵列乘法器—乘法阵列

- 结构特点
  - 排列方式与手写相同
- 全加器输出
  - 斜线: 进位输出
  - 竖线: 和输出
  - N(N-1)个全加器

1 1 0 1 (被乘数)

× 1 1 1 0 (<u>乘数</u>)





### 并行阵列乘法器延迟分析(1)

- 全加器延迟
  - 和输出: 6T (两级异或门)
  - 进位输出: 2T (两级与/或门)
- 斜线阶段求和
  - 单级延迟: 6T
  - 总延迟: (N-1)\*6T
- 行波进位加法器
  - 延迟: (N-1)\*2T+3T



# 并行阵列乘法器延迟分析(2)



- 被加数生成
  - 延迟: T (与门)

$$T + (n-1)6T + (N-1)2T + 3T$$
  
总延迟 =  $(8n-4)T$ 

- 乘法阵列
  - 阶段求和: (N-1)\*6T
  - 行波进位: (N-1)\*2T+3T



# 第二章 运算方法和运算器



- 串行移位乘法器
- 并行阵列乘法器
- 带符号数乘法 (重点)
- 定点除法运算

#### 有符号数存储方式—补码

- 思路——转换原码
- 补码性质
  - [A]<sub>补</sub>]<sub>补</sub>=[A]<sub>原</sub>
- 带符号乘法器构思路
  - 算前求补
  - 乘法器
  - 算后求补
  - 注意:符号位处理



#### 对2求补电路



- 功能:最右端往左边扫描,直到第一个1的时候,该位和右边各位保持不变,左边各数值位按位取反
- 功能组成
  - 按位扫描
    - 或门级联
  - 逐位取反 (异或门)



• 逻辑表达式

$$C_{-1} = 0$$
,  $C_i = a_i + C_{i-1}$   
 $a_i^* = a_i \bigoplus EC_{i-1}$ ,  $0 \le i \le n$ 

#### 带符号乘法器—求解总结

- 求解步骤
  - 判断原码/补码输入
  - 符号位计算
  - (算前求补)
  - 乘法(不带符号)
  - (算后求补)



#### 习题[2-7-1)] 已知x=11011, y=-11111 用<u>原码阵列乘法器</u>、补码阵列乘法器,计算x×y?





#### 习题[2-7-1)] 已知x=11011, y=-11111 用<u>原码阵列乘法器</u>、补码阵列乘法器,计算x×y?

- 原码乘法(输入原码、输出原码)
- 符号位: 0⊕1=1
- 无需算前算后求补
- |x|=11011, |y|=11111
- 乘法: 11011
   × 11111
   11011
   11011
   11011
   + 11011

(被乘数) (乘数)  $A=a_{n-1} \cdot \cdot \cdot a_1 a_0$  $b_{n-1} \cdot \cdot b_1 b_0 = B$ -n位算前求补器 an bn n位乘n位不带符号的乘法阵列 (核心部分) D2n D2n-1 p1 p0(乘积)

•  $[x \times y]_{\mathbb{R}} = 1 \ 1101000101$ 

1101000101

#### 习题[2-7-1)] 已知x=11011, y=-11111 用原码阵列乘法器、<u>补码阵列乘法器</u>,计算x×y?





#### 习题[2-7-1)] 已知x=11011, y=-11111 用原码阵列乘法器、<u>补码阵列乘法器</u>, 计算x×y?

- 补码乘法 (输入补码、输出补码)
- [x]补=0 11011, [y]补=100001
- 符号位: 0⊕1=1
- 算前求补
- |x|=11011, |y|=11111
- 乘法: 11011× 11111

11011

11011

11011

11011

<u>+ 11011</u>

1101000101

- $[x \times y]_{\bar{p}} = 1 \ 1101000101$
- 算后求补 [x × y]<sub>补</sub> = 1 0010111011



# 第二章 运算方法和运算器



- 串行移位乘法器
- 并行阵列乘法器
- 带符号数乘法
- 定点除法运算(重难点)

#### 二进制除法——手算过程



```
0.1 1 0 1
0.1 1 0
0.11
```

商q

#### 除法规则

- 比较被除数与除数大小
  - 若够减,对应位商1
  - 若不够减,对应位商0
- 除数右移
- 终止条件:余数<除数?</li>

-0.00000001

#### 被除数

除数右移1位,减除数 得余数r1 除数右移1位,减除数 得余数r2 除数右移1位,不减除数 得余数r3 除数右移1位,减除数

得余数r4

#### 计算机除法流程



- 人工除法时,人可以比较被除数(余数)和除数的 大小来确定商1(够减)或商0(不够减)
- 机器除法时,余数为正表示够减,余数为负表示不够减。不够减时必须恢复原来余数,才能继续向下运算。这种方法叫恢复余数法,控制比较复杂。
- 不恢复余数法 (加减交替法——重点)
  - 余数为正,商1,下次除数右移做减法
  - 余数为负, 商0, 下次除数右移做加法

# 加减交替法—流程图(重点)



符号位单独运算 被除数 - |除数| = 余数 第一次先做减法 转换为纯小数 初始化步骤 余数为负 Ν 商0,除数右移, 商1,除数右移, N 下轮+|余数| 下轮-|余数| 终止条件 终止条件: 商已 达到机器字长 判定符号

> 恢复小数点 若余数为负,恢复余数

加减交替流程

- 判定商与加减
- 全程补码运算
- 带符号右移

• 字长:一般除数位数

恢复余数:最后一次正余数

#### 加减交替法例题1



[例23] x = 0.101001, y = 0.111, 求 $x \div y$ 。 (采

符号位单独运算

转换为纯小数

用加减交替法)



#### 加减交替法例题1



```
[例23] x = 0.101001, y = 0.111, 求 x \div y。
  0.101001
                                      被除数
                          小数点后3位;第一步减除数y
起始
    十[-y]衤
位置
                              v=0.111
                            <0 q<sub>0</sub>=0; 余数为负,商0
              1.1 1 0 0 0 1
                                      除数右移1位加
              0.0 1 1 1
    +[y]_{\nmid h} \rightarrow
                                    ;余数为正,商1
                            >0 q_1=1
              0.0 0 1 1 0 1
    +[-y]<sub>ネト</sub>→
                                      除数右移2位减
                            <0 q<sub>2</sub>=0;余数为负商0
                                      除数右移3位加
    +[y]_{\nmid h} \rightarrow
              0.000111
         补码 0.000110
                            >0 q_3=1;
                                      余数为正,商1
```

商q=q<sub>0</sub>.q<sub>1</sub>q<sub>2</sub>q<sub>3</sub>=0.101, 余数r=0.000110

真值

# **习题[2-8-1)]** x = 11000, y = -11111, 用原码除法, 求 $x \div y$ 。 **(采用加减交替法)**





**习题[2-8-1)]**  $x = 11000, y = -11111, 用原码除法,求 <math>x \div y$ 。

- 符号位: 0 ⊕1=1
- |x|=11000, |y|=11111

#### 小数点后5位

- 纯小数表示,小数点左移5位, |x|=0.11000, |y|=0.11111
- [| x |]=0.11000, [| y |]补=0.11111 , [- | y |]补=1.00001

0.11000

1.00001

; 被除数

;第一步减除数y

<0 q<sub>0</sub>=0 ; 余数为负,商0

$$+[y]_{\nmid h} \rightarrow$$

+[-y]<sub>ネト</sub>

 $+[y]_{k} \rightarrow 0.0111111$ 

;除数右移1位加

0.0 1 0 0 0 1

>0 q₁=1; 余数为正,商1

 $+[-y]_{k} \rightarrow 1.1100001$ 

:除数右移2位减

 $+[-y]_{i} \rightarrow 1.11100001$ 

0.000011 >0 q<sub>2</sub>=1;余数为正,商1

;除数右移3位减

1.1 1 1 0 0 1 1 1 < 0 q3=0 ;余数为负, 商0



习题[2-8-1)] x = 11000, y = -11111, 用原码除法,求 $x \div y$ 。



1.1 1 1 0 0 1 1 1 
$$< 0$$
 q3=0 ; 余数为负,商0  $+[y]_{\stackrel{}{\mathbb{A}}} \rightarrow 0.0$  0 0 0 1 1 1 1 1 ; 除数右移4位加

1.1111111001<0 q5=0;余数为负,商0

- 商<u>真</u>值 $|x \div y|$ =0.11000,原码除法 $[x \div y]_{\mathbb{R}}$ =1.11000
- 余数: 0.0000011
- 小数点右移5位(补偿): 0.11

```
      0.0 1 0 0 0 1
      >0 q₁=1 ; 余数为正,商1

      +[-y]¾→
      1. 1 1 0 0 0 0 1
      ; 除数右移2位减

      0.0 0 0 0 0 1 1
      >0 q₂=1 ; 余数为正,商1
```



 $0.000011 > 0 q_2 = 1$ ; 余数为正, 商1

#### 习题[2-8-1)]x = 11000, y = -11111, 用原码除

法, 求 $x \div y$ 。



```
Microsoft (R) Visual C# 交互窗口编译和版权所有(C) Microsoft Corporation。保健入"#help",了解更多信息。
> 9%(-4)
1
> 9/(-4)
-2
```

```
    >>> help mod mod - 除后的余数(取模运算)
    此 MATLAB 函数 返回用 m 除以 a 后的余数, 其中 a 是被除数, m 是除数。此函数通常称为取模运算,表达式为 b = a - m.*floor(a./m)。mod 函数遵从 mod(a,0) 返回 a 的约定。
    b = mod(a, m)
    另请参阅 rem mod 的文档 名为 mod 的其他函数
    >> mod(9,-4)
    ans = -3
```

- 1) 规定:余数为正数;2) 余数表示方法: n=k\*q+r
- 商<u>真</u>值 $|x \div y|$ =0.11000,原码除法 $[x \div y]_{\mathbb{R}}$ =1.11000
- 余数: 0.0000011
- 小数点右移5位(补偿): 0.11

# 扩展:可控加减法单元 (CAS)



- 1位二进制可控加减法单元
  - 输入数据Ai、Bi, 进位输入Ci+1
  - 控制端口: P (异或门)
    - P=0,作加法运算
    - P=1,作减法运算
  - 输出端口:和Si、进位输出Ci+1
  - 级联端口: Bi、P
  - 进位输出延迟: 3T
- 逻辑函数





#### 扩展:并行除法器—加减交替



- 4位除4位——不恢复余数阵列除法器
  - 被除数 x=0.x<sub>6</sub>x<sub>5</sub>x<sub>4</sub>x<sub>3</sub>x<sub>2</sub>x<sub>1</sub>(双倍长)

除数 
$$y=0.y_3y_2y_1$$

商数 
$$q=0.q_3q_2q_1$$

- 组成
  - 对应于除法人工过程



# 总结



- 定点乘法器
  - 串行移位乘法器
  - 并行阵列乘法器
  - 带符号乘法(重点)
    - 原码乘法、补码乘法
- 定点除法器
  - 加减交替法(重点)
  - 可控加减法单元、并行除法器





46

# 总结



运算方法 (定点)

定点除法

算前求补、算后求补 符号位单独计算、原码阵列乘法器 方法:余正减,余负加 如减交替法 终止条件:除数有效位 注意:纯小数、带符号循环移位



# 总结

逻辑运算

半加器、全加器

行波进位、超前进位(信号产生)

时延分析: 关键路

加减法统一: 补码 (异或)

溢出判断: 异或 (单符号位

函数信号发生器、74181算数逻辑单元

内部总线方式:单总线、双总线、三总线

串行乘法、阵列乘法电路

定点乘除法器

算术运算(加减法器)

对二求补电路: (负数) 从右往左扫描, 最低位1左侧 (除符号位) 全部取反

加减可控单元 (CAS) 、并行除法器

运算器 (定点)