

#### 计算机组成与系统结构

#### 第三章 多层次的存储器 (4)

#### 吕昕晨

lvxinchen@bupt.edu.cn

网络空间安全学院

# 多层次的存储器





# 第三章 多层次的存储器



- 虚拟存储器
  - 虚存地址映射方式: 页式/段式/段页式
  - 虚存替换算法
- 并行存储器
  - 双端口存储器 (空间并行)
  - 多体交叉存储器(时间并行/流水线)

- 虚拟存储整体目标
- 问题: 主存与辅存速度/容量不匹配
- 实现方法: 由硬件+操作系统调度
- 出发点相同
  - 为了提高存储系统的性能价格比而 构造的分层存储体系
- 原理相同
  - 均利用了程序运行时的局部性原理
  - 把最近常用的信息块从相对慢速而 大容量的存储器调入相对高速而小 容量的存储器





#### 虚拟存储器与Cache对比—相似



- 主存辅存的访问机制与Cache—主存的访问机制类似
  - 功能:由Cache存储器、主存和辅存构成的三级存储体系中的两个层次
  - 机制: Cache和主存之间以及主存和辅存之间分别有辅助硬件和辅助软硬件负责地址变换与管理,以 便各级存储器能够组成有机的三级存储体系
  - 效果: Cache和主存构成了系统的内存,而主存和 辅存依靠辅助软硬件的支持构成了虚拟存储器

#### 虚拟存储器与Cache区别(1)



- 侧重点不同
  - Cache主要解决主存与CPU的速度差异问题
  - 虚存主要是解决(主存)存储容量问题,另外还包括存储管理、主存分配和存储保护等方面
- 数据通路不同
  - CPU与Cache和主存之间均有直接访问通路, Cache 不命中时可直接访问主存
  - 虚存所依赖的辅存与CPU之间不存在直接的数据通路, CPU最终还是要访问主存

#### 虚拟存储器与Cache区别(2)



- 透明性不同
  - Cache的管理完全由硬件完成,对系统程序员和应用程序员均透明
  - 虚存管理由软件(操作系统)和硬件共同完成,虚存对 实现存储管理的系统程序员不透明,而只对应用程序员 透明
- 未命中时的损失不同
  - 由于主存的存取时间是Cache的存取时间的10倍,而主 存的存取速度通常比辅存的存取速度快上千倍(机械)
  - <u>主存未命中时系统的性能损失要远大于Cache未命中时</u> 的损失



#### 多级存储结构—原理



Cache-主存-辅存 多级存储结构





- 逻辑地址(虚地址):程序员(CPU)眼中的地址
- 物理地址(实地址):实际主存地址



#### 实地址 v.s. 虚地址

某程序 (4KB)



主存块号

程序员视角:

整个程序共 4KB=2<sup>12</sup>B,地址范围: 00000000000~111111111111

变量 x 的逻辑地址: 00100000011 变量 y 的逻辑地址: 11000001010

| 逻辑页号 | 页内地址 |
|------|------|
| 若干位  | 10位  |

主存(4MB)

主存的物理地址共22位:

| 主存块号 | 块内地址 |
|------|------|
| 12位  | 10位  |

- 问题: 虚地址与实地址映射与管理
- 操作系统 (MMU): 常用方法-段页式管理方法

#### 虚地址一实地址映射

- 访存流程——多级系统
  - ① CPU产生虚拟地址
  - ② TLB翻译成物理地址 (如果命中)
  - ③ 将物理地址送入Cache (如果命中)
  - ④ Cache 返回数据



• 虚存组织方式: 页式、段式、段页式







#### 页式虚拟存储: 特点

- 虚地址空间被分成等长的页 (逻辑页)
- 主存空间也被分成同样大小的页(物理页)
- 优点: 方便管理



#### 页式虚拟存储: 地址映射原理



• 页表:记录逻辑页与主存块的映射关系(查表)

取变量 x 至ACC寄存器 机器指令: 000001 001000000011 操作码+地址码(使用逻辑地址)

# 逻辑页号 主存块号 #0 2 #1 4094 页表项 #2 0 #3 4095

页表数据 在主存里 页表



变量 x 的逻辑地址: 001000000011

变量 x 的物理地址: 00000000101000000011

#### 页式虚拟存储: 地址映射流程



#### 转换后援缓冲器 (TLB)



- 页表通常在主存中
  - 即使逻辑页已经在主存中,也至少要访问两次物理存储器才能 实现一次访存(查找页表+物理地址)
  - 虚拟存储器的存取时间加倍
- 转换后援缓冲器 (TLB)
  - 页表中的最活跃的部分存放在Cache(多级存储)中,组成快表
  - 保存在主存中的完整页表则称为慢表





#### 页式地址转换流程总结



#### 段式虚拟存储 v.s. 页式虚拟存储



- 段:划分的长度可以动态改变的区域
  - 子程序、操作数和常数等不同类型的数据划分到不同的段中
  - 按程序功能划分
- 段式虚拟存储映射方式
  - 段表:段号→实际物理地址

某程序 (4KB) #0 (1KB) #1 (1KB) #2 (1KB) #3 (1KB)

某程序 (4KB) #0 (2.5KB) #1 (0.5KB) #2 (1KB)

页式虚拟存储器——拆分 成大小相等的页面

段式虚拟存储器——按照功能模块拆分如: #0 段是自己的代码, #1 段是库函数代码, #2段是变量 18

#### 段式虚拟存储器: 段表

- 表项至少包含下面三个字段:
  - 有效位:指明该段是否已经调入 实存
  - 段起址:指明在该段已经调入实存的情况下,该段在实存中的首地址
  - 段长: 记录该段的实际长度
- 保证访问某段的地址空间时,段内地址不会超出该段长度导致地址越界而破坏其他段
- 段表本身也是一个段,一般是驻留在 主存中







- 优点
  - 段的逻辑独立性(安全性问题)使其易于编译、管理、 修改和保护,也便于多道程序共享
  - 段长可以根据需要动态改变,允许自由调度,以便有效 利用主存空间
- 缺点
  - 容易在段间留下许多外碎片,造成存储空间利用率降低
  - 由于段长不一定是2的整数次幂,因而不能简单地像分页方式那样用虚地址和实地址的最低若干二进制位作为段内偏移量,并与段号进行直接拼接
  - 必须用加法操作通过段起址与段内偏移量的求和得到物理地址,需要更多的硬件支持

#### 段页式:段式+页式虚拟存储



- 段页式虚拟存储器
  - 段式虚拟存储器和页式虚拟存储器的结合
  - 段号+页号+偏移量(基号—多任务操作系统)
- 实存被等分成页
  - 每个程序则先按逻辑结构分段,每段再按照实存的 页大小分页
  - 程序按页进行调入和调出操作,但可按段进行编程、保护和共享

| (基号 N) | 段号S | 段内逻辑页号 P | 页内地址偏移量 D |
|--------|-----|----------|-----------|
|        |     |          |           |

# 第三章 多层次的存储器



- 虚拟存储器
  - 虚存地址映射方式: 页式/段式/段页式
  - 虚存替换算法
- 并行存储器
  - 双端口存储器 (空间并行)
  - 多体交叉存储器(时间并行/流水线)

#### 虚存的替换算法



- 当从辅存调页至主存而主存已满时,虚存替换
- 虚存替换与Cache替换算法类似
  - FIFO算法、LRU算法、LFU算法
- 不同点
  - Cache的替换全部靠硬件实现,而虚拟存储器的替换有 操作系统的支持
  - 虚存缺页对系统性能的影响比Cache未命中要大得多, 因为调页需要访问辅存,并且要进行任务切换
  - 虚存页面替换的选择余地很大,属于一个进程的页面都可替换





假设主存只允许存放a、b、c三个页面,逻辑上构成a进c出的 FIFO 队 列 。 某 次 操 作 中 进 程 访 存 的 序 列 是 0,1,2,4,2,3,0,2,1,3,2 (虚页号)。若分别采用FIFO算法、FIFO+LRU算法,请用列表法分别求两种替换策略情况下**主存的命中率**。

| 页表   | 0 | 1 | 2 | 4 | 2 | 3 | 0 | 2 | 1 | 3 | 2 |
|------|---|---|---|---|---|---|---|---|---|---|---|
| a    |   |   |   |   |   |   |   |   |   |   |   |
| b    |   |   |   |   |   |   |   |   |   |   |   |
| c    |   |   |   |   |   |   |   |   |   |   |   |
| 替换命中 |   |   |   |   |   |   |   |   |   |   |   |
| 命中   |   |   |   |   |   |   |   |   |   |   |   |

24





假设主存只允许存放a、b、c三个页面,逻辑上构成a进c出的 FIFO 队 列 。 某 次 操 作 中 进 程 访 存 的 序 列 是 0,1,2,4,2,3,0,2,1,3,2(虚页号)。若分别采用FIFO算法、FIFO+LRU算法,请用列表法分别求两种替换策略情况下主存的命中率。

| 页表 | 0 | 1 | 2 | 4  | 2  | 3  | 0  | 2  | 1  | 3  | 2  |
|----|---|---|---|----|----|----|----|----|----|----|----|
| a  | 0 | 1 | 2 | 4  | 4  | 3  | 0  | 2  | 1  | 3  | 3  |
| b  |   | 0 | 1 | 2  | 2  | 4  | 3  | 0  | 2  | 1  | 1  |
| c  |   |   | 0 | 1  | 1  | 2  | 4  | 3  | 0  | 2  | 2  |
| 替换 |   |   |   | 替换 |    | 替换 | 替换 | 替换 | 替换 | 替换 |    |
| 命中 |   |   |   |    | 命中 |    |    |    |    |    | 命中 |





假设主存只允许存放a、b、c三个页面,逻辑上构成a进c出的 FIFO 队 列 。 某 次 操 作 中 进 程 访 存 的 序 列 是 0,1,2,4,2,3,0,2,1,3,2(虚页号)。若分别采用FIFO算法、FIFO+LRU算法,请用列表法分别求两种替换策略情况下主存的命中率。

| 页表 | 0 | 1 | 2 | 4  | 2  | 3  | 0  | 2  | 1  | 3  | 2  |
|----|---|---|---|----|----|----|----|----|----|----|----|
| a  | 0 | 1 | 2 | 4  | 2  | 3  | 0  | 2  | 1  | 3  | 2  |
| b  |   | 0 | 1 | 2  | 4  | 2  | 3  | 0  | 2  | 1  | 3  |
| c  |   |   | 0 | 1  | 1  | 4  | 2  | 3  | 0  | 2  | 1  |
| 替换 |   |   |   | 替换 |    | 替换 | 替换 |    | 替换 | 替换 |    |
| 命中 |   |   |   |    | 命中 |    |    | 命中 |    |    | 命中 |

# 第三章 多层次的存储器



- 虚拟存储器
  - 虚存地址映射方式: 页式/段式/段页式
  - 虚存替换算法
- 并行存储器
  - 双端口存储器 (空间并行)
  - 多体交叉存储器(时间并行/流水线)

#### 双端口存储器逻辑框图

- 双端口存储器
  - 同一个存储器具有两组相互独立的读写控制电路
  - 由于进行并行的独立 操作,因而是一种高 速工作的存储器
- 双端口存储器IDT7133
  - 并行读写控制电路
  - 判别逻辑 (冲突)



#### 双端口存储器读写控制 (1)

- 无冲突读写控制
  - 当两个端口的地址不相同 时,在两个端口上进行读 写操作,不会发生冲突
  - 每一个端口都有自己的片 选控制(CE)和输出驱动控 制(OE)
  - 读操作时,端口的OE(低 电平有效)打开输出驱动器, 由存储矩阵读出的数据就 出现在I/O线上



#### 双端口存储器读写控制 (2)

- 有冲突读写控制
  - 当两个端口同时存取存储器同一存储单元时,便发生读写冲突
  - 设置了BUSY标志
  - 片上的判断逻辑可以决定 对哪个端口优先读写操作
  - 另一个被延迟的端口置 BUSY标志(BUSY变为低 电平),即暂时关闭此端口



#### 双端口存储器读写控制 (3)

- 有冲突读写控制判断方法
- CE判断 (片选有效判断)
  - 如果地址匹配且在CE之前 有效,片上的控制逻辑在 CEL和CER之间进行判断 来选择端口
- 地址有效判断
  - 如果CE在地址匹配之前变低,片上的控制逻辑在左、右地址间进行判断来选择端口
- 判断标准: 有效时间





### 第三章 多层次的存储器



- 虚拟存储器
  - 虚存地址映射方式: 页式/段式/段页式
  - 虚存替换算法
- 并行存储器
  - 双端口存储器 (空间并行)
  - 多体交叉存储器(时间并行/流水线)

#### 存储器的模块化组织

- 由若干个模块组成的主存储器: 线性编址
- 编址方式
  - 顺序方式/交叉方式









- 由若干个模块组成的主存储器: 线性编址
- 编址方式
  - 顺序方式/交叉方式



#### 顺序方式

- 顺序方式
  - M0: 0—7, M1: 8 15
  - M2: 16 23, M3: 24 31
- 5位地址组织
  - 高位选模块,低位选块内地址
- 特点
  - 某个模块存取时,其他模块不工作
  - 优点:某一模块出现故障时,其他 模块可以照常工作,通过增添模块 来扩充存储器容量比较方便
  - 缺点: 各模块串行工作, 限制带宽



(a) 顺序方式

#### 交叉方式

- 交叉方式:
  - M0: 0, 4, ... (除以4余数为0)
  - M1: 1,5,... (除以4余数为1)
  - M2: 2, 6, ... (除以4余数为2)
  - M3: 3,7,... (除以4余数为3)
- 5位地址组织
  - 高位选块内地址, 低位选模块
- 特点
  - 连续地址分布在相邻的不同模块内
  - 优点:连续字的成块传送可实现多模〈二 块流水式并行存取,提高存储器带宽
  - 使用场合为成批数据读取



(b) 交叉方式

#### 多模块交叉存储器基本结构

- 四模块交叉存储器结构框图
  - 主存被分成4个相互独立、容量相同的模块M0, M1, M2, M3
  - 每个模块都有自己的读写控制电路、地址寄存器和数据寄存器, 各自以等同方式与CPU传送信息
  - 在理想情况下
    - 如果程序段或数据块都是连续 地在主存中存取
    - 主存的访问速度提升接近4倍



#### 多模块交叉存储器效率

- 通常在一个存储器周期内
  - n个存储体必须分时启动
  - 存储体的启动间隔为  $\tau = T/n$
  - n为交叉存取度(顺序方式n=1, 交叉方式为扩展芯片数)
- 存储器的存取速度有望提高n倍

$$t_{顾序} = xT$$
 
$$t_{交叉} = T + (x-1)\tau = T(\frac{x+n-1}{n})$$



 $M_{\circ}$ 



M<sub>2</sub>

#### 存储周期与总线周期

- 存储周期
  - 存储器读出一个字所需时间
  - 记作: T
- 总线传送周期
  - 总线传送一个字所需时间
  - 记作: τ (最高带宽=字长/总线周期)
- 关系
  - 各存储体共用总线
  - 存储体的启动间隔不低于总线周期
  - 一般设计上使得

$$\tau = T / n$$

● 调整模块数n,流水平衡状态







例题:设存储器容量为32字,字长64位,模块数m=4,分别用顺序方式和交叉方式进行组织。存储周期T=200ns,数据总线宽度为64位,总线传送周期=50ns。若连续读出4个字,问顺序存储和交叉存储的带宽各是多少?



例题:设存储器容量为32字,字长64位,模块数m=4,分别用顺序方式和交叉方式进行组织。存储周期T=200ns,数据总线宽度为64位,总线传送周期=50ns。若连续读出4个字,问顺序存储和交叉存储的带宽各是多少?



#### 解:

顺序存储器和交叉存储器连续读出m=4个字的信息总量都是:

顺序存储器和交叉存储器连续读出4个字所需的时间分别是:

$$t_{\text{lift}} = mT = 4 \times 200 \text{ns} = 800 \text{ns} = 8 \times 10^{-7} \text{s}$$

$$t_{\text{R}} = T + (m-1)\tau = 200 + 3*200/4 = 350 \text{ns} = 35 \times 10^{-7} \text{s}$$

顺序存储器和交叉存储器的带宽分别是:

$$W_{\text{MR}} = q/t_{\text{MR}} = 256b \div (8 \times 10^{-7})s = 320 \text{Mb/s}$$

$$W_{\overline{x}} = q/t_{\overline{x}} = 256b \div (35 \times 10^{-7})s = 730Mb/s$$

# 多层次的存储器——总结











DRAM





t交叉=T+ (m-1) tau