# 《数字逻辑与数字系统》课程教学大纲

## 一、课程基本信息

| 课程名称           | 中文:数字逻辑与数            | 字系统                |          | 课程编号      | 3182100030 |  |  |  |
|----------------|----------------------|--------------------|----------|-----------|------------|--|--|--|
| <b>₽</b> ₹₹₽₹₩ | 英文: Digital logic an | nd digital syste   | m        | 10人/王列州 寸 |            |  |  |  |
| 学分/学时          | 4.0/64               | 必修(√)              | / 选修 ( ) | 开课学期      | 2          |  |  |  |
| 课程类别           | 学科基础(工程              | 基础)                | 适用专业     | 信息安全专     | 业          |  |  |  |
| 先修课程           | 计算导论与程序设计、           | 计算导论与程序设计、网络空间安全导论 |          |           |            |  |  |  |
| 授课教师           | 王春露、张勖               |                    |          |           |            |  |  |  |

## 二、课程教学目标

本课程属于信息安全专业的学科基础(工程基础)课程。通过学习本课程,使学生深刻理解数制码制、逻辑代数、基本门电路、组合逻辑电路、触发器、时序逻辑电路等数字电路和数字系统基本概念;系统地掌握数字逻辑部件级和数字系统级分析设计原理、利用新型数字器件和硬件描述语言设计/调试各种功能部件涉及的技术;培养信息安全数字系统研发领域中的复杂工程问题解决能力、创新能力和实践能力。通过应用专业 EDA 软件设计一定功能的数字系统,培养学生终身学习、刻苦努力、积极进取精神,以及严谨认真的工作学习态度。

**课程目标 1:** 掌握数字逻辑基础知识,能够运用物理知识理解二极管、三极管、集成逻辑门和可编程逻辑器件的基本原理。培养学生运用逻辑代数方法表达、求解和优化实际数字电路的能力,并能够理解安全功能与硬件实现间的关系。(支撑毕业要求指标点 1.2)

**课程目标 2**: 能够分析小规模、中规模组合逻辑电路和时序逻辑电路,解释各种逻辑门、基本触发器、中规模集成器件的功能及基本应用。能够利用逻辑门、基本触发器、中规模集成器件和可编程逻辑器件设计一定功能的组合逻辑电路和时序逻辑电路,并进行优化。(支撑毕业要求指标点 3.3)

**课程目标 3**: 能够应用专业 EDA 软件设计一定功能的数字系统,并能进行仿真和验证。培养利用软件进行数字电路综合设计的能力。(支撑毕业要求指标点 5.2)

**课程目标 4:** 扩展逻辑电路分析设计练习、EDA 工具比较和综合实验内容,建立自主学习意识, 掌握自学思路,培养终身学习能力。(支撑毕业要求指标点 12.2)

#### 三、课程目标与支撑的毕业要求指标点

本课程的知识点支撑信息安全专业毕业要求中的 4 个指标点: 1.2、3.3、5.2 和 12.2。如下表所示,本课程的 4 个课程教学目标,分别对应工程教育专业认证标准规定的毕业要求中的 4 个指标点。

| 毕业要求指标点       | 课程目标       | 达成途径             | 评价依据    |
|---------------|------------|------------------|---------|
| 1.2 掌握信息安全领域工 | 课程目标 1: 掌握 | 通过课堂讲授等方式使学生理    | 考核内容约   |
| 程基础知识,能够将基本   | 数字逻辑基础知    | 解数字逻辑中的基本概念、理    | 占总成绩的   |
| 概念、基本理论和基本方   | 识,能够运用物理   | 论基础、与安全功能和系统的    | 30%,包括作 |
| 法应用于实际的信息安全   | 知识理解二极管、   | 关联关系,通过课后作业巩固    | 业、期中考试  |
| 系统。           | 三极管、集成逻辑   | 课堂知识; 在期中考试和期末   | 和期末考试。  |
|               | 门和可编程逻辑器   | 考试试卷中考察对于基本概念    |         |
|               | 件的基本原理。培   | 和基本原理的理解掌握。      |         |
|               | 养学生运用逻辑代   |                  |         |
|               | 数方法表达、求解   |                  |         |
|               | 和优化实际数字电   |                  |         |
|               | 路的能力,并能够   |                  |         |
|               | 理解安全功能与硬   |                  |         |
|               | 件实现间的关系。   |                  |         |
| 3.3 综合考虑各种工程因 | 课程目标 2: 能够 | 针对组合逻辑电路和时序逻辑    | 考核内容约   |
| 素,给出解决方案,能够   | 分析小规模、中规   | 电路的分析与设计,通过课堂    | 占总成绩的   |
| 利用软件模块,进行信息   | 模组合逻辑电路和   | 讲授、小组讨论等方式让学生    | 20%,包括作 |
| 安全领域系统的整体设计   | 时序逻辑电路,解   | 能够比较、论证工程分析设计    | 业、实验完成  |
| 与开发。          | 释各种逻辑门、基   | 方法,并通过作业和实验加深    | 情况、实验报  |
|               | 本触发器、中规模   | 理解,通过期中和期末考试中    | 告、期中考   |
|               | 集成器件的功能及   | 的问题解答及分析设计等综合    | 试、期末考   |
|               | 基本应用。能够利   | 应用类题目考察学生分析问题    | 试。      |
|               | 用逻辑门、基本触   | 和解决问题的能力。        |         |
|               | 发器、中规模集成   |                  |         |
|               | 器件和可编程逻辑   |                  |         |
|               | 器件设计一定功能   |                  |         |
|               | 的组合逻辑电路和   |                  |         |
|               | 时序逻辑电路,并   |                  |         |
|               | 进行优化。      |                  |         |
| 5.2 能够选择并合理使用 | 课程目标 3: 能够 | 通过课堂讲授 EDA 软件和分  | 考核内容约   |
| 信息技术工具、安全工具   | 应用专业 EDA 软 | 组讨论、提交 EDA 软件分析比 | 占总成绩的   |
| 和软件资源,用于信息安   | 件设计一定功能的   | 较报告,培养学生选择和合理    | 25%,包括  |
| 全领域复杂工程问题的分   | 数字系统,并能进   | 使用 EDA 软件进行仿真和验  | 作业、实验   |
| 析、设计和实现,并能运   | 行仿真和验证。培   | 证的能力;采用实验方式完成    | 完成情况和   |
| 用图表、公式等手段表达   | 养利用软件进行数   | 数字电路综合设计题目,培养    | 实验报告。   |
| 和解决信息安全系统的设   | 字电路综合设计的   | 学生利用软件进行数字电路综    |         |
| 计问题。          | 能力。        | 合设计的能力。          |         |
|               |            |                  |         |
|               |            |                  |         |
|               |            |                  |         |

12.2 具有终身学习的知识基础和意识,能够针对个人或职业发展需要,采用合适的方法,自主学习,适应社会发展。

课程目标 4: 扩展 逻辑电路分析设计 练习、EDA 工具比 较和综合实验内容,建立自主学习意识,掌握自学思路,培养终身学习能力。

通过布置分析设计扩展题目、 EDA 工具软件比较报告、综合 实验自主题目,促使学生建立 自主学习意识,培养终身学习 能力。

考核内容约的 25%,包实验 作业、情况、 实验报告。

## 四、课程落实立德树人的举措

以《高等学校课程思政建设指导纲要》(教高(2020)3号)为依据,科学设计课程思政教学体系,将思政教育融入课程中的适当章节,主要包括:

### 1、培养学生热爱科学、勇于探索的精神

详细讲述电子芯片发展历程,激发学生的科研灵感,培养学生热爱科学、勇于探索的精神。

## 2、培养学生的团队意识

在数字电路实验中,强调实验应采用分组方式进行,组内成员需分工协作,一起完成课程实验的需求分析、系统设计、系统实现、文档撰写、系统测试和验收等工作,学生可对团队活动进行组织、协调及配合,进而培养学生的团队意识。

## 3、培养学生在工作学习中做出正确的选择

在电路设计的实验中,所采用的实现方案有多种选择,不同的选择产生的结果可能会有差异。通过实验中的选择和对于所选方案的分析和比较,可以让学生意识到在后续的工作和生活中也会涉及到选择的问题,在选择中需要做出正确的决定。

#### 4、培养学生坚持实事求是,树立科学思辨意识

教学过程中采用 2-3 人分组制,进行专题分析作业和实验。在分析报告中要求学生对检索文献进行客观描述、对课后作业和实验的完成情况如实记录;组织学生对数字电路的历史和我国自主研发制造的可行性展开讨论(课后线上方式)。

#### 五、教学内容及学时安排

参见附表 1。

## 六、教学方法

1. 课堂教学:本课教学以教师课堂讲授为主,授课过程应能灵活运用板书和多媒体教学、加强师生互动、注重启发式教学。

- 2. 研讨教学:根据具体教学内容以及同学学习情况,适当开展研讨活动。由教师提供扩展学习资料、提出研讨问题,同学自主探索,在此基础上展开以小组为单位的研讨式教学。
- 3. 课内实验:使用数字电路设计软件,要求同学完成设计和仿真任务,实验采用现场验收的形式完成。

## 七、考核方式

本课程的考核环节主要包括平时成绩、实验、期中考试和期末考试,其中平时成绩(包括作业和考勤)占总成绩的 10%,实验成绩占总成绩的 25%,期中考试成绩占总成绩的 5%,期末考试成绩占总成绩的 60%。成绩评定采用百分制和综合成绩评定方式,即总成绩=期末考试 60%+期中成绩5%+作业和考勤 10%+实验 25%)。

各个考核环节对于课程目标和毕业要求的指标点的贡献度如下表所示:

|           |        |                      | = = = = = = = = = = = = = = = = = = = | 考核方式           |                 | 总贡<br>献度 |  |
|-----------|--------|----------------------|---------------------------------------|----------------|-----------------|----------|--|
| 指标点<br>编号 | 课程目标编号 | 平时作业<br>(贡献度<br>10%) | 实验<br>(贡献<br>度<br>25%)                | 期中(贡献<br>度 5%) | 期末<br>(贡献度 60%) |          |  |
| 1.2       | 目标 1   | 5                    | 0                                     | 2              | 23              | 30       |  |
| 3.3       | 目标 2   | 2                    | 0                                     | 3              | 15              | 20       |  |
| 5. 2      | 目标 3   | 3                    | 10                                    | 0              | 12              | 25       |  |
| 12. 2     | 目标 4   | 0                    | 15                                    | 0              | 10              | 25       |  |
| 合计        |        | 10                   | 25                                    | 5              | 60              | 100      |  |

考核标准参见下表。

| 考核   | 所占  | 考核内容                                                                                                               | 对应课程          | 评价细则                                                                                                                                                                                                                                                                                                                       |
|------|-----|--------------------------------------------------------------------------------------------------------------------|---------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 环节   | 分值  |                                                                                                                    | 目标            |                                                                                                                                                                                                                                                                                                                            |
| 平时作业 | 10% | 50%为基础知识题,考核学生逻辑代数和数字电路基础的运用能力。 20%为分析和设计类题目,考核学生组合逻辑和时序逻辑电路的分析和设计能力。 30%为基于 EDA 软件设计综合类题目,考核学生应用软硬件的综合设计能力。       | 课程目标 2 课程目标 3 | 平时作业一般为 10 次左右,涵盖课程所有内容,按照是否按时提交、完成情况等进行综合评定。每次作业评分参考标准为(按照 10 分计算):按时完成作业并提交,且正确率达到 60%,计6分;在此基础上,作业正确率满足 70%、80%、90%和 100%分别为 7 分、8 分、9 分、10 分,有创新解题思路或解决方案的可另加 1-2 分,但每次作业得分不超过 10 分。                                                                                                                                   |
| 实验   | 25% | 实验包括两部分:组合逻辑<br>电路实验和时序逻辑电路<br>实验。使用 EDA 设计软件,<br>VHDL 硬件描述语言设计各<br>实现 5 个组合逻辑电路、5<br>个时序逻辑电路,通过波形<br>图验证实验结果的正确性。 | 课程目标 3 课程目标 4 | 评分参考标准如下(按照100分计算): 1、完成组合逻辑电路1、2和时序逻辑电路1、2设计,并提交代码及实验报告:60分; 2、完成组合逻辑电路1、2、3和时序逻辑电路1、2、3设计,并提交代码及实验报告:61~70分; 3、完成组合逻辑电路1、2、3、4和时序逻辑电路1、2、3、4和时序逻辑电路1、2、3、4设计,并提交代码及实验报告:71~80分; 4、完成全部电路设计,并提交代码及实验报告:81~90分; 5、在完成全部电路设计前提下,提出一些提高效率的思路及方法:91-100分。 实验得分60分及以上达成本实验所支撑的课程目标2、3和4,说明学生能深入理解和掌握数字电路设计方法,并具有工程实践能力和团队协作能力。 |
| 期中考试 | 5%  | 通过填空题考核学生对逻辑代数知识的理解和掌握。<br>通过分析类题目考核学生<br>对组合电路的理解分析能力;<br>通过设计类题目考核学生<br>对组合电路的设计能力。                              | 课程目标 2        | 评分参考标准参见试卷参考答案。(按照 100 分计算)期中考试得分 60 分及以上达成期中考试所支撑的课程目标 1 和 2,说明学生理解和基本掌握了数字逻辑基础知识,具有组合电路分析和设计能力。                                                                                                                                                                                                                          |

| 期末 | 60% | 客观题目考核数字逻辑的  | 课程目标 1 | 闭卷考试,题目涉及课程全部教学内      |
|----|-----|--------------|--------|-----------------------|
| 考试 |     | 基础知识和基本概念    |        | 容,并通过综合类题目考察学生解决复     |
|    |     | 分析、设计类题目,考核对 | 课程目标 2 | 杂电路问题的能力。             |
|    |     | 数字电路的理解、分析和设 |        | 评分参考标准参见试卷参考答案。(按     |
|    |     | 计            |        | 照 100 分计算)            |
|    |     | 综合设计题考核对信息安  | 课程目标3  | 期末考试得分 60 分及以上达成期末考   |
|    |     | 全领域实际工程问题的分  | 课程目标 4 | 试所支撑的课程目标 1、2 和 3,说明学 |
|    |     | 析、设计解决方法     |        | 生理解和掌握了数字电路的基本概念和     |
|    |     |              |        | 基本方法,能够对数字电路进行分析、     |
|    |     |              |        | 设计。                   |

## 八、课程资源

## 课程教材:

(1)《数字逻辑》王春露、清华大学出版社、2010年2月

## 参考书目:

- (1)《数字逻辑与数字系统》(主、辅)、白中英、科学技术出版社、2009年6月
- (2)《数字电路与逻辑设计》第二版,刘培植等编,北京邮电大学出版社,2015年7月出版
- (3)《数字逻辑设计》李仁发、人民邮电出版社、2006
- (4)《数字逻辑与VHDL设计》边计年、清华大学出版社、2000

## 参考课程:

(1) 课程名: Introduction to Digital Circuits and Systems

主讲老师: Prof. Scott Hauc

开课学校: University of Washington

课程链接: https://www.cse.cuhk.edu.hk/academics/undergraduate-course-list/engg2020/

(2) 课程名: Digital Logic and State Machine Design

主讲老师: Azeez Bhavnagarwala

开课学校: New York University

课程链接: https://engineering.nyu.edu/sites/default/files/2020-09/CS-

UY%202204%20Digital%20Logic.pdf

执笔人: 王春露、张勖

审核人: 王春露

时间: 2021年5月20日

# 表 1 数字逻辑与数字系统课程教学内容、学时分配及对毕业要求的支撑

| 序号 | 知识模块  | 教学内容                                                                     | 学时 | 教学要求                                                                                     | 支撑课程目  |                                         | 学生任务         |                               |
|----|-------|--------------------------------------------------------------------------|----|------------------------------------------------------------------------------------------|--------|-----------------------------------------|--------------|-------------------------------|
| けち | 邓以沃达  | (A) 教子內合                                                                 | 分配 | ( )                                                                                      | 标      | 作业要求                                    | 自学要求         | 讨论                            |
| 1  | 数制与码制 | 数制、数制转换;<br>二-十进制编码、<br>ASCII 码;                                         | 2  | 1) 理解数制和码制的意义、类型; 2) 分析数制、码制的表达方式; 3) 掌握常用数制、码制; 4) 描述数制、码制与安全系统的关系;                     | 课程目标 1 | 完成数制转换的书<br>面作业;<br>完成码制与安全的<br>文献调研报告; | 码制和安全的文献调研报告 | 2-3 人分组课<br>后讨论完成小<br>组报告     |
| 2  | 逻辑函数  | 基本逻辑运算;<br>逻辑代数基本定律;<br>逻辑代数基本规则;<br>逻辑函数代数化简法;                          | 2  | 1)熟练运用与、或、非等逻辑运算;逻辑代数结合律、交换律、分配律、摩根定律、吸收律、包含律;逻辑代数代入规则和反演规则;<br>2)培养逻辑函数代数化简的分析和逻辑思维能力;  | 课程目标 1 | 完成逻辑函数表达、分析、化简的书面作业                     | 无            | 无                             |
| 3  | 卡诺图   | 最小项表达式;<br>卡诺图结构和逻辑<br>函数卡诺图表示;<br>卡诺图化简逻辑函<br>数;<br>具有无关项的逻辑<br>函数及其简化; | 2  | 1)解释论证卡诺图原理;<br>2)掌握最小项表达式;卡<br>诺图结构和逻辑函数<br>卡诺图表示:卡诺图化<br>简逻辑函数;具有无关<br>项的逻辑函数及其简<br>化; | 课程目标 1 | 完成卡诺图表达和<br>化简的书面作业                     | 无            | 讨论逻辑函数 化简方法和过程中的不同途径和结果检验的关系。 |

| 序号  | 知识模块          | 教学内容                                         | 学时 | 教学要求                                                                 | 支撑课程目                      |                                  | 学生任务                                                |                       |
|-----|---------------|----------------------------------------------|----|----------------------------------------------------------------------|----------------------------|----------------------------------|-----------------------------------------------------|-----------------------|
| 一片写 | 邓以保达          | (A) 教子內合                                     | 分配 | <b>双子女</b> 水                                                         | 标                          | 作业要求                             | 自学要求                                                | 讨论                    |
| 4   | 组合逻辑分析        | 组合逻辑电路定义<br>和特点;<br>分析方法;                    | 3  | 1) 掌握和应用组合逻辑<br>电路判断方法; 组合逻辑电路分析的通用方法;<br>2) 解释和分析常见组合逻辑电路功能;        | 课程目标 1<br>课程目标 2<br>课程目标 4 | 完成小规模、中规<br>模组合逻辑电路分<br>析的书面作业   | 在参考教材<br>和参考课程<br>中阅读和统<br>习拓展分析<br>资料,完成小<br>组分析报告 | 无                     |
| 5   | 组合逻辑设计        | 组合逻辑电路设计通用方法;                                | 4  | 1)理解应用设计核心思想;<br>2)利用列真值表、写函数表达式、函数化简和变换、画逻辑电路图的方法进行组合逻辑电路           | 课程目标 2<br>课程目标 4           | 完成小规模、中规<br>模组合逻辑电路设<br>计的书面作业   | 在参考教材<br>和参考课程<br>中阅读和<br>习拓展资料,<br>完成小组设<br>计报告    | 无                     |
| 6   | 中规模组合逻辑部件     | 数据选择器;<br>译码器;<br>编码器;<br>数据比较器;<br>加法器      | 6  | 1) 比较和解释中规模组<br>合逻辑部件的组成原<br>理;<br>2) 掌握5类部件的特性;<br>利用器件实现逻辑函<br>数设计 | 课程目标 1<br>课程目标 2           | 完成利用中规模组<br>合逻辑部件实现逻<br>辑函数的书面作业 | 自学集成电<br>路大全手册<br>的查询使用<br>方法                       | 无                     |
| 7   | 组合逻辑的竞<br>争冒险 | 竞争冒险现象及其<br>产生;<br>检查竞争冒险;<br>消除竞争冒险的方<br>法; | 2  | 1) 论证竞争冒险产生的原因;<br>2)解决竞争冒险现象;<br>3)描述消除竞争冒险的方法;                     | 课程目标 1<br>课程目标 2           | 无                                | 无                                                   | 已学内容和作<br>业中存在的问<br>题 |

| 序号    | 知识模块         | 教学内容                                                                          | 学时 | 教学要求                                                                      | 支撑课程目            |                                                | 学生任务                                             |    |
|-------|--------------|-------------------------------------------------------------------------------|----|---------------------------------------------------------------------------|------------------|------------------------------------------------|--------------------------------------------------|----|
| 17' 5 | 邓バ沃次         | <b>双子内</b>                                                                    | 分配 | <b>双子女</b> 术                                                              | 标                | 作业要求                                           | 自学要求                                             | 讨论 |
| 8     | 触发器          | 基本 RS 触发器;<br>钟控触发器;<br>主从 JK 触发器;<br>边沿触发器;<br>集成触发器                         | 4  | 1)解释基本 RS 触发器工作原理; 2)辨别钟控触发器、主从 JK 触发器、边沿触发器 的特征方程; 3)掌握各类触发器特性,设计应用转换方法; | 课程目标 1<br>课程目标 2 | 完成触发器逻辑功能、状态方程、状态<br>转移图、输出波形<br>等知识点的书面作<br>业 | 无                                                | 无  |
| 9     | 锁存器、寄存器、计数器  | 时序电路特点;<br>锁存器/寄存器/计<br>数器功能表;<br>移位寄存器;<br>同步二进制计数器;<br>可逆计数器;<br>移位寄存器型计数器; | 2  | 1) 理解时序电路组成;<br>2) 比较和论证锁存器/寄<br>存器/计数器功能表、<br>应用;                        | 课程目标 1课程目标 2     | 完成锁存器/寄存器/计数器功能分析的书面作业                         | 无                                                | 无  |
| 10    | 时序逻辑电路<br>分析 | 时序逻辑电路的描述方法;<br>分析方法;<br>同步时序逻辑电路                                             | 4  | 1) 掌握时序逻辑电路的 3<br>种描述方法; 同步时序<br>逻辑电路的分析方法;<br>2) 辨别和整合时序逻辑<br>电路功能;      | 课程目标 2<br>课程目标 4 | 完成实现安全功能<br>的时序逻辑电路分<br>析报告;                   | 在参考教材<br>中查找和安<br>全功能相关的时序逻辑<br>电路,并对其<br>进行分析,完 | 无  |

| 序号    | 知识模块            | 教学内容                      | 学时 | 教学要求                           | 支撑课程目      |                        | 学生任务          |        |
|-------|-----------------|---------------------------|----|--------------------------------|------------|------------------------|---------------|--------|
| 17' 5 | 州州沃沃            | <b>教子的</b>                | 分配 | <b></b>                        | 标          | 作业要求                   | 自学要求          | 讨论     |
|       |                 | 的详细分析;                    |    |                                |            |                        | 成小组分析         |        |
|       |                 | NE NE NAME I A PROPERTIES |    |                                |            |                        | 报告            |        |
|       |                 | 设计方法与步骤;                  |    |                                |            |                        |               |        |
|       |                 | 状态转移图/表;                  |    | 1) 论证同步时序逻辑电                   |            |                        |               |        |
|       |                 | 状态化简;                     |    | 路设计方法和步骤;                      |            |                        |               |        |
| 11    | 同步时序逻辑          | 状态分配;                     | 4  | 2) 设计同步时序逻辑电路:                 | 课程目标2课程目标4 | 完成同步时序逻辑 电路设计的书面作业;    | ㅜ:            | 无      |
| 11    | 电路设计            | 确定激励方程和输                  | 4  | 岛;<br>3)分析电路自启动的意              |            |                        | 无             | 无      |
|       |                 | 出方程;                      |    | 义和排除非自启动状<br>态的方法;             |            |                        |               |        |
|       |                 | 话逻辑电路图并检                  |    |                                |            |                        |               |        |
|       |                 | 查自启动;                     |    |                                |            |                        |               |        |
|       |                 | 同步中规模集成计                  |    |                                |            |                        |               |        |
|       |                 | 数器;                       |    |                                |            |                        | 查阅集成电         |        |
|       |                 | 异步中规模集成计                  |    | 1) 设计中规模集成计数<br>器功能和构成任意进      |            |                        | 路大全和参 考资料,用多  | 时序逻辑电路 |
| 12    | 中规模时序逻辑部件       | 数器;                       | 3  | 制计数器方法;                        | 课程目标 2     | 完成任意进制计数 器实现报告         | 种方法设计         | 在安全邻域中 |
|       | 1-4 Hb          | 中规模集成计数器                  |    | 2) 理解反馈复位法和置位法的原理:             |            | m >>/11V I             | 任意进制计 数器,完成小  | 的应用    |
|       |                 | 构成任意进制计数                  |    | 位宏的原理;                         |            |                        | 致益,元成小<br>组报告 |        |
|       |                 | 器;                        |    |                                |            |                        |               |        |
| 13    | 可编程逻辑器          | 可编程逻辑阵列;                  | 1  | 1)掌握 PLA 和 PAL 原理、             | 课程目标1      | 完成PLA和PAL逻             | 无             | 无      |
| 13    | 可编程逻辑器<br>件 PLD | 可编程逻辑阵列;                  | 1  | 1) 掌握 PLA 和 PAL 原理、<br>逻辑实现方法; | 课程目标1课程目标3 | 完成 PLA 和 PAL 逻辑函数实现的书面 | 无             | 无      |

| 序号   | 知识模块              | 教学内容             | 学时 | 教学要求                                                                    | 支撑课程目            |                              | 学生任务                |    |
|------|-------------------|------------------|----|-------------------------------------------------------------------------|------------------|------------------------------|---------------------|----|
| 17'5 | 和小沃坎              | <b>双子内</b> 合     | 分配 | <u> </u>                                                                | 标                | 作业要求                         | 自学要求                | 讨论 |
|      |                   | 可编程阵列逻辑;         |    | 2) 通过 EDA 软件,认识典                                                        |                  | 作业                           |                     |    |
|      |                   | 复杂可编程逻辑器         |    | 型 CPLD 芯片;                                                              |                  |                              |                     |    |
|      |                   | 件                |    |                                                                         |                  |                              |                     |    |
|      |                   | FPGA 基本结构;       |    | 1) 掌握 FPGA 基本结构和                                                        |                  |                              | 查阅文献了               |    |
| 14   | 现场可编程门<br>阵列 FPGA | FPGA 编程;         | 1  | 典型芯片;                                                                   | 课程目标 1<br>课程目标 3 | 无                            | 解 FPGA 编程           | 无  |
|      | F17,111 OII       | 典型 FPGA 芯片       |    | 2)开发 FPGA 编程;                                                           | 冰生日4水 3          |                              | 和典型芯片               |    |
|      | 硬件编程语言            | VHDL 设计文件基本      |    |                                                                         |                  |                              |                     |    |
|      |                   | 结构;              | 2  | 1) 理解 VHDL 文件结构;对                                                       |                  |                              |                     |    |
| 15   |                   | 对象、类型和属性;        |    | 象、类型和属性;过程<br>和函数;                                                      | 细和日标 2           | <b>五</b>                     | 无                   | 无  |
| 13   | VHDL基本语法          | 功能描述方法;          |    | 2) 应用功能描述方法和 结构描述方法,分析基                                                 | 课程目标3            |                              | 工                   | 无  |
|      |                   | 结构描述方法;          |    | 础逻辑电路;                                                                  |                  |                              |                     |    |
|      |                   | 过程和函数;           |    |                                                                         |                  |                              |                     |    |
| 16   | VHDL 的组合逻<br>辑设计  | 编码器、数据选择器        | 3  | <ol> <li>掌握、应用、分析和评价 VHDL 组合逻辑设计方法;</li> <li>用 EDA 软件进行设计验证;</li> </ol> | 课程目标 3<br>课程目标 4 | 完成编码器、数据<br>选择器 EDA 设计报<br>告 | 查阅参考教<br>材和参考课<br>程 | 无  |
| 17   | VHDL 的时序逻<br>辑设计  | 时钟;复位/置位;触发器;计数器 | 3  | 1) 掌握、应用、分析和评价 VHDL 时序逻辑设计方法;                                           | 课程目标3课程目标4       | 完成计数器 EDA 设计报告               | 查阅参考教 材和参考课程        | 无  |

| 序号 | 知识模块 | 教学内容                                 | 学时 | 教学要求                                                                                   | 支撑课程目        |                                                                       | 学生任务         |    |
|----|------|--------------------------------------|----|----------------------------------------------------------------------------------------|--------------|-----------------------------------------------------------------------|--------------|----|
| 厅写 | ,    | <b>教子內</b> 合                         | 分配 |                                                                                        | 标            | 作业要求                                                                  | 自学要求         | 讨论 |
|    |      |                                      |    | 2) 用 EDA 软件进行设计验证;                                                                     |              | 使用 EDA 设计软                                                            |              |    |
| 18 | 实验   | 5 个组合逻辑电路<br>设计;<br>5 个时序逻辑电路<br>设计; | 16 | 1) 深入理解和掌握组合<br>逻辑电路和时序逻辑<br>电路设计方法,并具有<br>工程实践能力和团队<br>协作能力;<br>2) 强化自学过程和反馈<br>自学效果; | 课程目标 3课程目标 4 | 件,VHDL硬件描述<br>件,VHDL硬件描述<br>有一個是一個是一個是一個是一個是一個是一個是一個是一個是一個是一個是一個是一個是一 | 查阅参考教 材和参考课程 | 无  |