Punkte: \_\_\_/31P Name: Datum: Note: Theorie Rechnerarchitektur 1) \_/2P Bringe die 5 Teilschritte des Von-Neumann Zyklus in die richtige Reihenfolge (durch Nummerierung) 4 Execute 5 Write Back 2 Decode 1 Fetch Instruction 3 Fetch Operands 1.b) CISC vs. RISC \_/3P Ordne die folgenden (typischen) Eigenschaften der jeweiligen Architektur zu **CISC RISC** Befehlsausführung meist in einem Takt Steuerwerk kann mittels Mikrocode realisiert werden Sehr viele allgemeine Register Für Pipelining optimiert Programme sind "kürzer" (benötigen weniger Programmspeicher) Datentransfer fast nur über Load-Store Befehle

Welcher Wert liegt am Stack nach folgender Programmausführung? (Tip: Skizziere die Vorgänge am Stack)



/2P

Ergebnis:\_

## 1.d) DLX Architektur

0-Adressarchitektur



Trage die fehlenden Namen der Komponenten ein. Mögliche Begriffe: ALU, Daten, Adressse, Steuersignale, Datenspeicher, Stack, Programmspeicher, Register, Pipeline, MEM, ID, IF, CPI, WB, EX

2) Praxis Assemblerprogrammierung

```
.include "m16def.inc"
      clr XH
      ldi XL, 0x67
      clr YH
      ldi YL, 0x60
      ldi R16, 0x02
      out SPH, R16
      ldi R16, 0x00
      out SPL, R16
      rcall strcat
end:
      rjmp end
strcat:
      ld R16, X+
      cpi R16, 0x00
      brne strcat
      dec XL
cp:
      ld R16, Y+
      st X+, R16
      cpi R16, 0x00
      brne cp
      ret
```

Speicherauszug:

0x5F 0x60 0x61 0x62 0x63 0x64 0x65 0x66 0x67 0x68 0x69 0x6A 0x6B 0x6C 0x6D 0x6E 0x6F 0x70 0x71 0x72 0x37 0x35 0x41 0x48 0x45 0x4C 0x49 0x00 0x48 0x69 0x20 0x00 0x4A 0x5A 0x42 0x6C 0x63 0x52 0x51 0x32

2.a) Wie groß ist das Programm in Bytes?

\_\_/1P

38 Bytes (19 Befehle \* 2 Byte pro Befehl)

2.b) Wie viele Takte benötigt das Programm bis zum Erreichen des Labels end?

/2P

83 Takte (11+5\*3+4+1+7\*6+6+4)

2.c) Ausführung des Programmes

\_\_/3P

Was steht im Speicher nach der Ausführung?

 0x5F
 0x60
 0x61
 0x62
 0x63
 0x64
 0x65
 0x66
 0x67
 0x68
 0x69
 0x68
 0x66
 0x66
 0x67
 0x68
 0x68
 0x66
 0x66
 0x67
 0x68
 0x68
 0x66
 0x66
 0x67
 0x72
 0x72

 0x37
 0x35
 0x41
 0x48
 0x45
 0x40
 0x49
 0x48
 0x69
 0x20
 0x35
 0x41
 0x45
 0x40
 0x49
 0x51
 0x32

Welche Werte haben die Register nach der Ausführung?

| R16  | X      | Y      | SP     |
|------|--------|--------|--------|
| 0x00 | 0x0071 | 0x0067 | 0x0200 |

2.d) Fragen zum Programm

\_\_/3P

/2P

Das Programm zählt die Anzahl der 0x00 Bytes

Das Programm nutzt den Stack

Es wird nur das Register R16 verwendet

Es werden Daten kopiert

Die Laufzeit ist abhängig von den Daten im Speicher

Am Ende der Routine ist der X Zeiger wieder am ursprünglichen Wert

2.e) Wie verändern sich die Register?

| ŕ            |      |      |      |      |
|--------------|------|------|------|------|
|              | R16  | R17  | R18  | R19  |
|              | 0x80 | 0x01 | 0x82 | 0x02 |
| add R16, R18 | 0x02 | 0x01 | 0x82 | 0x02 |
| adc R17, R19 | 0x02 | 0x04 | 0x82 | 0x02 |
| inc R19      | 0x02 | 0x04 | 0x82 | 0x03 |
| sub R17, R19 | 0x02 | 0x01 | 0x82 | 0x03 |
| eor R17, R19 | 0x02 | 0x02 | 0x82 | 0x03 |



## 3) Praxis Rechnerarchitektur



|    | ALU | Operation      | Beschreibung                   |  |  |
|----|-----|----------------|--------------------------------|--|--|
| ı. | 000 | Result=A       | Legt Operand A auf den Ausgang |  |  |
|    | 001 | Result=B       | Legt Operand B auf den Ausgang |  |  |
|    | 010 | Result=A+B     | Addiert A und B                |  |  |
|    | 011 | Result=A-B     | Subtrahiert B von A            |  |  |
|    | 100 | Result=A AND B | Bitweise UND Verknüpfung       |  |  |
|    | 101 | Result=A OR B  | Bitweise OR Verknüpfung        |  |  |
|    | 110 | Result=A EOR B | Bitweise Exclusive-OR          |  |  |
|    | 111 | Result=A>>1    | Logisches Rechtsschieben von A |  |  |

3.a) Setze die entsprechenden Steuersignale für den Datenpfad

/4P

| Befehl        | EnA | EnIX | StM | MuxALU | MuxMA | OpALU | Beschreibung                                     |
|---------------|-----|------|-----|--------|-------|-------|--------------------------------------------------|
| ld IX, A      | 0   | 1    | 0   | X      | X     | 000   | Lädt Register IX mit dem Wert aus Register A     |
| or A, Imm.    | 1   | 0    | 0   | 1      | X     | 101   | Ver-ODER-t Register A mit Konstante              |
| ld A, (Imm.)  | 1   | 0    | 0   | 0      | 1     | 001   | Lädt Register A mit dem Wert an der Adresse Imm. |
| st (IX), A    | 0   | 0    | 1   | X      | 0     | 000   | Speichert Register A an der Adresse IX           |
| nop           | 0   | 0    | 0   | X      | X     | XXX   | Führt keine Operation aus (No Operation)         |
| ld IX, (IX)   | 0   | 1    | 0   | 0      | 0     | 001   | Lädt Register IX mit dem Wert an der Adresse IX  |
| and A, (IX)   | 1   | 0    | 0   | 0      | 0     | 100   | Ver-UND-et Register A mit Wert an Adresse IX     |
| st (IX), Imm. | 0   | 0    | 1   | 1      | 0     | 001   | Speichert die Konstante an Adresse IX            |

3.b) Fragen zum Logisim Prozessor

\_\_/4P

Der Prozessor unterstützt indirekte Adressierung

Es gibt zwei Register zur allgemeinen Verwendung (GPR)

Es handelt sich um eine typische RISC Architketur

CPI ist konstant 2

Man kann ein Programm schreiben, dass die Operation "links schieben" durchführt

Man kann hier den Von-Neuman-Flaschenhals mittels Caches vermeiden Der Architektur fehlt ein eigener Stackpointer

Es handelt sich um eine Harvard Architektur



## 3.c) DLX Pipeline: Zeichne die Datenhazards ein Zeit (in Takten)

\_\_\_/2P

