- 一、数字逻辑基础
- 1.数字信号和模拟信号:

数字量(digital variable)——在时间和数量上的变化都离散的物理量。

数字信号(digital signal)——表示数字量的信号。

数字电路(digital circuits)——工作在数字信号下的电路。

如: 时钟、自动生产线上送出零件量的检测等。

模拟量(analog variable)——在时间或数值上连续变化的物理量。

模拟信号(analog signal) -- 表示模拟量的信号。

模拟电路(analog circuits)--工作在模拟信号下的电路。

如:温度、压力变化。

- 2.BCD 码: 四位 BCD 码对应十进制一位数字
- (1) 8421 码不等于二进制,如:(十进制)925=(二进制)1110011101=(8421BCD 码) 1001 0010 0101
  - (2) 8421 码禁用 1010~1111, 因为超出了一位十进制数
  - (3) 2421 码不具备单值性,因此禁用 0101~1010
  - (4) 余三码(8421码+3)也不具备单值性,禁用0000~0010、1101~1111
- 3.循环码(格雷码): 相邻数对应编码只有一位不同,减少数字电路中状态变化时出错的可能
- 4. 奇偶校验码: 奇校验(添加一位校验位使1的个数为奇)和偶校验
- 5.数学运算符、逻辑运算符、按位运算符、缩位运算符、等式运算符

数学运算符: + (逻辑与)、• (逻辑或)、─ (逻辑非)、⊕ (逻辑异或)、⊙ (逻辑同或)

逻辑运算符: &&(逻辑与)、||(逻辑或)、!(逻辑非)、⊕(逻辑异或)、⊙(逻辑同或)

按位运算符: & (按位与)、| (按位或)、~ (按位取反)、^ (按位异或)、^~ (按位同或)

缩位运算符(对一个多位变量从低位向高位运算): & (按位与)、| (按位或)、~& (按位与非)、~| (按位或非)、^ (按位异或)、^~ (按位同或)

等式运算符: == (等于)、=== (全等)、!=、!==

#### 6.机器码

| 机器码 | +00001111 | -00001111         | +0. 00001111 | -0. 00001111 |
|-----|-----------|-------------------|--------------|--------------|
| 原码  | 000001111 | 100001111         | 0. 00001111  | 1. 00001111  |
| 补码  | 000001111 | <b>111110001</b>  | 0. 00001111  | 1. 11110001  |
| 反码  | 000001111 | <b>1</b> 11110000 | 0. 00001111  | 1. 11110000  |
| 移码  | 100001111 | 011110001         | 小数无移码        | 小数无移码        |

#### 由[X]补求[-X]补:

运算过程是: 将[X]补连同符号一起将各位取反, 末位再加 1

- 二、逻辑代数基础
- 1.易错运算律
  - (1)  $A+(B \cdot C)=(A+B) \cdot (A+C)$  /  $A \cdot (B+C)=A \cdot B+A \cdot C$
  - (2)  $A+A \cdot B=A$  /  $A \cdot (A+B)=A$
  - (3)  $A \cdot B + A \cdot B = A$  / (A+B)(A+B)=A
  - (4)  $A \cdot B + A \cdot C + B \cdot C = A \cdot B + A \cdot C$  / (A+B)(A+C)(B+C) = (A+B)(A+C)
  - (注: 4.1 证明 B•C 补(A+A) 4.2 证明对 4.1 取反)
- 2.对偶式中 0 变 1 + 变 A 不变 A!! F=G 等价于 F'=G'
- 3.同或逻辑与异或逻辑同时互为相反和对偶
- 4.下标相同的最大项和最小项互为相反

$$\begin{array}{c} \overline{\mathbf{m}}_{3} = \overline{\mathbf{A}} \, \overline{\mathbf{B}} \overline{\mathbf{C}} = \overline{\mathbf{A}} + \overline{\mathbf{B}} + \overline{\mathbf{C}} = \overline{\mathbf{M}}_{3} \\ &= \overline{\mathbf{M}_{1}} + \overline{\mathbf{M}_{2}} + \overline{\mathbf{M}_{1}} + \overline{\mathbf{M}_{2}} \\ &= \overline{\mathbf{M}_{1}} + \overline{\mathbf{M}_{2}} + \overline{\mathbf{M}_{1}} + \overline{\mathbf{M}_{2}} \\ \overline{\mathbf{M}}_{3} = \overline{\mathbf{A}} + \overline{\mathbf{B}} + \overline{\mathbf{C}} = \overline{\mathbf{A}} \, \overline{\mathbf{B}} \overline{\mathbf{C}} = \overline{\mathbf{m}}_{3} \\ \end{array}$$

- 5.逻辑表达式**化简**(卡诺图应用)
  - (1) 化最简"与-或"式: 直接卡诺图
- - 例 用卡诺图求逻辑函数



再对反函数  $\overline{F}$ 的最简"与-或"表达式  $\overline{F} = AB + CD + BD$  两边取反,即可求得函数的最简"或-与"表达式

$$F = F = (A + B) \cdot (C + D) \cdot (B + D)$$

(3)"或-与"式化最简"或-与"式:"两次对偶法"



- 6.最简表达式化标准"与-或"式/"或-与"式
  - (1) 标准"与-或"式: 添项 A=A•(B+B)(分配律在+•下不太看得出来可以**看成与和或**)
  - (2) 标准"或-与"式: 添项 A=A+B•B



 $F(A.b.c) = \overline{(Ab+b\overline{c})Ab} = \overline{Ab} + \overline{A}\overline{c} + BC + AB$ 

- = ABICTO) + A (B+B)C + (A+A)BC + ABICTO)
- = ABC+ ABC+ ABC+ABC+ABC

#### 三、组合逻辑电路

#### 1.设计方法

(1) 真值表取 1-> 卡诺图化简 -> 逻辑表达式 -> 电路图

例、三人裁判举重比赛,一个主裁判,两个副裁判。认为杠铃举上时,各裁判按自己前面的电键(为1),否则不按(为0);裁判结果用红绿灯表示,红绿灯均亮(为1)表示"完全举上",只红灯亮表示"需研究录像决定",其余为未举上。

- (1) 三个裁判均按下自己的电键, 红绿灯全亮;
- (2) 两个裁判(其中一个为主裁判)按下自己的电键,红绿灯全亮;
- (3) 两个副裁判或一个主裁判按下自己的电键,只红灯亮;
- (4) 其余情况红绿灯全灭。

试用两级与或电路实现满足上述四种要求的逻辑控制电路。





#### (2) 逻辑转化为表达式 -> 电路图

设计两个3位二进制数是否相等的数值比数器。

解 设两3位二进制数分别为 $A=A_2A_2A_1$ , $B=B_3B_2B_1$ ,电路的输出为F。当A=B时,F为1;否则F为0。

根据常识可知,要使A=B,必须使 $A_3$ =B $_3$ 、 $A_2$ =B $_2$ 、 $A_1$ =B $_1$ ,即要使F为1,必须使 $A_2$ 和B $_3$ 同时为0或同时为1、 $A_2$ 和B $_3$ 同时为0或同时为1、 $A_1$ 和B $_1$ 同时为0或同时为1。即

$$F = (\overline{A}_3 \overline{B}_3 + \overline{A}_3 \overline{B}_3)(\overline{A}_2 \overline{B}_2 + \overline{A}_2 \overline{B}_2)(\overline{A}_1 \overline{B}_1 + \overline{A}_2 \overline{B}_2)$$

$$= \overline{A}_3 \oplus \overline{B}_3 \bullet \overline{A}_2 \oplus \overline{B}_2 \bullet \overline{A}_1 \oplus \overline{B}_1$$

$$= (\overline{A}_3 \oplus \overline{B}_3) + (\overline{A}_2 \oplus \overline{B}_2) + (\overline{A}_1 \oplus \overline{B}_1)$$

#### 画出用异或门实现的电路图:



#### 2.注意事项:

- (1) 题意转化逻辑表达式时需要将状态抽象,用几个变量组合代表情况,如下示例中用 2 个变量代表 4 种输入
  - · 设计判断献血者与受血者的血型是否相容的 电路。血型相容规则如下表所示,表中"√" 表示血型相容。

| dirit of n | 受血 |    |    |    |
|------------|----|----|----|----|
| BOX 1111   | A  | В  | AB | .0 |
| A          | 1  |    | V  |    |
| В          |    | 1  | 1  |    |
| AB         |    |    | 1  |    |
| 0          | 3/ | 31 | 1  | 1  |

| do ald | 献  | 受  |
|--------|----|----|
| 皿 歪    | WX | YZ |
| A      | 00 | 00 |
| В      | 01 | 01 |
| AB     | 10 | 10 |
| 0      | 11 | 11 |

解 四种血型可用两个变量的四种编码表示。设变量W、X表示 献血者的血型,Y、Z表示受血者的血型,采用上表所示的编 码。电路的输出用F表示,当血型相容时F为1,否则F为0。

# 根据血型相容规则,可直接得出函数的卡诺图如下图所示,由卡诺图可得函数的最简"与或"式为:



用"与非"门实现的电路图如上图所示。

- (2) 化 "与-非"门: 两次取反(1项太多的话找 0 项然后取反)(只有"与-非"门,没有单独的非门,想用非门可以直接单输入的"与-非"门)
  - ・ 组合逻辑电路设计中应考虑的问题

    1 逻辑函数形式的变换
    (1) 逻辑函数的"与非"口实现
    有两种方法: 一种是对F两次求反, 一次展开; 另一种
    是对F三次求反, 一次展开。
    例用"与非"门实现逻辑函数 F=AB+BC+CD+DA
    解方法一: 对F两次求反, 一次展开可得:
    F=AB+BC+CD+DA=(AB) (BC) (CD) (DA)
    方法二: 对F三次求反, 一次展开可得:
    F=AB+BC+CD+DA=ABCD+ABCD
    F=ABCD+ABCD=(ABCD) (ABCD)
  - (3) 化"或-非"门: 取对偶 -> 化成最简"与-或"式 -> 两次取反 -> 取对偶

# (2) 逻辑函数的 或非" )实现

可以采用对F两次求对偶的方法。即,先求F的对偶式F。 并将其化为最简"与非-与非"式,然后再求F。的对偶式(F。)。, 则(F<sub>d</sub>)。即是F的最简"或非-或非"式。

例:用"或非"门实现函数

F=AB+BC+CA

解 先求F的对偶式Fd并将其化成最简"与-或"式:

F = (A+B)(B+C)(C+A)=ABC+ABC

再将F<sub>d</sub>的最简"与-或"式两次求复一次展开变为 "与非-与非"式:

F = ( A B C ) • ( A B C )

#### 再求对偶,则得:

$$F = (F_d)_d = (\overline{A + B + C}) + (\overline{A + B + C})$$

画出下图所示的逻辑电路图:



也可先求出F的最简"或-与"式,并将其两次取反,一次展开,即可得到最简的"或非-或非"式。该方法请自己练习。

## (4) 化"与-或-非"门: 两次取反

#### •(3) 逻辑函数的"与或非"门实现

例: 用"与或非"门实现函数 F = A B + B C + C A 两种方法,一种是对F两次求反,另一种是对F一次求反。

解 方法一:对F两次求反,可得:

F = A B + B C + C A

方法二: 先求F, 再对F一次求反可得:

F = AB + BC + CA = ABC + ABC

F=(F)=ABC+ABC 两种方法对应的电路图比较:



#### 3.常见器件

(1) 普通编码器



#### (2) 优先编码器(74LS148)



特点:允许同时输入两个以上编码信号。不过在设计优先编码器时已经将所有的输入信号按优先顺序排了队,当几个输入信号同时出现时,只对其中优先权最高的一个

下面以8线-3线<mark>优先编码器74LS148为</mark>例分析优先编码器的工作原理。74LS148框图(俯视图)如下:





应用:两片 74LS148 扩成 4 位编码器



# (3) 最小项译码器(74LS138)



应用 1: 两片 74LS138 扩成 4 位译码器



用两片74LS138接成的4线 - 16线译码器

应用 2: 实现逻辑函数 (划为最小项的与非形式)



## (4) 二-十进制译码器



## (5) 数据分配器 DEMUX



## (6) 数据选择器 MUX



应用 1: 列出真值表后分组求 f 表达式





应用 3: 实现逻辑函数 (最小项)



应用 4: 扩展



## (7) 数值比较器

## 一位:

#### 两个1位二进制数A,B相比的情况有以下几种:

①A>B(即A=1,B=0),则  $_{AB}^{-}$ =1,所以可用  $_{AB}^{-}$ 作为A>B的输出信号  $_{Y_{A>B}}^{-}$ 0。

②同理可用 AB 作为A<B的输出信号 Y(A<B)。 ③同理可用AOB 作为A=B的输出信号 Y(A<B)。

于是,1位数值比较器的电路图可如下设计:



# 多位: 从高向低比较

# (8) 加法器

## 半加器:

|            | 半加器的真值表 |   |    |    | 半加器的逻辑表达式                       |  |  |
|------------|---------|---|----|----|---------------------------------|--|--|
| -          | 输入      |   | 输出 |    | - 干川岙的逻辑表达式                     |  |  |
| -          | Α       | В | S  | CO | $\int S = AB + AB = A \oplus B$ |  |  |
| -          | 0       | 0 | 0  | 0  | 3 - AB + AB - A & B             |  |  |
| -          | 0       | 1 | 1  | 0  | CO = AB                         |  |  |
| -          | 1       | 0 | 1  | 0  |                                 |  |  |
| 757<br>223 | 1       | 1 | 0  | 1  |                                 |  |  |
|            |         |   |    |    |                                 |  |  |

# 全加器:

将两个多位二进制数相加时,除了最低位以外,每一位都应考虑来自低位的进位,即将两个对应的加数和来自低位的进位3个数相加。这种运算称为全加,所用电路称为全加器。

1位全加器的真值表、逻辑表达式、电路图和惯用符号如下所示:



# 4.竞争冒险现象

竞争: 两个输入端向相反方向变化且有时差

冒险: 竞争并且产生了尖峰脉冲

## 四、时序逻辑电路

1.时序逻辑电路不一定要有时钟信号,如:锁存器(电平触发,无时钟信号)

## 2.触发器







附: 触发器图形符号



主从D-FF的惯用符号和国标符号 主从JK-FF的惯用符号和国标符号

## 3.触发器与锁存器

触发器是由边沿信号触发,锁存器是由电平信号触发

- 4.时序电路: Mealy 型(输入和存储共同决定输出)和 Moore 型(输入不决定输出)
- 5.图表描述: 状态转换表、状态转换图、时序图



## 6.同步时序电路分析过程

#### 同步时序电路分析的一般步骤:

- 1、从给定的逻辑图中写出每个触发器的驱动方程;
- 2、把得到的这些驱动方程代入相应触发器的特性方程, 得出每个触发器的状态方程,从而得到由这些状态方程组成的 整个时序电路的状态方程组;
  - 3、根据逻辑图写出电路的输出方程;
  - 4、列出该电路的状态转换表;
  - 5、根据状态表画出状态转换图(或时序图)
  - 6、根据图表描述电路的逻辑功能,并进行自启动验

# Example:





- 7.异步时序电路分析
  - (1) 先分析系统时钟触发的状态,再分析中间结果触发的状态
  - (2) 加一个时钟方程



- 8.同步时序电路设计
  - (1) 状态化简
  - (2) 状态编码时采用"相邻"选择,0和1表示触发器的现态值
  - (3) 画卡诺图时卡诺圈尽量画大,以减少表达式中的逻辑变量
  - (4) 化状态方程时•(A+A)或者+0•A

普通情况 (有输入、输出):

例:试设计一个串行数据检测器。对它的要求是:连续输入 三个或三个以上的'1'时输出为'1',其它情况输出为'0'(试用 上边沿JK-FF完成设计)。



总体设计效果示意图



无输入情况:

# 五、画图

# 1.基本门元件



# 2.阻塞与非阻塞赋值



