### 1 Introdução

A atividade requisitava a implementação de três registradores de deslocamento com feedback linear(LFSR) em Verilog, bem como a implementação de gráficos e figuras ilustrativas para visualização dos padrões gerados pelos dados.

O programa foi desenvolvido na linguagem Verilog, compilada utilizando a ferramenta Icarus Verilog, no sistema operacional Windows 10. O programa foi inicialmente implementado e compilado em uma máquina com 16GB de RAM em um processador Intel Core I5-9400F.

## 2 Instruções de compilação

Para executar as implementações feitas no trabalho, basta realizar os seguintes passos:

```
1 >>> iverilog -o test_bench_<NUM>bit.vvp test_bench_<NUM>bit.v
2 >>> vvp test_bench_<NUM>bit.vvp
```

Onde <NUM> representa o número de bits do LFSR, ou seja, <NUM $> \in \{3,4,8\}$ . O dados de ondas são salvos em arquivos test $\_<$ NUM>.vcd e podem ser visualizados por meio de programas como o GTKWave. Todo o código deste trabalho esta disponível no seguinte repositório do GitHub: hfill https://github.com/HenrySilvaCS/Logical-Systems-UFMG/tree/main/tp3

# 3 Implementação dos LFSR

Para realização desta atividade, optou-se por implementar três LFSR diferentes, de tamanhos 3,4 e 8, utilizando-se os polinômios que maximizam o período do circuito. As seções a seguir contém as implementações em Verilog, os gráficos das representações decimais em função do tempo e os bitmaps criados para os respectivos registradores.

#### 3.1 3-BIT LFSR

Primeiramente, destaca-se o código do registrador LFSR para 3 bits:

```
module lfsr_3bit(
         input
                  clock,
                  reset,
         input
                  [2:0] taps,
[2:0] reset_value,
         input
         input
         output reg [2:0] computed_value);
         always @ (posedge clock, negedge reset)
10
         begin
              if (!reset)
11
12
              begin
                  computed_value <= reset_value;
              \verb"end"
15
              else
16
              begin
                  computed_value <= computed_value >> 1;
17
                  computed_value[2] <= computed_value[0] ^
18
                                            ((taps[1]) ? computed_value[1] : 0) ^
((taps[0]) ? computed_value[2] : 0);
19
21
22
         end
23
    endmodule
24
    module lfsr_testbench_3bit;
25
         reg clk;
         reg n_rst;
27
         reg [2:0] polinomio;
         reg [2:0] reset;
wire [2:0] test_computed_value;
28
29
         integer posedgectr;
30
31
         lfsr_3bit lfsr_iut(.clock(clk),
33
                         .reset(n_rst),
34
                          .taps(polinomio),
                          .reset_value(reset),
```

```
36
                        .computed_value(test_computed_value));
37
        initial
38
        begin
39
             $monitor("LSFR_3BIT (clock_atual=%d): %d", posedgectr, test_computed_value);
40
             $dumpfile("test_3.vcd");
41
            $dumpvars(0, lfsr_testbench_3bit);
43
            n_rst = 1;
44
                   = 0;
45
            posedgectr= 0;
46
47
            #10
49
            reset = 3'b111;
             polinomio = 3'b110;
50
            n_rst = 0;
51
52
53
            n_rst = 1;
55
            #512
56
57
            $finish;
58
        end
59
        always #1 begin
60
61
             clk = !clk;
62
            if (clk) posedgectr = posedgectr + 1;
63
        end
   endmodule
```

Nota-se que ele recebe como entrada a variável taps, que é uma sequência de bits representando o polinômio em questão, que possibilita que diferentes polinomios sejam testados de modo a reutilizar o código. Além disso, também é possível variar o valor inicial armazenado nos flip flops, através da variável reset\_value, que por padrão é uma sequência composta apenas por 1's. Esses padrões da implementação foram mantidos para os outros dois registradores criados.

Além disso, também foi feito um gráfico representando os valores gerados em função do tempo: Também foi

Figure 1: Gráfico que mostra os valores gerados em representação decimal em função do tempo em nanosegundos. Percebe-se que o período é máximo e igual a  $T=2^3-1=7$  ciclos.



desenvolvido o bitmap para o padrão do LFSR em questão:

#### **3.2 4-BIT LFSR**

Primeiramente, destaca-se o código do registrador LFSR para 4 bits:

```
module lfsr_4bit(
input clock,
input reset,
input [3:0] taps,
input [3:0] reset_value,
output reg [3:0] computed_value);
```

Figure 2: Bitmap do LFSR de 3 bits para o polinômio  $x^3 + x^2 + 1$ .



```
always @ (posedge clock, negedge reset)
10
          begin
               if (!reset)
11
12
               begin
13
                     computed_value <= reset_value;</pre>
               end
14
15
               else
               begin
16
                     computed_value <= computed_value >> 1;
computed_value[3] <= computed_value[0] ^</pre>
17
                                                 ((taps[2]) ? computed_value[1] : 0) ^
((taps[1]) ? computed_value[2] : 0) ^
((taps[0]) ? computed_value[3] : 0);
19
20
21
22
               end
23
          end
24
    endmodule
    module lfsr_testbench_4bit;
26
          reg clk;
         reg n_rst;
reg [3:0] polinomio;
reg [3:0] reset;
wire [3:0] test_computed_value;
27
28
29
30
31
          integer posedgectr;
32
          33
34
35
                             .reset_value(reset),
36
37
                             .computed_value(test_computed_value));
38
          initial
39
          begin
#0
40
41
               \verb§monitor("LSFR\_4BIT (clock\_atual=%d): %d", posedgectr, test\_computed\_value);
               $\dumpfile("test_4.vcd");
$\dumpvars(0, lfsr_testbench_4bit);
42
               n_rst = 1;
clk = 0;
posedgectr= 0;
45
46
47
48
49
               #10
               reset = 4 'b1111;
51
               polinomio = 4'b1100;
               n_rst = 0;
52
53
               #10
54
               n_rst = 1;
55
57
               #512
58
               $finish;
          end
59
60
          always #1 begin
61
               if (clk) posedgectr = posedgectr + 1;
64
          end
    endmodule
```

Figure 3: Gráfico que mostra os valores gerados em representação decimal em função do tempo em nanosegundos. Percebe-se que o período é máximo e igual a  $T=2^4-1=15$  ciclos.



desenvolvido o bitmap para o padrão do LFSR em questão:

Figure 4: Bitmap do LFSR de 4 bits para o polinômio  $x^4 + x^3 + 1$ .



### **3.3 8-BIT LFSR**

Primeiramente, destaca-se o código do registrador LFSR para 8 bits:

```
module lfsr_8bit(
input clock,
input reset,
input [7:0] taps,
input [7:0] reset_value,
output reg [7:0] computed_value);

always @ (posedge clock, negedge reset)
begin
```

```
11
                if (!reset)
12
                begin
13
                     computed_value <= reset_value;</pre>
14
                end
15
                else
16
                begin
                     computed_value <= computed_value >> 1;
computed_value[7] <= computed_value[0] ^
18
                                                   ((taps[6]) ? computed_value[1] : 0) ^
((taps[5]) ? computed_value[2] : 0) ^
((taps[4]) ? computed_value[3] : 0) ^
19
20
21
                                                   ((taps[3]) ? computed_value[4] : 0) ^
                                                   ((taps[2]) ? computed_value[5] : 0) ^
((taps[1]) ? computed_value[6] : 0) ^
((taps[0]) ? computed_value[7] : 0);
24
25
26
                end
          end
27
28
     endmodule
     module lfsr_testbench_8bit;
30
          reg clk;
          reg n_rst;
reg [7:0] polinomio;
reg [7:0] reset;
wire [7:0] test_computed_value;
31
32
33
34
          integer posedgectr;
35
          lfsr_8bit lfsr_iut(.clock(clk),
37
38
                              .reset(n_rst),
                              .taps(polinomio),
39
40
                              .reset_value(reset),
41
                              .computed_value(test_computed_value));
42
          initial
43
          begin
44
45
                #0
                monitor("LSFR\_8BIT\ (clock\_atual=%d): %d", posedgectr, test\_computed\_value);
                $dumpfile("test_8.vcd");
46
                $dumpvars(0, lfsr_testbench_8bit);
47
                n_rst = 1;
clk = 0;
49
50
                posedgectr= 0;
51
52
53
                reset = 8 'b11111111;
55
                polinomio = 8'b10111000;
56
57
                n_rst = 0;
58
                #10
                n_rst = 1;
59
                #512
62
                $finish;
63
          end
64
          always #1 begin
65
67
                if (clk) posedgectr = posedgectr + 1;
68
          end
69
     endmodule
```

Além disso, também foi feito um gráfico representando os valores gerados em função do tempo: Também foi desenvolvido o bitmap para o padrão do LFSR em questão:

Figure 5: Gráfico que mostra os valores gerados em representação decimal em função do tempo em nanosegundos. Percebe-se que o período é máximo e igual a  $T=2^8-1=255$  ciclos.



Figure 6: Bitmap do LFSR de 8 bits para o polinômio  $x^8+x^6+x^5+x^4+1$ .

