## به نام خدا

# فاز دوم پروژه معماری کامپیوتر



نيمسال دوم سال تحصيلي ۱۴۰۰-۱۴۰۱

دانشگاه صنعتی شریف

دانشکده مهندسی کامپیوتر

### توضيحات فاز

حافظه اصلی داده شده در فاز قبل در یک کلاک پاسخ را حاضر میکرد. در حالی که در عمل چنین نیست و دسترسی به حافظه اصلی با تاخیر زیادی همراه است. حافظ های که در این فاز در اختیار شما قرار گرفته این تاخیر را شبیه سازی می کند و شما باید از آن به جای حافظه فاز قبل استفاده کنید. این حافظه برای حاضر کردن جواب به چند کلاک زمان نیاز دارد. ابتدا پردازنده خود را به گونه ای تغییر می دهیم که بتواند در دستورات مربوط به حافظه چند کلاک متوقف شود تا عملیات به درستی انجام شود. سپس با پیاده سازی و اضافه کردن یک حافظه ی نهان سطح 1 ، توقفهای به وجود آمده به هنگام دسترسی به حافظه را به حداقل می رسانیم. این حافظه باید از نوع write back باشد اما در مورد ظرفیت و انداز هی بلوک حافظه آزاد هستید و مدل mapping حافظه را هم می توانید Direct mapped یا Set-associative در نظر میگیریم. توجه داشته باشید که حافظه پیاده سازی شده باید در کلاک پیشبینی شده برای پردازنده کار کند. لذا با توجه به این که ابعاد حافظه و اندازه Set و تاخیر آن تاثیر مستقیم دارند، آ نها را با دقت انتخاب کنید. میتوانید حافظه خود را به صورت پارامتری طراحی کنید و با سنتز کردن با مقادیر مختلف مقدار مناسب را بیابید.

### اعضای تیم:

- سهیل نظری مندجین
  - بنيامين ملكي
  - هيربد بهنام
  - هیراد داوری

#### فاز دوم پروژه معماري كامپيوتر

معماری کلی و اتصالات جدید میان cache ،memory و CPU به صورت زیر است:



در این معماری cache به عنوان یک واسط اطلاعات مربوط به دادههای مورد نظر جهت خواندن یا نوشتن در memory به داده (read) به عنوان یک واسط اطلاعات مربوط به دادههای مورد نظر در tag باشد و tag آن نیز با داده ی موجود در cache یکسان باشد، hit بخ می دهد (read) باشد و و در غیر اینصورت miss رضورتی که داده و لازم است که داده را به cache بیاوریم. به هنگام نوشتن نیز در صورتی که داده در acche موجود باشد (hit) رخ دهد)، فلگ dirty آن را فعال می کنیم و صرفا در cache مقدار جدید را می نویسیم. در حالتی که miss رخ دهد نیز صرفا داده فعلی را یک دور می خوانیم و سپس داده جدید را جای آن، در cache می نویسیم. و به طور کلی هنگامی که miss رخ دهد، لازم است که داده ی جدیدی در cache آورده شود. اگر ما بلاکی از memory را که قبلا به عبارتی صرفا زمانی بلاکی از memory را در pread بنویسیم که در عدر الله نازی که در ابتدا به cache امده بود، تغییر کرده باشد و این حالتی است که دوباره آن بلاک را در memory بنویسیم که در acche نظر را از cache باشد). در غیر اینصورت و یا پس از worite back که در در از را memory به در غیر dirty که دیر در dirty که جدید مد نظر را از memory به سود. شود و با پس از worite back به سود که در در طرح مدید مد نظر را از cache باشد). در غیر اینصورت و یا پس از worite back که در ابتدا به memory به سود. در غیر اینصورت و یا پس از worite back به به در مدید مد نظر را از cache باشد). در غیر اینصورت و یا پس از worite back به باشد و این حالتی است

در حقيقت توضيح بخش آخر بند بالا همان policy write back براى cache است.

## **Cache Policy**

Write-Back



#### فاز دوم بروژه معماري كامييوتر

در این فاز یکی از مهم ترین مشکلاتی که بهش برخورد کردیم این بود که هنگام نوشتن کش این موضوع که ۴ کلاک طول می کشد تا دیتایی که میخواهیم داخل مموری بنویسیم به رم برسد علاوه بر آن رایت انیبل نیز ۴ کلاک طول می کشد ولی ما ۴ کلاک آن را یک نگه میداشتیم و هنگامی که آن را یک کلاک آن را کلاک کردیم این مشکل برطرف شد. برای اینکار در هر کلاک ابتدا write enable را ۰ کرده و هنگامی که میخواهیم write back کنیم یک کلاک آن را یک می کنیم.

```
state_write_back: begin
                                if (clk_counter == 5) begin
                                       output_mem_addr = mem_addr; // load the word
                                       //$display("starting to load %h", mem_addr);
                                       clk_counter = 0;
                                       state = state_load;
                                end else
                                       clk_counter++;
                                mem_write_en = clk_counter == 1; // only for one clock!
assign {curr_tag, curr_block, curr_byte_temp} = mem_addr;
assign curr_byte = ~curr_byte_temp; // fuck byte ordering
always @(posedge clk or negedge reset) begin
        // always reset these outputs
        ready = 0;
        mem_write_en = 0;
        if(~reset) begin
                 for(integer i=0;i<2048;i++) begin
                          cache_mem[i] = 0;
                          valid[i]=0;
                          tag[i] =0;
                          dirty[i] =0;
```

# ساختار و نحوه عملکرد حافظه نهان:

حافظه نهان ما دارای ۲۰۴۸ بلاک بوده که هر بلاک ۱ ورد است.

