Київський національний університет імені Тараса Шевченка факультет радіофізики, електроніки та комп'ютерних систем

# Звіт з дисципліни

«Прикладна теорія цифрових автоматів» Лабораторна робота № 2 **Тема: "**Дешифратори та демультиплексори" Варіант: 7511

Роботу виконав студент 3 курсу KI-CA, ФРЕКС Мургашов Г.Е.

**Мета роботи**: Ознайомитись з принципом роботи та навчитися проектувати комбінаційні схеми: дешифратора, шифратора, демультиплексора, тощо.

### Хід виконання роботи

1)



2)



Тут на кожний елемент 74х00(NAND) подається унікальна комбінація входів. Тому на кожній різній комбінації значень входів, буде спрацьовувати один вихід. Оскільки виходи

інвертоні (NAND), то на потрібній комбінації входів будемо отримувати «0», а на інших – «1».

**3**)



Тут вхід «1» —  $\epsilon$  входом данних, а входи «2» і «3» —  $\epsilon$  адресними входами демультиплексора, комбінація яких визначають на який вихід піде сигнал із входу «1».



## )





 $Bapiaнm: 7511_{10} = 1 1101 0101 0111_2$ 

| 0        | 1     | 0     | 1     | 0     | 1     | 0     | 1     | 1     | 1     |
|----------|-------|-------|-------|-------|-------|-------|-------|-------|-------|
| $h_{10}$ | $h_9$ | $h_8$ | $h_7$ | $h_6$ | $h_5$ | $h_4$ | $h_3$ | $h_2$ | $h_1$ |

6) Варіант: Шифратор

Кількість інформаційних входів: 7

Елементи: ЗАБО, 41, НЕ

#### Таблиця істинності для шифратора:

| № комбинации | x<br>1 | x<br>2   | x<br>3   | X<br>4   |          | x<br>6   | <u>*</u> | Α0       | A1       | A2       |
|--------------|--------|----------|----------|----------|----------|----------|----------|----------|----------|----------|
| 0            | 0      | 0        | 0        | 0        | 0        | 0        | <u>0</u> | 0        | 0        | 0        |
| 1            | 1      | 0        | 0        | 0        | 0        | 0        | <u>0</u> | 1        | 0        | 0        |
| 2            | 0      | 1        | 0        | 0        | 0        | 0        | <u>0</u> | 0        | 1        | 0        |
| 3            | 0      | 0        | 1        | 0        | 0        | 0        | <u>0</u> | 1        | 1        | 0        |
| 4            | 0      | 0        | 0        | 1        | 0        | 0        | <u>0</u> | 0        | 0        | 1        |
| 5            | 0      | 0        | 0        | 0        | 1        | 0        | <u>0</u> | 1        | 0        | 1        |
| 6            | 0      | 0        | 0        | 0        | 0        | 1        | <u>+</u> | 0        | 1        | 1        |
| <u> </u>     | 0      | <u>0</u> | <u> </u> | <u>6</u> | <u>0</u> | <u>0</u> | <u>0</u> | <u> </u> | <u>±</u> | <u>#</u> |

$$A0 = x1 v x3 v x5$$

$$A1 = x6 v x3 v x2$$

$$A2 = x6 v x4 v x5$$

Через те, що у нас шифратор неповний ( $2^n > m$ , де n — виходи (3), m = входи(7)), можемо викинути зайву позиційну лінію та останній

набор, що кодує цей десяковий розряд.

Залишилось лише написати схему по отриманним Д.Н.Ф..

# Схема:



# Графік:





#### Графік:



# 8) Схема 7483А





Графіки:

7483A

На елементах 74хх



**Висновок:** в даній лабораторній роботі було освоєно побудову схем: дешифратора, шифратора, демультиплексора. Було побудовано комбінаційні схеми, промодельовано їх роботу та розглянуто залежності графіків вхідних і вихідних сигналів. Для будування схем були використані елементи серії 74.