## 实验报告

实验题目: lab1 运算器与寄存器 日期: 2019/3/22

姓名:\_\_\_田宏宇\_\_\_\_ 学号:\_PB17111573\_\_ 成绩:\_\_\_\_\_

#### 实验目的:

- · 熟练Vivado设计实现流程
- 模块化、层次化、参数化设计方法
- 组合逻辑电路和寄存器的描述方法

### 逻辑设计:

1. ALU: 根据功能选择s,对a和b进行算术(加、减)或者逻辑(与、或、非、异或)运算,产生运算结果y和相应标志f(进位/借位、溢出、零标志)。对于算术运算,影响进位/借位、溢出、零标志;对于逻辑运算,仅零标志有效。

f: 标志位,包括进位/借位(CF),符号位(S),溢出位(V),零标志(Z)



# 寄存器

• In, out: 输入、输出数据

• en, rst, clk: 使能、复位、时钟



3.

a. 比较两个数大小关系: 已在1中实现,为 ALU 的 07 功能

when a>b: y=1 f=0;

when a<b: y=0 f=0;

when a=b: y=0 f=1.

b. 求多个数累加和



c. 求给定两个初始数的斐波拉契数列



# 具体实现

## 1. ALU 实现

```
22
23 module ALU(
24
                   [5:0]
      input
25
                   [5:0]
      input
                   [2:0] s.
26
      input
27
                 reg [5:0] y,
     output
                 reg [2:0] f
28
      output
29
    );
30
31
32 | parameter A_NOP = 3'h00;
33 | parameter A_ADD = 3'h01;
34 | parameter A_SUB = 3'h02;
35
   parameter A_AND = 3'h03;
   parameter A_OR = 3'h04;
36
37 parameter A_XOR = 3'h05;
38 | parameter A_NOR = 3'h06;
39 parameter A_LAT = 3'h07;
40
41 🖯 always@(*)
42 🖨 begin
43 - case (s)
44 🖨
        A_NOP:
45 🖨
        begin y = 6'b0; f = 0; end
46 🖨
      A_ADD:
47 🖨
        begin
        y = a + b;
48
        if ((a[5]==0&b[5]==0&a[4]==1&b[4]==1)//两正数相加溢出
49 🖨
50
        |(a[5]==1&&b[5]==1&a[4]==1&b[4]==1))// 两fu数相加溢出
51
        f=1;
52 🖨
        else f=0;
53 🖒
        end
        A_SUB:
54 ⊡
55 🖨
        begin
56 ¦
        y = a - b;
57 Ö
        if ((a[5]==1&&b[5]==0&a[4]==1&b[4]==1)//不同符号数相减溢出
58
        (a[5]==0\&b[5]==1\&a[4]==1\&b[4]==1))
59
        f=1;
60 🖒
        else f=0;
61 🖨
         end
62
        A_AND: begin y = a \& b; f=0; end
63 ¦
        A_0R: begin y = a \mid b; f=0; end
64
        A_XOR: begin y = a \hat{b}; f=0; end
65 ¦
        A_NOR: begin y = a^{\circ} b; f=0; end
66 🗇
        A_LAT:
67 🖨
        begin
        if (a > b)
68 😑
        begin y=1; f=0; end
69
70 🗇
        else if (a < b)
71
        begin y=0; f=0; end
72 |
        else
        begin y=0; f=1; end//when equal f=1
73 🖨
        end
74 🖨
75 🖨 endcase
76 🖨 end
77 🖨 endmodule
```

#### 仿真代码如下:

```
23 🖨
          module ALU_test();
24
               reg [5:0] a,b:
25
               reg [2:0] s;
26
              wire [5:0] y;
27
               wire f;
               ALU LUT (
28
29
                  .a(a),
30
                  .b(b),
31
                   .s(s),
32
                  .y(y),
33
                   .f(f)
              ):
34
              initial
35 Ö
36 ⊡
               begin
                   /*0空运算*/
37
      0
                       s=3'b0000; a=6'b000000; b=6'b000001; #50;
38
      0
                       s=3' b0000; a=6' b000001; b=6' b000001; #50;
39
                   /*1算术加运算*/
40
      0
                       s=3'b0001; a=6'b011111; b=6'b011111; #50;
41
      0
                       s=3'b0001; a=6'b111111; b=6'b111111; #50;
42
                   /*2算术减运算*/
43
      0
                       s=3'b0010:a=6'b011111: b=6'b011110:#50:
44
                       s=3'b0010;a=6'b011111; b=6'b111111;#50;
      0
45
                   /*3按位与*/
46
      0
47
                       s=3'b0011; a=6'b0000000; b=6'b0000001; #50;
      0
                       s=3'b0011; a=6'b000001; b=6'b000001; #50;
48
                   /*4按位或*/
49
      0
                       s=3'b0100;a=6'b0000000; b=6'b0000001;#50;
      0
                       s=3' b0100; a=6' b0000000; b=6' b0000000; #50;
51
52
                   /*5按位异或*/
      0
                       s=3'b0101; a=6'b0000000; b=6'b0000001; #50;
53
      0
                       s=3'b0101; a=6'b0000000; b=6'b0000000; #50;
54
55
                   /*6按位或非*/
      0
56
                       s=3'b0110;a=6'b0000000; b=6'b0000001;#50;
      0
57
                       s=3'b0110;a=6'b0000000; b=6'b0000000;#50;
58
                   /*7a>b时,输出1,否则输出0*/
      0
                       s=3'b0111; a=6'b0111111; b=6'b100111; #50;
59
      0
                       s=3'b0111; a=6'b111111; b=6'b011111; #50;
60
61 🖨
               end
62
63 🖨
          endmodule
64
```

仿真结果如下



## 2. 寄存器

```
44 1
23 module REG_file(
24 input
              wire clk,
25 | input
                    rst,
26 input
              wire
27 | input
              wire [5:0] in,
28 output reg [5:0] out
29 ; );
30 - always @ (posedge clk or posedge rst)
31 🖯 if(rst ==1)
32
        out<=0;
33 🖯 else if(en==1)
34 \(\hat{-}\) out \(\frac{1}{2}\) = in;
35 🖨 endmodule
36 :
3.
```

- a. 在 ALU 中实现(见 ALU 仿真图 700ns-900ns)
- c.FIB

```
22
23 🗇 module FIB(
         input en,
         input [5:0]f0,
25
        input [5:0]f1,
26
27
        input rst,
28
       input clk,
         output reg [5:0]fn
29
30
        );
        wire [2:0]f;
31
         wire [5:0] in0;
32
33
        wire [5:0] out0;
        wire [5:0] in1;
34
        wire [5:0] out1;
35
36
         wire [5:0] sum;
37
38 //assign fn=sum;
39 | ALU ADD (out0, out1, 3'h01, sum , f);
40 REG_file A0 (c1k, rst, 1, in0, out0);
41 | REG_file A1 (c1k, rst, 1, in1, out1);
42 | assign in0=(en)?f0:sum;
43 assign in1=(en)?f1:out0;
44 🖯 always@(posedge clk)
45 🖨 begin
46 | fn<=sum;
47 🖨 end
48 😑 endmodule
```

## 仿真代码如下

```
22
          module FIB_test();
23 🖯
              reg [5:0] f0;
24
              reg [5:0] f1;
25
26
              reg rst;
27
              reg en;
28
              reg clk;
29
              wire [5:0]fn;
              FIB ALU1 (
30
31
                  . en(en),
                 .f0(f0),
32
                 .f1(f1),
33
                 .rst(rst),
34
35
                  .clk(clk),
                  .fn(fn)
36
37
      0
              initial f0=6'b000001;
38
      0
              initial f1=6'b000001;
39
      0
40
              initial c1k=0;
      0
41
              initial rst=0;
42 🖨
              initial
43 🖨
              begin
      0
44
              en=1;
      0
45
              #100 en=0;
46
      0
              #1500 en=1;
      0
47
              #100 en=0:
48 🗀
              end
49 :
              always #50 clk=~clk;
50 ⊝
              initial begin
      0
              #600 rst=1;
51
      0
52
              #600 rst=0;
53 🖨
              end
54
55 🖨
          endmodule
```

### 仿真结果如下



### 实验总结:

在本次实验中,我学会了如何设计算术逻辑单元(ALU)、寄存器、

以及利用 ALU 和寄存器设计逻辑电路求给定两个初始数的贝波那契数列,组成原理实验是模拟数字电路实验的延伸,通过这次实验我复习了 verilog 的语法与编程技巧,熟悉了 vivado2018 的操作环境,这对我完成后续的组成原理实验有很大的帮助。