## TI DSP, MCU 및 Xilinx Zynq FPGA 프로그래밍 전문가 과정

2018-05-08 (49회차)

강사 - Innova Lee(이상훈)

gcccompil3r@gmail.com

학생 - 정유경

ucong@naver.com

## Cortex R5 부트코드 분석 (part2)

```
/* Initialize System - Clock, Flash settings with Efusa self check */
152 systemInit():
들어간다
```

LPO(저전력 Oscillator)는 Datasheet를 찾아보면 다음과 같다.

/\*\* - Configure the LPO such that HF LPO is as close to 18MHz as possible \*/



LPO를 초기화 하는 부분이다.



LPO\_TRIM\_VALUE가 뭔지 알아보면,

F008로 검색한다. 목차부분에서 위치를 추측한다 -> 347p

## 7.5.2.3 LPO Trim and Max HCLK

The HF LPO trim solution, LF LPO trim solution and maximum GCLK1 frequency can be read from TI OTP location F008 0184h as shown in Figure 7-5 and described in Table 7-7.

Figure 7-5. TI OTP Bank 0 LPO Trim and Max HCLK Information



Table 7-7. TI OTP Bank 0 LPO Trim and Max HCLK Information Field Descriptions

| Bit   | Field      | Description          |
|-------|------------|----------------------|
| 31-24 | HFLPO_TRIM | HF LPO Trim Solution |
| 23-16 | LFLPO_TRIM | LF LPO Trim Solution |
| 15-0  | MAX_GCLK   | Maximum GCLK1 Speed  |

우리가 찾는 주소인 F008 01B4h는 TI OTP location이고 여기서 HF LPO trim solution, LF LPO trim solution, maximum GCLK1 frequency를 읽을 수 있다고 나온다.

\*. OTP(One Time Programable): Flash memory 에는 OTP 영역이 존재한다. OTP는 One Time Programmable 로 한번 기록하면 추가기록이 영구적으로 불가능하다. 따라서 Flash memory 의특정영역을 OTP 명령으로 셋팅 하면 그 영역은 마치 PROM 화 된다. 정리하면 OTP는 한번 프로그램을 입력하면 바꾸지 못하는 메모리로써 초기의 Setting 값을 간단히 처리하여 유지하려는 목적으로 사용되는 메모리 영역이다.

포인터로 접근한 주소 안에 있는 값과 & 하면 최상위 비트만 뽑아낼 수 있다 그걸 오른쪽으로 16비트 쉬프트하여 옮긴다. (최상위 16비트 빈자리에는 0이 채워진다) 결과적으로 LPO\_TRIM\_VALUE는 0x0000F008이된다. 즉, HF LPO trim, LF LPO trim을 읽어서 하위 16비트에 채워 넣은 것이다.

```
152 /** Who initialize top: "/
153 /** Load TRIM values from OTP if present also load user defined values "/
154 /*safetymoush 139 5 MRI3.7 «APPROVED» "Hardware status bit read check" "/
155 if(LPO_TRIM_VALUE != @APPFFU)

156 systemRE01->LPOMONCTL = (uint32)((uint32)10 << 240) // 24 dm membles
159 }
```

if문 안으로 들어간다.

SystemREG1구조체의 LPOMONCTL멤버를 설정한다.

[24] LPO내부의 bias circuit을 활성화하고, Low-frequency oscillator trim value를 60.86으로 설정한다.

Table 2-49. LPO/Clock Monitor Control Register (LPOMONCTL) Field Descriptions

| Bit   | Field       | Value | Description                                                         |  |
|-------|-------------|-------|---------------------------------------------------------------------|--|
| 31-25 | Reserved    | 0     | Reads return 0. Writes have no effect.                              |  |
| 24    | BIAS ENABLE |       | Bias enable:                                                        |  |
|       |             | 0     | The bias circuit inside the low-power oscillator (LPO) is disabled. |  |
|       |             | 1     | The bias circuit inside the low-power oscillator (LPO) is enabled.  |  |

| The control of the co |   | ACCUPATION OF THE PROPERTY OF |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 15-13 Reserved                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 0 | Reads return 0. Writes have no effect.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |

| BIL | Field  | Value | Description                                                                                                                                         |
|-----|--------|-------|-----------------------------------------------------------------------------------------------------------------------------------------------------|
| 4-0 | LFTRIM |       | Low-frequency oscillator trim value. This four-bit value is used to center the LF oscillator's frequency.                                           |
|     |        |       | Caution: This value should only be changed when the LF oscillator is not the<br>source for a clock domain, otherwise a system failure could result. |
|     |        |       | The following values are the ratio: f / fo in the F021 process.                                                                                     |
|     |        | 0     | 20.67                                                                                                                                               |
|     |        | th    | 25.76                                                                                                                                               |
|     |        | 2h    | 30.84                                                                                                                                               |
|     |        | 3h    | 35.90                                                                                                                                               |
|     |        | 4h    | 40.93                                                                                                                                               |
|     |        | 5h    | 45.95                                                                                                                                               |
|     |        | 6h    | 50.97                                                                                                                                               |
|     |        | 7h    | 55.91                                                                                                                                               |
|     |        | 8h    | 60.86                                                                                                                                               |

Else 들어가지 않고 빠져나온다.

// 수업 중에는 바이어스 넣어주고 100퍼센트 출력으로 쓰겠다고 하신 것 같은데 제 해석과 다르네요 다시 해보겠습니다.

\*. 주파수 trim: 특정한 주파수로 깎아낸다. 즉, 파형을 정형하는 회로이다

10h 100.00% Default at Reset. // 감쇠를 시키지 않고 1000퍼센트 쓰겠다는 의미

PLL은 처음에 오버슈트 있고 서서히 안정화 된다. 따라서 lock될 때까지 기다린다.

또한 clock domain을 해당하는 clock source와 맵핑 시킨다.

(lock: 주파수 고정, 안정화)



HCLK를 GCLK1을 2분주한 값으로 설정한다

(즉, 글로벌 클록을 2분주하여 사용한다. 이 값은 데이터 시트를 참고하면 Up to 300-MHz)

- · Operating Conditions
  - Up to 300-MHz CPU Clock
  - Core Supply Voltage (VCC): 1.14 to 1.32 V
  - I/O Supply Voltage (VCCIO): 3.0 to 3.6 V
- Four UART (SCI) Interfaces, Two With Local Interconnect Network (LIN 2.1) Interface Support
- Two Next Generation High-End Timer (N2HET)

CDDIS의 각 비트에 1을 설정하면 비활성화, 0을 설정하면 활성화하는 것이다.



VCLKA1은 DCAN(CAN통신)

VCLK3는 EMIF, eCAPx, ePWMx, 이더넷, eQEPx에 사용된다.



VCLKA4는 분주하여 이더넷에 사용된다.



- \*. asynchronous 즉, 'A' 가 붙어있는 clock 도메인은 비동기 클럭이다. (신호가 언제 들어올지 모르므로 신호가 들어올 때 동기화 시키라는 의미)
- \*. VCLKA2 (to FlexRay and FTU) : HTU를 쓰면 굉장히 작은 단위(pico sec)까지 감지 가능 엔진에 사용한다.

| <참고> 더 | 네이터시트를 | 참고하면 | 각 | clock | domain들의 | frequenc | y값을 | 알 | 수 | 있다. |
|--------|--------|------|---|-------|----------|----------|-----|---|---|-----|
|--------|--------|------|---|-------|----------|----------|-----|---|---|-----|

| foor-          | OSC - oscillator clock frequency using an external crystal | 5 20 | MHz |
|----------------|------------------------------------------------------------|------|-----|
| focusi         | GCLK - RSF CPU clock frequency                             | 300  | MHz |
| focus:         | GCLK - RSF CPU clock frequency                             | 300  | MHz |
| ficus:         | HCLK - System clock frequency                              | 150  | MHz |
| freeze         | VCLK - Primary peripheral clock frequency                  | 110  | MHz |
| fycura         | VCLK2 - Secondary peripheral clock frequency               | 110  | MHz |
| fvoust         | VCLK3 - Secondary peripheral clock frequency               | 150  | MHz |
| fvcconi        | VCLKA1 - Primary asynchronous peripheral clock frequency   | 110  | MHz |
| NOLIKAD        | VCLKA2 - Secondary asynchronous peripheral clock frequency | 110  | MHz |
| <b>FUDURAS</b> | VCLKA4 - Secondary asynchronous peripheral clock frequency | 110  | MHz |
|                |                                                            |      |     |

\*. 주기가 너무 짧다! pwm신호로 150이 가면 모터가 돌아가지 않는다

우리가 사용하는 모터는 20ms로 사용한다. 즉 50hz 로 만들어 주려면 PLL을 건드려야 한다.

(ex. cortex R5: LED 잘 돌아가는데 모터는 안 돌아가게 된다. 이때, PLL을 수정해 준다)

\*. AVR은 pwm에서 나오는 신호가 자동으로 20ms로 주기가 맞추어져 있다.

따라서 PLL건드릴 필요없다.

CSVSTAT, CDDIS값을 계속 읽어서 clock이 안정화 될 때까지 기다린다.

CSVSTAT(0x0054) & (CDDIS(0x0030) ^ 0xFFU하여 하위 8비트를 반전시키고) & 0xFFU 하위 8비트값을 읽어서

결국 CSVSTAT에 clock source가 활성화되었다는 표시를 하는 비트가 제대로 1이 설정되었는지를 보고 앞에서 활성화, 비활성화 설정해준 CDDIS부분과 같은지를 체크하는 부분이다.

같아질 때까지 즉, 안정화 될 때까지 루프를 빠져나오지 않는다.

\*. CSVSTAT: Clock Source가 안정화 되어있는지 보는 비트, VCLK 활성화 되어 안정화 되면 여기서 1 아니면 0이 비트설정은 하드웨어가 해준다

디바이스 클록과 VCLK clock source를 설정한다.

```
/** - Setup BCLK, HCLK and VCLK clock source for normal operation, power down mode and after wakeup */
systemRE01->BHVSRC = (uint32)((uint32)SYS_PLL1 << 24U)
[ (uint32)((uint32)SYS_PLL1 << 16U)
[ (uint32)((uint32)SYS_PLL1 << 6U)]

2.5.1.16 GCLK1, HCLK, VCLK, and VCLK2 Source Register (GHVSRC)

The GHVSRC register, shown in Figure 2-23 and described in Table 2-35, controls the clock source configuration for the GCLK1, HCLK, VCLK and VCLK2 clock domains.
```

SYS PLL1이 1이므로 24,16,0번 비트에 1을 설정한다. 다음과 같은 의미이다.

Clock source1 is the source for GCLK1, HCLK, VCLK on wakeup.

Clock source1 is the source for HCLK, VCLK, VCLK2 on wakeup.

(142 를 보면 Clock Sources1번이 PLL1임을 알 수 있다)

Clock source1 is the source for GCLK1, HCLK, VCLK, VCLK2.

```
79 enum systemClockSource
 100
               SYS_OSC
SYS_PART
SYS_EXTERNAL1
                                                              = 0x0U, /**< Alias for oscillator clock Source
= 0x1U, /**< Alias for Pll1 clock Source
 81
 102
                                                              = 0x3U, /**< Alias for PIL Flock Source
= 0x4U, /**< Alias for low power oscillator low clock Source
= 0x5U, /**< Alias for low power oscillator high clock Source
= 0x5U, /**< Alias for low power oscillator high clock Source
= 0x5U, /**< Alias for PIL Flock Source
= 0x5U, /**< Alias for external 2 clock Source
               SYS_LPO_LOW
SYS_LPO_HIGH
 84
 86
               SYS PLL2
               SYS_EXTERNAL2
                                                              = 8x9U, /**< Alias for synchronous VCLKI clock Source

= 8xEU, /**< Alias for PLL2_post_COCLK/8

= 8xFU /**< Alias for PLL2_post_COCLK/8
              SYS_VCLK
SYS_PLL2_ODCLK_8
 88
 89
               SYS_PLL2_ODCLK_16
91);
```

RCLKSRC는 RTI Clock Source Register 이다. 즉, 리얼타임 인터럽트인데 인터럽트를 사용하지 않으므로 컴파일러가 쓸데없는 코드를 만들었다는 것을 알 수 있다.

```
304 /** - Setup asynchronous peripheral clock sources for AVCLK1 and AVCLK2 */
305 aystemREB1->VCLKASRC = (uint32)((uint32)SVS_VCLK << 8U);
306 | (uint32)((uint32)SVS_VCLK << 6U);
```

AVCLK에 대한 비동기 clock source를 지정해주는 부분이다.

VCLKASRC 11,8 // VCLK is the source for peripheral asynchronous clock2.

3,0 비트에 1을 설정 // VCLK is the source for peripheral asynchronous clock1.

VCLK에 대한 동기 clock divider를 지정해주는 부분이다.

The VCLK2 speed is HCLK divided by 2

The VCLK speed is HCLK divided by 2

(즉, fHCLK = 150 MHz를 2분주하니까 fVCLK = 75 MHz, fVCLK2 = 75 MHz 가 된다)

```
| SystemREG2->CLK2CNTRL = (systemREG2->CLK2CNTRL & @xFFFFFFFFGU) | (uint32)((uint32)1U << 0U); | (uint32)((uint32)1U << 0U); | (uint32)((uint32)1U << 24U) | (uint32)((uint32)2U << 26U) | (uint32)((uint32)2YS_VCLX << 16U) | (uint32)((uint32)((uint32)2YS_VCLX << 16U) | (uint32)((uint32)((uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)(uint32)
```

CLK2CNTRL레지스터는 (Clock 2 Control Register) VCLK3의 주파수를 결정한다. The ratio is HCLK divide by 2 (2분주를 사용한다)

VCLKACON1레지스터는 (Peripheral Asynchronous Clock Configuration 1 Register) VCLKA4 즉 앞의 데이터 시트에서 확인했듯이 이더넷 관련 설정하는 레지스터이다.

하나씩 살펴보면,

24비트에 0이므로, The ratio is VCLKA4 divided by 1. 분주없다.

20비트에 0이므로 Enable the prescaled VCLKA4 clock on VCLKA4\_DIVR.

1001 <<16 // 19,16 VCLK 이나, 분주된 VCLK가 비동기 clock4의 clock source이다.

```
/* Now the PLLs are locked and the PLL outputs can be sped up */

/* The R-divider was programmed to be 0xF. Now this divider is changed to programmed value */

systemREG1->PLLCTL1 = (systemREG1->PLLCTL1 & exE0FFFFFFU) | (uint32)((uint32)(10 - 10) << 24U);

336

/*SAFETYMCUSN 134 5 MR:12.2 <APPROVED> " Clear and write to the volatile register " */

systemREG2->PLLCTL3 = (systemREG2->PLLCTL3 & exE0FFFFFFU) | (uint32)((uint32)(10 - 10) << 24U);
```

PLL이 안정화되었으므로, PLL출력을 증폭하는 부분인 것 같다.

PLL Control Register 1 (PLLCTL1)를 31~28에 0110, 24번비트에 0을 셋팅한다.



앞에서(setupPLL()) PLL클록을 32분주로 지정했었다. 여기서는 1분주 즉 그대로 사용하는 것으로 설정한다.

마찬가지로 PLLCTL3는

fPLL2 CLK = fpost\_ODCLK2 / 1 분주없음.

```
130 /* Enable/Disable Prequency modulation */
148 system#E01->PLLCTL2 (= 0x00000000);
```

마지막으로 frequency modulation을 비활성화 시킨다.

ECLK의 핀들을 설정하는 부분이다.

SYS Pin Control Register 1 (SYSPC1) : ECLK(external clock prescaler) 가 GIO mode로 동작한다.

ECLK is in functional mode as a clock output

ECLK pins default output value가 logic 0이다

ECLK pins output direction이 출력모드이다.

ECLK pins는 푸시-풀 모드(push/pull (normal GIO) mode)로 동작한다.

ECLK pins pullup/pulldown enable은 active이다.

ECLK pins pullup/pulldown select는 풀업으로 설정되었다

```
438 /** - Setup ECLK */
429 /*ECP Control Register : configures the ECLK pin in functional mode*/
438 systemREG1->ECPCNIL = (uint32)((uint32)8U << 24U)
431 (uint32)((uint32)(Uint32)8U << 23U)
432 (uint32)((uint32)(uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(Uint32)(
```

[24] VCLK is selected as the ECP clock source.

- [23] 중지모드에서 ECLK 아웃풋이 꺼진다. 즉 디바이스의 아웃풋에서 감지되지 않는다는 의미이다
- 7 +1 = 8분주 (ECP divider value. determine the external clock (ECP clock) frequency)
- \*. systemInit()이 완료되면 다음과 같은 값으로 클럭 설정이 완료되는 것을 알 수 있다.



## 부트코드 분석

<FIN>