# Xilinx Zynq FPGA, TI DSP, MCU 기반의 프로그래밍 및 회로 설계 전문가 과정 #41

강사: Innova Lee(이 상훈)

학생 : 김 시윤

#### 1.배운내용 복습.

-----

### 커널 드라이빙

\_\_\_\_\_

선생님께서 손수 제작하신 monitor\_hack.c make 하면 여러 디바이스 파일들이 생김

디바이스 적용

sudo insmod monitor\_hack.ko

->이때 동작하는 함수 module\_init(syscall\_hooking\_init);

오늘은 insmod 했을 때 동작하는 이닛 함수를 살펴보았다.

따라서 우리는 syscall\_hooking\_init 함수를 살펴본다.

## syscall\_hooking\_init 함수

```
int syscall_hooking_init(void)
{
    unsigned long cr0;

    if((sys_call_table = locate_sys_call_table()) == NULL)
    {
        printk("<0>Can't find sys_call_table\n");
        return -1;
    }

    printk("<0>sys_call_table is at[%p]\n", sys_call_table);

// CR0 레지스터를 읽어옴
```

```
cr0 = read cr0():
   // Page 쓰기를 허용함
   write_cr0(cr0 & ~0x00010000);
   /* set_memory_rw 라는 심볼을 찾아와서 fixed_set_memory_rw 에 설정함
   fixed set memory rw
                                                                (void
*)kallsyms_lookup_name("set_memory_rw");
   if(!fixed_set_memory_rw)
       printk("<0>Unable to find set_memory_rw symbol\n");
       return 0:
   /* 시스템 콜 테이블이 위치한 물리 메모리에 읽고 쓰기 권한 주기 */
   fixed_set_memory_rw(PAGE_ALIGN((unsigned long)sys_call_table)
PAGE_SIZE, 3);
   orig_call = (void *)sys_call_table[__NR_open];
   sys_call_table[__NR_open] = (void *)sys_our_open;
   write_cr0(cr0);
   printk("<0>Hooking Success!\n");
   return 0;
```

처음 보이는 cr0 레지스터, 인텔 CPU에 있는 레지스터로 데이터시트를 확인한다.



Figure 2-1. IA-32 System-Level Registers and Data Structures

시스템레벨에서 레지스터의 흐름도 여기서 cr0 는 여러개 컨트롤 레지스터들 중 0번째를 의미한다.

즉 시피유를 통제하는 역할



컨트롤 레지스터들은 각각 통제할수 있는 영역이 다르다. 우리는 그중 cr0의 페이지 읽고 쓰기를 볼 것이다.

- PG Paging (bit 31 of CRO) Enables paging when set; disables paging when clear. When paging is disabled, all linear addresses are treated as physical addresses. The PG flag has no effect if the PE flag (bit 0 of register CRO) is not also set; setting the PG flag when the PE flag is clear causes a general-protection exception (#GP). See also: Chapter 4, "Paging."
  - On Intel 64 processors, enabling and disabling IA-32e mode operation also requires modifying CRO.PG.
- CD Cache Disable (bit 30 of CRO) When the CD and NW flags are clear, caching of memory locations for the whole of physical memory in the processor's internal (and external) caches is enabled. When the CD flag is set, caching is restricted as described in Table 11-5. To prevent the processor from accessing and updating its caches, the CD flag must be set and the caches must be invalidated so that no cache hits can occur.

See also: Section 11.5.3, "Preventing Caching," and Section 11.5, "Cache Control."

- NW Not Write-through (bit 29 of CR0) When the NW and CD flags are clear, write-back (for Pentium 4, Intel Xeon, P6 family, and Pentium processors) or write-through (for Intel486 processors) is enabled for writes that hit the cache and invalidation cycles are enabled. See Table 11-5 for detailed information about the effect of the NW flag on caching for other settings of the CD and NW flags.
- AM Alignment Mask (bit 18 of CR0) Enables automatic alignment checking when set; disables alignment checking when clear. Alignment checking is performed only when the AM flag is set, the AC flag in the EFLAGS register is set, CPL is 3, and the processor is operating in either protected or virtual-8086 mode.

2-14 Vol. 3A

#### SYSTEM ARCHITECTURE OVERVIEW

- WP Write Protect (bit 16 of CR0) When set, inhibits supervisor-level procedures from writing into readonly pages; when clear, allows supervisor-level procedures to write into read-only pages (regardless of the U/S bit setting; see Section 4.1.3 and Section 4.6). This flag facilitates implementation of the copy-onwrite method of creating a new process (forking) used by operating systems such as UNIX.
- Numeric Error (bit 5 of CR0) Enables the native (internal) mechanism for reporting x87 FPU errors when set; enables the PC-style x87 FPU error reporting mechanism when clear. When the NE flag is clear and the IGNNE# input is asserted, x87 FPU errors are ignored. When the NE flag is clear and the IGNNE# input is deasserted, an unmasked x87 FPU error causes the processor to assert the FERR# pin to generate an external interrupt and to stop instruction execution immediately before executing the next waiting floating-point instruction or WAIT/FWAIT instruction.

The FERR# pin is intended to drive an input to an external interrupt controller (the FERR# pin emulates the ERROR# pin of the Intel 287 and Intel 387 DX math coprocessors). The NE flag, IGNNE# pin, and FERR# pin are used with external logic to implement PC-style error reporting. Using FERR# and IGNNE# to handle floating-point exceptions is deprecated by modern operating systems; this non-native approach also limits newer processors to operate with one logical processor active.

See also: Section 8.7, "Handling x87 FPU Exceptions in Software" in Chapter 8, "Programming with the x87 FPU," and Appendix A, "EFLAGS Cross-Reference," in the Intel® 64 and IA-32 Architectures Software Developer's Manual. Volume 1.

- EXTENSION Type (bit 4 of CR0) Reserved in the Pentium 4, Intel Xeon, P6 family, and Pentium processors. In the Pentium 4, Intel Xeon, and P6 family processors, this flag is hardcoded to 1. In the Intel386 and Intel486 processors, this flag indicates support of Intel 387 DX math coprocessor instructions when set.
- TS Task Switched (bit 3 of CR0) Allows the saving of the x87 FPU/MMX/SSE/SSE2/SSE3/SSE3/SSE4

이 여러개 옵션중 16번 Write Protect (레지스터 16번째비트) 옵션을 본다. 16번째 비트가 1일 때 쓰기 가 억제되고 0일 때 쓰기가 가능하다.

함수에서는 변수로서 cr0를 선언했기 때문에 cr0변수에 레지스터의 값을 넣어 줘야 하기 때문에 cr0를 읽어주는 동작을 실행시킨다.

 $cr0 = read_cr0();$ 

```
static inline unsigned long read_cr0(void)
{
    return native_read_cr0();
}
```

native\_read\_cr0를 반환한다. native\_read\_cr0를 확인해본다.

```
Static inline unsigned long native_read_cr0(void)
{
    unsigned long val;
    // asm volatile(구동시킬 명령어 : 출력 : 입력 : 어셈블러 지시어)
    asm volatile("mov %%cr0,%0\n\t" : "=r" (val), "=m" (__force_order));
    return val;
}
```

확인해보니 어쎔블리어(기계어) 코드가 존재한다.

mov %%cr0,%0

여기서 %0은 처음 선언된 변수를 가리킨다. 즉 %0 = val이라는 소리다.

다시 써보면

asm volatile("mov %%cr0,val\n\t": "=r" (val), "=m" (\_\_forve\_order)); 여기서는 ':' 가 1개밖에 없으므로 구동시킬 명령어를 읽어온다.

r = 레지스터 , m = 메모리

write\_cr0(cr0 & ~0x00010000);

읽어온 cr0 의 16번째 비트를 0으로 만들어주어 페이지 쓰기를 허용시켰다.

- /\* set\_memory\_rw 라는 심볼을 찾아와서 fixed\_set\_memory\_rw 에 설정함 \*/ fixed\_set\_memory\_rw = (void \*)kallsyms\_lookup\_name("set\_memory\_rw");
- -> 이제부터 여기서 set\_memory\_rw를 찾아야 한다. kallsyms\_lookup\_name 은 심 볼을 활성화시키는 역할을 하는녀석이다 보안차원에서 심볼은 kallsyms를 사용하지 않

을 경우 활성화 되지 않는다. 즉 권한을 얻을 수 없다.

```
siyun@siyun-CR62-6M: ~/kernel/linux-4.4
// change page attr set clr(addr, 3, 2, 0, 0, 0, NULL)
static int change_page_attr_set_clr(unsigned long *addr, int numpages,
                    pgprot_t mask_set, pgprot_t mask_clr,
                     int force split, int in_flag,
                    struct page **pages)
    struct cpa data {
        unsigned long *vaddr:
        pad t
                    *pad;
        pgprot_t mask_set;
        pgprot_t mask_clr;
             numpages;
flags;
        unsigned long pfn;
unsigned force_split : 1;
               curpage;
        struct page **pages;
    struct cpa data cpa;
    int ret, cache, checkalias;
    unsigned long baddr = 0;
    /* 위 구조체 처럼 생긴 녀석을 싹 0 으로 초기화 시킴 */
    memset(&cpa, 0, sizeof(cpa));
     * Check, if we are requested to change a not supported
    mask_set = canon_pgprot(mask_set); // mask_set == 2
mask_clr = canon_pgprot(mask_clr); // mask_clr == 0
    if (!pgprot val(mask set) && !pgprot val(mask clr) && !force split)
        return 0;
    /* Ensure we are PAGE_SIZE aligned */
    // in flag == 0
    if (in flag & CPA ARRAY) {
        int i:
        for (i = 0; i < numpages; i++) {
            if (addr[i] & ~PAGE_MASK) {
                addr[i] &= PAGE MASK;
                WARN ON ONCE(1):
    } else if (!(in_flag & CPA_PAGES_ARRAY)) {
         * in_flag of CPA_PAGES_ARRAY implies it is aligned.
         * No need to cehck in that case
        /* 4096 단위로 정렬, 즉 페이지 단위로 정렬됨을 보장해줌 */
        if (*addr & ~PAGE MASK) {
             *addr &= PAGE MASK; // *addr = *addr & PAGE MASK
             * People should not be passing in unaligned addresses:
            WARN_ON_ONCE(1);
```

일단 리턴으로 chage\_page\_attr\_clear을 해주고

```
siyun@siyun-CR62-6M: ~/kernel/linux-4.4
   if (!(cpa.flags & CPA FLUSHTLB))
       goto out;
    * attributes:
   cache = !!pgprot2cachemode(mask_set);
    * avoid the WBINVD. If the CPU does not support it and in the
    * error case we fall back to cpa flush all (which uses
   if (!ret && cpu_has_clflush) {
   if (cpa.flags & (CPA_PAGES_ARRAY | CPA_ARRAY)) {
           cpa flush array(addr, numpages, cache,
                   cpa.flags, pages);
       1 else
          cpa flush range(baddr, numpages, cache);
   1 else
       cpa flush all(cache);
   return ret:
static inline int change page attr set(unsigned long *addr, int numpages,
                      pgprot t mask, int array)
   // change_page_attr_set_clr(addr, 3, 2, 0, 0, (array ? CPA_ARRAY : 0), NULL)
   // CPA ARRAY == 2
   // change page attr set clr(addr, 3, 2, 0, 0, (array ? 2 : 0), NULL)
   // (: array == 0)
   // change_page_attr_set_clr(addr, 3, 2, 0, 0, 0, NULL)
   static inline int change_page_attr_clear(unsigned long *addr, int numpages,
                    pgprot t mask, int array)
   return change_page_attr_set_clr(addr, numpages, __pgprot(0), mask, 0,
       (array ? CPA ARRAY : 0), NULL);
static inline int cpa_set_pages_array(struct page **pages, int numpages,
                      poprot t mask)
   return change page attr set clr(NULL, numpages, mask, pgprot(0), 0,
       CPA PAGES ARRAY, pages);
static inline int cpa clear pages array(struct page **pages, int numpages,
                    pgprot_t mask)
```

그걸 다시 셋해주는데 4단계 페이징을 통해 물리메모리 주소를 획득 후 읽기 쓰기 권 한을 셋해준다.

```
orig_call = (void *)sys_call_table[__NR_open];
sys_call_table[__NR_open] = (void *)sys_our_open;
write_cr0(cr0);
```

그다음에 시스템 콜 테이블에 있는 원래의 NR\_open을 갖고와 선생님께서 선언한 open변수에 저장하고 cr0권한을 실행시켜 우리가 마음데로 갖고 놀 수 있게 해준다.

아직 전체적인 큰 흐름 정도밖에 못하겠습니다. 지금은 드라이빙을 이곳 저곳 계속 들어가야 할 것 같습니다. 이곳 저곳 많이 돌아다니면서 스샷을 많이 찍고다니긴 했는데 설명이 가능한 것들만 첨부해서 올렸습니다..