# REGISTRE ŞI MEMORII RAM



- Definiție: Registrele sunt circuite logice secvențiale (CLS) care permit stocarea şi/sau deplasarea informației codificate binar
- Ele se realizează din celule de memorie binară (CBB) şi din circuite logice combinaţionale (CLC), care permit înscrierea, citirea şi transferul informaţiei
- Capacitatea unui registru este dată de numărul celulelor de memorie



#### Clasificare

- Registrele pot să fie de mai multe tipuri:
  - De memorie
  - De deplasare
  - Combinate
  - Universale



- Registre de memorie
- Memorează informația binară în celule de memorie binară
- În fiecare celulă de memorie se memorează 1 bit de informație
- Încărcarea în bistabile se poate face şi paralel, prin intrările asincrone, de Set şi Reset ale bistabilelor



- Registre de deplasare
- Realizează transferul informației
- Transferul se poate face:
  - stânga-dreapta
  - dreapta-stânga
  - reversibil în ambele sensuri cu o comandă
- La fiecare impuls de tact conţinutul registrului se deplasează cu câte o celulă în sensul stabilit
- Semnalul de ieşire este identic cu cel de intrare, dar întârziat cu un număr de impulsuri de tact egal cu numărul de celule de memorie din care este format registrul



- Registre de deplasare
- Exceptând primul bistabil, ecuaţia de stare a unui registru de deplasare stânga-dreapta este dată de relaţia:

$$Qi(t+1) = Qi-1(t) \cdot CLK$$

(unde CLK = impulsul de tact)



- Registre de deplasare exemplu
- Registru de deplasare stânga-dreapta cu bistabile JK



- La fiecare impuls de tact conținutul bistabilului  $Q_i$  se transferă în bistabilul  $Q_{i+1}$
- În bistabilul  $Q_0$  se introduce informația din exterior prin intrarea  $S_{IN}$  (serial input)
- Conţinutul ultimului bistabil se pierde
- Încărcarea registrului se realizează în mod serie
- Inițializarea registrului se realizează prin semnalul de Reset (asincron), care forțează toate ieșirile registrului în 0 logic



- Registre de deplasare
- Registrele de deplasare dreapta-stânga şi reversibile se realizează folosind circuite logice combinaționale suplimentare
- Registre combinate
- Sunt cele care au şi funcţia de memorare şi cea de deplasare
- Registre universale
- Cumulează toate funcțiile posibile ale unui registru:
  - deplasare stânga-dreapta
  - deplasare dreapta-stânga
  - încărcare serie sau paralelă a informației
  - citire serie sau paralelă a informației



- Registre universale exemplu
- Registru universal pe 4 biţi





- Registre universale exemplu
- Registru universal pe 4 biţi
- Intrările de selecție  $S_1S_0$  condiționează modul de funcționare a registrului:

•  $S_1S_0 = 00$  memorare – păstrează conținutul nemodificat

•  $S_1S_0 = 01$  deplasare stânga-dreapta

•  $S_1S_0 = 10$  deplasare dreapta-stânga

•  $S_1S_0 = 11$  încărcare paralelă

- Acţionarea registrului se face sincron prin semnalul de CLK aplicat simultan pe toate bistabilele interne
- Ştergerea registrului se face asincron, prin semnalul CLR
- Încărcarea paralelă se realizează prin intrările paralele A, B, C, D
- Deplasarea stânga-dreapta se realizează prin încărcare serială pe intrarea RI
- Deplasarea dreapta-stânga se realizează cu intrarea serială LI



- Registrele sunt utilizate în mai multe tipuri de aplicații, după funcțiile pe care pot să le îndeplinească:
  - Registre de deplasare cu reacție
  - Memorie FIFO
  - Memorie LIFO
  - Conversie serie–paralel şi paralel–serie a informaţiei
  - Generatoare de secvenţe



- Registre de deplasare cu reacţie
- Au ieșirile conectate la intrări
- Pot fi:
  - Registre de deplasare în inel conţinutul ultimei celule de memorie se înscrie în prima celulă de memorie
  - Registre (numărătoare) **Johnson** în prima celulă se introduce conținutul negat al ultimei celule

- Registre de deplasare cu reacţie
- Registre de deplasare în inel



| $Q_0$ | $\mathbf{Q}_1$ | $\mathbf{Q}_2$ | $Q_3$ |
|-------|----------------|----------------|-------|
| 1     | 0              | 0              | 0     |
| 0     | 1              | 0              | 0     |
| 0     | 0              | 1              | 0     |
| 0     | 0              | 0              | 1     |
| 1     | 0              | 0              | 0     |

Registre (numărătoare) Johnson



| $Q_0$ | $Q_1$ | $\mathbf{Q}_2$ | $Q_3$             |
|-------|-------|----------------|-------------------|
| 0     | 0     | 0              | 0                 |
| 1     | 0     | 0              | 0                 |
| 1     | 1     | 0              | 0                 |
| 1     | 1     | 1              | 0                 |
| 1     | 1     | 1              | 1                 |
| 0     | 1     | 1              | 1                 |
| 0     | 0     | 1              | 1                 |
| 0     | 0     | 0              | 1                 |
| 0     | 0     | 0 0            | 50                |
|       |       | Curs 9         | Proiectare Logica |



- Memorie FIFO (First In, First Out), primul înscris primul citit (memorie coadă)
- Se realizează cu registre de deplasare stânga-dreapta
- Numărul registrelor utilizate depinde de lungimea cuvintelor ce urmează a fi memorate
- Capacitatea memoriei FIFO depinde de lungimea registrelor
- Exemplu: dacă registrele sunt de 8 biţi, capacitatea memoriei este de 8 cuvinte
- La fiecare impuls de tact în memorie se introduc datele (cuvintele de memorat) utilizând intrarea serială a fiecărui registru
- Ieşirea (data memorată) se citeşte de pe ultimele ieşiri ale registrelor utilizate



Memorie FIFO

**Exemplu**: Schema bloc a unei memorii FIFO pe 4 biţi





- Memorie LIFO (Least In, First Out), ultimul introdus –
  primul citit (memorie stivă)
- Realizarea memoriilor LIFO se face cu registre combinate
- Numărul registrelor utilizate este dat de lungimea cuvântului de memorat
- Lungimea registrelor determină capacitatea de memorie
- Funcţionarea registrelor din memoria stivă trebuie condiţionată cu selecţii, care să permită efectuarea celor 2 operaţii care apar la acest tip de memorie

- Memorie LIFO
- **Exemplu**: Schema bloc a unei celule de memorie LIFO



 $A_1$   $A_0$ 

0 1 deplasare stânga-dreapta  $\rightarrow$  înscriere

1 0 citire

- Conversie serie paralel şi paralel serie a informaţiei
- Conversia serie-paralel
  - Se face încărcarea unui registru de deplasare prin intrarea serială şi cu comandă de tact
  - Apoi se citeşte deodată informația de pe ieşirile registrului, în paralel
- Conversia paralel-serie
  - Se face întâi încărcarea paralelă a informației în registru, cu comandă de tact
  - Apoi se deplasează informația stânga-dreapta, cu comandă de tact și se citește informația serial de pe ultima ieșire



- Generatoare de secvențe
- Generatoarele de secvenţe generează o succesiune de secvenţe binare (succesiune de 1 şi 0) de lungime dată (prestabilite)
- Lungimea secvenței reprezintă numărul după care se repetă întreaga secvență
- Secvenţele binare pot fi:
  - Aleatoare, de lungime infinită
  - Deterministe, de lungime finită
- Secvențele binare deterministe de lungime maximă se numesc secvențe pseudoaleatoare
- Realizarea generatoarelor de secvenţe se face cu registre care au în calea de reacţie circuite logice combinaţionale adecvate



- Generatoare de secvențe pseudoaleatoare
- Exemplu



Secvența pseudoaleatoare generată la ieșirile  $Q_0Q_1Q_2$  este:

- Lungimea secvenței pseudoaleatoare este de 7
- Observaţie: Dacă sistemul porneşte din starea iniţială 000 se va bloca în această stare! => autocorecţie



- Memoriile de tip RAM (random access memory) sunt memorii de tip citeşte-scrie, cu acces aleatoriu
- Tipuri de memorii RAM:
  - SRAM (static RAM)
  - DRAM (dynamic RAM)
- SRAM după înscrierea unei informaţii într-o locaţie aceasta se păstrează atâta timp cât memoria este alimentată şi nu se face o nouă scriere
- DRAM datele înscrise trebuie reactualizate (refresh) periodic, prin citirea şi reînscrierea lor, altfel dispar, chiar în prezenţa tensiunii de alimentare



- În general memoriile RAM sunt volatile, nu-și păstrează informația după întreruperea tensiunii de alimentare
- Există memorii CMOS statice (nevolatile) prevăzute cu baterie, care pot să-și păstreze informațiile
- Memorii RAM nevolatile
  - feroelectrice combinarea elementelor magnetice şi electronice
  - nanotuburi de carbon



- Dimensiunea memoriei este specificată prin:
  - numărul de cuvinte (stabilit cu ajutorul adreselor)
  - numărul de biţi pe cuvânt
- Capacitatea memoriei este dată de numărul total de biţi memoraţi



Schema funcțională de principiu a unei memorii SRAM





- Memoria SRAM este formată din:
  - nivel de decodificare
  - matrice de memorie realizată cu celule de memorie binară de tip "latch"
  - nivel de multiplexare
- Decodificarea are ca intrări adresele memoriei şi acţionează pentru selectarea fiecărui cuvânt de memorie
- Multiplexarea permite selectarea oricărei celule de memorie la intrare sau la ieşire



- Validarea memoriei se face prin intrarea de enable CS (chip select)
- Pentru citirea şi scrierea memoriei de foloseşte un semnal de comandă suplimentar WE:
  - Dacă WE = 1 se face citire
  - Dacă WE = 0 se face scriere
- Datele de intrare şi ieşire pot să folosească linii diferite sau aceeaşi linie bidirecţională
- Memoriile pot avea un număr diferit de căi de date (de obicei cuvinte de un număr de biţi multiplu de 2)



- Memorii SSRAM (synchronous SRAM) o variantă îmbunătățită de memorii SRAM
  - Folosesc tot latch-uri în matricea de memorie
  - Există în plus o interfață pentru control, adrese şi date, controlată prin semnal de tact (CLK)
- Extinderea capacității memoriilor se face:
  - Prin extinderea dimensiunii cuvântului de memorie (numărul de biţi din cuvânt)
  - Şi prin extinderea numărului de cuvinte ale memoriei (adresa de memorie)



#### 5.4.2. Memorii DRAM

- Memoriile DRAM sunt realizate cu condensatoare şi tranzistoare MOS (pentru a fi mai rapide)
- Ele au nevoie de reîmprospătarea informației memorate la diferite intervale de timp, pentru a se evita pierderea ei
- Au 2 intrări de comandă în plus:
  - RAS (row address strobe)
  - CAS (column address strobe)
- Există şi memorii SDRAM (synchronous DRAM), care au o interfață controlată cu semnal de tact