# 數位 IC Project: 基於四種 Hazard 解決方案之 MIPS Pipeline CPU

指導教授:蔡宗漢|學生:徐松廷

本專題利用 Verilog 實作 MIPS pipeline CPU, 分成五個 stage 以提升硬體利用率並增加吞吐量, 同時解決 CPU 的四種 Hazard,分別是 EXE/MEM Data Hazard, load-use Hazard, Read after Write Hazard, Branch Hazard,本架構以 Vivado 執行功能性驗證,再以開源的 synthesis tool Yosys 確認本架構可以成功在 FPGA 上合成, 未來會繼續以 FPGA 進行更完整的功能驗證。



#### 1. EXE/MEM Data Hazard Solution

本專題以 Stage 4, Stage 5 的 Write Data 對 Stage 3 的 Read Data 1,2 進行 forwarding, 示意圖如下:



為解決 EXE/MEM Data Hazard 之電路架構如下:



### 2. Load-Use Data Hazard Solution

當 Hazard Detection Logic 偵測到 lw 的\$rt 會在下個指令被用到時代表產生 Load-Use Data Hazard 會在下個cycle讓 Stage 2 的 instruction變成 Stall,讓 Stage 2-5 都停擺一個週期,Load-Use Data Hazard 就會自動變成 MEM Data Hazard,即可使用 Forwarding 架構解決,示意圖如下:



為解決 Load-Use Data Hazard 之電路架構如下:



#### 3. Branch Hazard Solution

在 MIPS 架構中 branch 的成立與否在 Stage 3 判定,我們特別將 branch 與 jump 的成立與否都提前到 Stage 2 判定,缺點是會使 Stage 2 的 critical path 變長進而降低最大操作頻率,優點是當 branch/jump 成立時,只需要 stall 1 cycle。



為解決 Branch Hazard 之電路架構如下:



## 4. Read After Write Hazard Solution

stage 2 的 register file 的 write logic 為 non-blocking, 所以要等一個周期才會寫入 RF,如果該 cycle 正 在對特定變數進行寫入但該變數又被 read,就會 產生 RAW Hazard,我們以 forwarding 解決。



# 5. Simulation and Verification Result on Vivado

本專題以 24 個指令驗證功能正確性,包含 add, sub, addi, lw, sw, beq, j, or, and, test case 涵蓋 EXE/MEM Data Hazard, Load-Use Data Hazard, RAW Hazard, Branch Hazard 等以證明電路正確性與可靠性, test result 如下:





# 6. 本專題實作之 MIPS Pipeline CPU with 4 Hazard Solutions 之電路架構如下

