# WEST REED WITH THE COM

「电计 2203 班 | 周常规知识整理共享

作品会对新 42

日期: 2024-11-21 学科: 计算机组成原理

来源:历年考研 408 真题

## 《I/O 设备·计算专题》

【简单挑战】 (2011) 某计算机处理器主频为 50MHz, 采用定时查询方式控制 设备 A 的 I/O, 查询程序运行一次所用的时钟周期数至少为 500。在设备 A 工作期间,为保证数据不丢失,每秒需对其查询至少 200 次,则 CPU 用于设备 A 的 I/O 的时间占整个 CPU 时间的百分比至少是

A. 0.02%

B. 0.05%

C. 0.20%

D. 0.50%

【普通挑战】 (2019) 某设备以中断方式与 CPU 进行数据交换, CPU 主频为 1GHz,设备接口中的数据缓冲寄存器为 32 位,设备的数据传输速率为 50kB/s。若每次中断开销(包括中断响应和中断处理)为 1000 个时钟周 期,则 CPU 用于该设备输入/输出的时间占整个 CPU 时间的百分比最多 是

A. 1.25%

B. 2.5%

C. 5%

D. 12.5%

【困难挑战】 (2018) 假定计算机的主频为 500MHz, CPI 为 4。现有设备 A 和 B, 其数据传输速率分别为 2MB/s 和 40MB/s, 对应 I/O 接口中各有一个 32 位数据缓冲寄存器。若设备 B 采用 DMA 方式,每次 DMA 传送的数 据块大小为 1000B, CPU 用于 DMA 预处理和后处理的总时钟周期数为 500,则 CPU 用于设备 B 输入/输出的时间占 CPU 总时间的百分比最多 是。

【无畏挑战】 (2014) 若某设备中断请求的响应和处理时间为 100ns, 每 400ns 发出一次中断请求,中断响应所允许的最长延迟时间为 50ns,则在该设备 持续工作过程中, CPU 用于该设备的 I/O 时间占整个 CPU 时间的百分 比至少是

A. 12.5%

B. 25%

C. 37.5%

D. 50%

这四题都与 I/O 设备有关,都是计算题。以下用  $T_c$  表示时钟周期,用  $f_c$  表示主频(时钟频率)。

【简单挑战】 一个朴素的想法,即是计算出「每秒钟 CPU 对设备的查询所占  $T_c$  数」与「每秒钟总  $T_c$  数」的比值。

已知条件翻译: $f_c=50 \mathrm{MHz}=5 \times 10^7 \mathrm{Hz}$ ,每秒查询 200 次,每次占用 500 个  $T_c$ 。

- 每秒的对设备查询所占  $T_c$  数:  $200 \times 500 = 100000 = 10^5$  个  $T_c$  。
- 每秒总  $T_c$  数:  $5 \times 10^7$  个  $T_c$  (也就是时钟频率)。
- 比值:  $r = \frac{10^5}{5 \times 10^7} \times 100\% = 0.2\%$ 。

因此答案为 0.20%, 选 C。

## 【普通挑战】 本题求解结果与「简单挑战」一样,计算方式也一样。

已知条件翻译:  $f_c = 1$ GHz =  $10^9$ Hz, 每秒传输 50kB 数据, 每传输 32bit (4B) 即触发一次中断, 每次中断占  $1000 \land T_c$ 。

- 每秒触发中断的次数 :  $\frac{50 \text{kB}}{4 \text{B}} = 12.5 \text{k} = 1.25 \times 10^4$  次。
- 每秒中断所需要的  $T_c$  数:  $(1.25 \times 10^4) \times 1000 = 1.25 \times 10^7$  个  $T_c$ .
- 每秒总  $T_c$  数:  $10^9$  个  $T_c$  (也就是时钟频率)。
- 比值:  $r = \frac{1.25 \times 10^7}{10^9} \times 100\% = 1.25\%$  •

因此答案为 1.25%, 选 A。

#### 【困难挑战】 本题求解结果还与「简单挑战」一样。

这题跟上一题多了一些干扰信息,所以显得困难一些。已知条件翻译: $f_c=500 {
m MHz}=5 imes 10^8 {
m Hz}$ ,一条指令需要 4 个  $T_c$  (即 CPI),设备 B 每秒传输  $40 {
m MB}$ 数据,32 位数据缓冲寄存器,每计满  $1000 {
m B}$  (一个数据块)触发一次  ${
m DMA}$ ,一次  ${
m DMA}$  的预、后处理需要 500 个  $T_c$ 。

- 每秒 DMA 所需要的  $T_c$  数:  $(4 \times 10^4) \times 500 = 2 \times 10^7$  个  $T_c$  。
- 每秒总 T<sub>c</sub> 数: 5 × 10<sup>8</sup> (也就是时钟频率)。

• 比值:  $r = \frac{2 \times 10^7}{5 \times 10^8} \times 100\% = 4\%$ 。

因此答案为 4%。(注: DMA 仅预、后处理需要 CPU, 其过程不依赖 CPU。)

【无畏挑战】 本题要求解的结果还是一样的,但是题目明显不按套路出牌,至少连主频都未给出,着实无从下手。怎么解决?

这题只有三条信息:中断请求的响应和处理需要 100ns,每 400ns 提一次请求,最多允许延迟 50ns 响应。

如果只考虑前两条信息,即每次中断都立刻「有求必应」,则如下图所示:



在这种情况下,CPU用于该设备的 I/O 时间占整个 CPU 时间的比值就是  $\frac{100ns}{400ns}\times 100\%=25\%$  。

如果考虑「最多延迟 50ns」这一条件,那么我们可以把表示响应的这一段时间向后挪 50ns,像这样:



可以发现,延迟 50ns 并不影响这一比值,仍旧是 25%。不难发现,无论延迟多长时间,这一比值都不变;也就是说「最多延迟 50ns」是干扰信息,只需要 100ns 和 400ns 的信息便足够了。

因此答案是 25%,选 B。

#### 【结论】C, A, 4%, B

【点评】这是四道计组的考研题,涉及到 I/O 时间的相关计算。对于多数比值问题,都可以用「每秒钟 CPU 对设备的查询所占  $T_c$  数」与「每秒钟总  $T_c$  数」做除法计算出答案;对于少数偏门的问题,则需要具体问题具体分析。