# Lógica digital II

Arquitectura de Computadores – IIc2343

Yadran Eterovic S. ( <a href="mailto:yadran@uc.cl">yadran@uc.cl</a>)

Un (circuito) sumador de sumandos de 4 bits

$$A_3A_2A_1A_0 + B_3B_2B_1B_0$$

... necesita 4 full adders, conectados como se muestra a continuación



Un (circuito) sumador de sumandos de 4 bits

 $A_3A_2A_1A_0 + B_3B_2B_1B_0$ 

... necesita 4 full adders, conectados como se muestra a continuación



Un (circuito) sumador de sumandos de 4 bits

 $A_3A_2A_1A_0 + B_3B_2B_1B_0$ 

... necesita 4 full adders, conectados como se muestra a continuación





¿ Podemos aprovechar el sumador ?

### ¿ Y qué pasa si queremos restar números de 4 bits?

¿ Podemos aprovechar el sumador ?

#### Sabemos que A - B = A + (-B)

 $\implies$  en lugar de restar el sustraendo (B) al minuendo (A)

... podemos, equivalentemente, sumar al minuendo

... el inverso aditivo del sustraendo (–B)

#### ¿ Y qué pasa si queremos restar números de 4 bits?

¿ Podemos aprovechar el sumador ?

Sabemos que A - B = A + (-B)

 $\Rightarrow$  en lugar de restar el sustraendo (B) al minuendo (A)

... podemos, equivalentemente, sumar al minuendo

... el inverso aditivo del sustraendo (-B)

¿ Por qué esto ayuda?

Recordemos: en *complemento de 2* el inverso aditivo –*B* se obtiene

... primero invirtiendo cada 0 de B a 1 y cada 1 de B a 0

... y luego sumando 1 al patrón de bits resultante



P.ej., si queremos restar:

... primero calculamos el inverso aditivo del sustraendo *B* (en *complemento de 2*), en dos pasos:

... y así convertimos la resta anterior en una suma:

Por lo tanto, un (circuito) **restador** de operandos de 4 bits

$$A_3A_2A_1A_0 - B_3B_2B_1B_0$$

... es como se muestra a continuación:











¿ Cómo construimos un circuito sumador/restador?

• ¿ podemos hacerlo usando sólo los elementos vistos hasta ahora?

El circuito va a tener una **entrada** *A*, otra **entrada** *B* y una **salida** *S*, todas de de 4 bits

... pero de alguna manera tenemos que decirle si queremos que sume, S = A + B, o que reste, S = A - B

...  $\Rightarrow$  tenemos que *controlar la operación* del circuito

 $... \Rightarrow$  tenemos que poder **programar** el circuito:

...  $\Rightarrow$  además de *inputs* de datos, el circuito tiene que tener *inputs* de control

P.ej., este es un circuito muy simple -1-bit Enabler — con un input de control, E, además de un input de datos de un bit,  $A_0$ :

• dependiendo del valor de E, el output  $A_0$ ' será 0 (si E = 0) o exactamente igual a  $A_0$  (si E = 1)





P.ej., esta es la versión del circuito anterior para un input de datos de cuatro bits,  $A_3A_2A_1A_0$  **-4-bit Enabler** 



Un **multiplexor** (**mux**) es un circuito con  $2^n$  inputs de datos (de m bits c/u)

... un output (de *m* bits)

 $\dots$  y n inputs de control (de un bit c/u) que seleccionan exactamente uno de los inputs de datos y lo ponen en el output

P.ej., para n = 1 e inputs de un bit (m = 1), hay dos inputs de datos,  $A_0$  y  $B_0$ , un input de control, S, y un output,  $M_0$ :

• dependiendo del valor de S,  $M_0$  será exactamente igual a  $A_0$  (si S=0)

... o a 
$$B_0$$
 (si  $S = 1$ )

| S | M0 |
|---|----|
| 0 | A0 |
| 1 | B0 |





#### Los circuitos anteriores:

- enabler
- multiplexor (mux o selector)

... son circuitos en que además de los inputs típicos A, B, ... (los datos que estamos manejando)

... hay **inputs** (o señales) **de control S**, que especifican cómo queremos manejar esos datos

(Esto nos sirve como introducción a la *ALU* —un circuito con varias señales de control— y, un poco más en general, a la CPU —varios circuitos, cada uno con sus propias señales de control )



Un **comparador** compara dos patrones de bits del mismo largo (los inputs) y produce un 1 (el output) si y sólo si los patrones son exactamente iguales (bit a bit); de lo contrario, produce un 0:

• p.ej., para el caso de patrones de 4 bits cada uno



Nuestro circuito sumador/restador de 4 bits (próx. diap.) aprovecha el hecho de que el circuito restador es esencialmente el mismo que el circuito sumador,

- los inputs de datos, A y B, de 4 bits c/u
- 4 negadores (inversores), uno para c/u de los bits de B
- el sumador de 4 bits (diap. 2)
- 4 multiplexores de 1 bit para seleccionar entre el bit de B
  o el bit invertido de B (diap. 15)
- un input de control, S, que controla los multiplexores y es al mismo tiempo el input  $C_{in}$  del sumador del bit O

... sólo que recibe como uno de sus inputs el inverso aditivo del sustraendo *B* (en vez de *B* propiamente tal)

# Sumador/restador de 4 bits





#### El input *B* puede entrar

- "directo" –en el caso de una suma
- invertido –en el caso de una resta

... por lo que ambas versiones pasan por un multiplexor controlado por el input de control *S* antes de entrar al circuito sumador:

- $S = 0 \implies \text{el } mux \text{ selecciona}$ la versión "directa" de B
- $S = 1 \Longrightarrow \text{el } mux \text{ selecciona}$  la versión invertida de B



#### El input *B* puede entrar

- "directo" –en el caso de una suma
- invertido –en el caso de una resta

... por lo que ambas versiones pasan por un multiplexor controlado por el input de control *S* antes de entrar al circuito sumador:

- $S = 0 \implies \text{el } mus \text{ selecciona}$ la versión "directa" de B
- $S = 1 \Longrightarrow \text{el } mux \text{ selecciona}$  la versión invertida de B



Todos los computadores tienen un circuito para realizar operaciones lógicas (p.ej., AND, OR) y aritméticas (p.ej., suma, resta) sobre dos operandos

## → la unidad lógica aritmética o ALU :

- operandos A y B, de K bits c/u
- resultado M, de K bits
- input de control S, de N bits, para seleccionar entre  $2^N$  operaciones distintas



P.ej., el circuito sumador / restador de la diap. anterior correspondería a una *ALU* muy simple que sólo suma o resta operandos de *K* = 4 bits

 $\Rightarrow$  sólo dos operaciones, por lo que *S* tiene sólo un bit (N = 1)

La ALU también realiza las operaciones lógicas básicas sobre sus inputs:

NOT

AND

OR

XOR

Son muy útiles por sí mismas y formando parte de otras operaciones más complejas

Se realizan bit a bit (bitwise)











10110100

Las dos últimas operaciones que vamos a implementar en nuestra *ALU* básica son *shift left* y *shift right* 



Las operaciones *shift* pueden parecer arbitrarias, pero son muy útiles

P.ej., podemos verlas como la multiplicación por 2 (shift left)

... y la división (entera) por 2 (shift right)

... análogas, en base 10, a una multiplicación por 10 (se agrega un cero a la derecha de la secuencia de dígitos) y una división entera por 10 (se descarta el dígito de más a la derecha):

47293 × 10 = 472930

47293 / 10 = 4729

(En *shift right*, la razón de "llenar" el bit de más a la izquierda con el mismo valor que había allí originalmente, es mantener el signo —positivo o negativo— del número representado por el patrón de bits )

ALU básica de 8 operaciones, dibujada esquemáticamente para dos inputs de datos de 8 bits (A y B), un input de control de 3 bits (S), y un output de 8 bits (Result)



El output *Result* va a contener el resultado de la ejecución de una de las 8 operaciones, según la combinación de valores en los tres bits del input de control,  $S_2$   $S_1$   $S_0$ ; p.ej.:

$$0 \ 0 \ 1 \Longrightarrow A - B$$
  $0 \ 1 \ 1 \Longrightarrow A \ \text{OR} \ B$   $1 \ 1 \ 1 \Longrightarrow shift \ right(A)$