Conception Electronique pour le Traitement de l'Information Julien VILLEMEJANE / Année universitaire 2020-2021 LENSE / Institut d'Optique Graduate School

5N-027-SCI / OéTI
INSTITUT

GORIGIA

LEBE

GORIGIA

Parisital

Parisital

Parisital

Parisital

Parisital

Parisital

Parisital

OC L

# TD 8 / CONVERTIR UN SIGNAL ANALOG. EN DONNÉES NUM.

Correction

# Exercice 1 - Conversion de signaux courants

# Notions abordées

▷ rappel des fréquences mises en jeu dans les signaux habituels

# Signal audio

1. Rappeler l'intervalle de fréquences des signaux audibles par l'être humain.

## Keponse

Entre 20 Hz et 20 kHz.

2. Quelle est la fréquence minimale pour échantillonner correctement un signal audio?

# éponse

Afin de respecter le critère de Nyquist-Shannon, à savoir qu'il faut au moins échantillonner 2 points par période d'un signal pour pouvoir le reconstituer fidèlement, il faut une fréquence d'échantillonnage supérieure à  $40\,\mathrm{kHz}$ .

Les signaux audio « classiques » (CD audio par exemple) sont échantillonnés à une fréquence  $F_{Eclassique}$  = 44.1 kHz et chaque échantillon est codé sur 16 bits.

Les signaux HRA (Audio Haute Résolution) sont échantillonnés à une fréquence  $F_{EHRA1} = 96\,\mathrm{kHz}$  ou  $F_{EHRA2} = 192\,\mathrm{kHz}$  et chaque échantillon est codé sur 24 bits.

3. Ces fréquences sont-elles bien choisies?

### Sénonso

Elles respectent toutes le critère de Nyquist-Shannon, puisque  $F_E > 40\,\mathrm{kHz}$ .

4. Combien de niveau logique différent y a-t-il pour chacune de ces normes?

### ponse

Pour la version  $\epsilon$  classique  $\gg$ , on a  $2^{16}$  niveaux logiques différents (soit 65536 niveaux). Pour la version HRA, on a  $2^{24}$  niveaux logiques différents (soit plus de 16 millions de niveaux). 5. Quelle quantité d'espace numérique (en octets) faut-il prévoir pour stocker une heure de données sonores :

5N-027-SCI / CéTI

TD 8 / Convertir un signal analog. en données num.

(a) au format « classique », stéréo?

En stéréo, il y a 2 voies. On les échantillonne chacune à  $44100~{\rm Hz}$ , soit 44100 échantillons par seconde de 16 bits chacun.

La quantité de données est alors de :

 $DATA = 2(voies) \cdot 16(bits) \cdot 44100(ech/s) \cdot 3600(s)/8(bits) = 635.04 \text{ Mo}$ 

(b) au format HRA-192, en  $5.1\,?$ 

### éponse

En 5.1, il y a 6 voies. On les échantillonne chacune à 192000 Hz, soit 192000 échantillons par seconde de 24 bits chacun.

La quantité de données est alors de :

 $DATA = 6(voies) \cdot 24(bits) \cdot 192000(ech/s) \cdot 3600(s)/8(bits) = 12.5 \, \mathrm{Go}$ 

# Signal vidéo

On s'intéresse au capteur CMV50000 de la société CMOSIS, capteur 8K@30fps - au prix d'environ 3500\$ (juin 2018) dont la documentation est donnée en annexe.

# Complément d'information

On peut rappeler le principe d'un capteur CMOS = ensemble de photodiodes et leur système d'amplification. Le tout est lié à plusieurs convertisseurs analogique/numérique en parallèle.

1. Quelle est la taille de l'image de ce capteur? Combien cela fait-il de pixels?

### ponse

On peut lire dans la documentation : 7920 (H) x 6004 (V) soit un total de 47.5 millions de pixels.

 Combien de convertisseurs analogique-numérique embarquent ce capteur? Quelle est la résolution des ADC?

# Réponse

Le constructeur annonce : 22 LVDS at 830 Mbps comme sortie. Cela correspond à 22 convertisseurs placés en parallèle.

On trouve également que le nombre d'électrons récupérés en sortie en **pleine échelle** (Full well charge) est de 14500 e-. On a également le taux de conversion de 0.272 DN/e. On a alors que la pleine échelle est d'environ 3950 DN. Cela correspond bien aux 12 bits annoncés par le constructeur.

# Complément d'information

On peut rappeler ici que les capteurs CMOS sont des matrices de photodiodes qui transforment un flux lumineux en électrons.

12

3. La vitesse de transfert donnée est-elle suffisante pour prendre des images en 8K (7680 x 4320 pixels) à 30  $\,$ images/seconde?

Pour une image en 8K, soit 7680 x 4320 pixels, chacun codé sur 12 bits, à 30 images/seconde, cela

 $DATA = 7680 \cdot 4320 \cdot 12(bits) \cdot 30(fps) = 11.94 \text{ Gbps} = 1.5 \text{ Gops}$ 

Comme il y a 22 sorties en parallèle, chacune produit donc un flux de donnée de :  $DATA_{LVDS} =$  $DATA/22 = 543\,\mathrm{Mbps} = 68\,\mathrm{Mops}.$ 

# Exercice 2 - Système numérique

# Notions abordées

- ▷ étude d'un signal échantillonné
- $\,\,\vartriangleright\,$  critère de Shannon-Nyquist

Que peut-on dire des signaux suivants?



Fig. 3: Sortie d'un filtre numérique

Cette figure correspond à la réponse d'un système numérique qui échantillonne à une fréquence de 5 kHz (ou une période de 200  $\mu s$  - largeur d'un palier).



Fig. 4: Sortie d'un filtre numérique

5N-027-SCI / CéTI

Cette figure correspond à la réponse du même système numérique que précédemment.

On remarque ici que le signal de sortie n'a pas la même fréquence de le signal de départ. Le système n'est donc pas linéaire!! On assiste ici à un repliement de spectre dû à l'échantillonnage.

# Complément d'information

On peut ici dessiner le spectre du signal initial, et de la version échantillonné de ce signal pour montrer le repliement.

# Exercice 3 - Entrées/Sorties Numériques

# Notions abordées

- $\triangleright$ étude de la documentation technique d'un CAN
- ▷ entrée/sortie série/parallèle

On s'intéresse à présent à 2 convertisseurs analogiques-numériques différents, dont une partie des documentations techniques sont données en annexe:

- TLC548 de Texas Instruments (environ 3\$ juin 2018)
- $\mathbf{AD9230}$  de  $Analog\ Devices\ (environ\ 80$$s$ juin\ 2018)$
- 1. A partir de ces deux documentations, remplir le tableau suivant :

|                | TLC548 | AD9230 |
|----------------|--------|--------|
| Type de sortie |        |        |
| $F_{Emax}$     |        |        |
| Résolution     |        |        |
| Alimentation   |        |        |

| AD9230 | Parallèle - LVDS $^b$    | 250  Msps  | 12 bits    | 1.8 V        |
|--------|--------------------------|------------|------------|--------------|
| TLC548 | Série a                  | 45.5 ksps  | 8 bits     | 3 à 6 V      |
|        | Type de sortie Série $a$ | $F_{Emax}$ | Résolution | Alimentation |

- signaux électriques à haute a. Liaison type SPI avec les signaux : CS-IO-CLOCK-DATA-OUT b. Low Voltage Differential Signaling - nouvelle norme pour la transmission de ifréquence - plusieurs centaines de MHz - sur une ligne symétrique / signal différentiel
- 2. A l'aide de la documentation technique du TLC548,
- (a) Expliquer à quoi correspondent les différents éléments du diagramme fonctionnel donnée en page

5N-027-SCI / CéTI

# System Sample

- 8-Bit Analog-to-Digital Converter: convertisseur avec:
- $\square$  2 entrées de référence REF+ et REF-
- $\square$  1 entrée pour le signal analogique à convertir

 $\square$ 1 sortie sur 8 bits pour la donnée numérique

- $\square$  des entrées de contrôle
- Data Output Register : bloc permettant de mémoriser la donnée le temps d'une autre
- 8-to-1 Data Selector and Driver: bloc permettant de transformer la donnée numérique parallèle en donnée numérique série, à partir de l'horloge d'entrée
- Sample and Hold: échantillonneur bloqueur permettant d'avoir un signal analogique stable durant tout le temps de la conversion  $^a$
- Control Logic and Output Counter: bloc de contrôle de la séquence de conversion

a. On peut prendre un peu de temps pour montrer le fonctionnement via le schéma proposé dans la documenation technique (b) Expliquer l'opération de conversion et de récupération des données à partir de la séquence donnée en page 3.



La conversion se fait lorsque le signal CS passe à '1'. La conversion dure jusqu'à  $t_{conv}=17\,\mu s$ (d'après la documentation technique). La donnée est ensuite prête dans le registre de données. Il faut forcer le signal CS à  $^{\circ}$ 0' pour débuter la discussion avec le composant. Il faut appliquer un signal d'horloge (jusqu'à 2.048 MHz d'après la documentation technique).

(c) Combien de temps faut-il entre chaque conversion (pour  $F_{CLOCK} = 2.048\,\mathrm{MHz}$ ?

5N-027-SCI / CéTI

Il faut  $t_{data} = 8 \cdot 1/2.048 \,\mathrm{MHz} = 3.9 \,\mu\mathrm{s}$  pour récupérer la donnée complète sur 8 bits.

TD 8 / Convertir un signal analog. en données num.

L'opération totale met donc  $t_{total} = t_{conv} + t_{data} = 21 \, \mu \mathrm{s}$ 

# Exercice 4 - Convertisseur R-2R

Notions abordées

⊳ étude de la structure d'un CNA

# Montage R-2R

On s'intéresse à ce montage :



Que vaut le courant I<sub>1</sub> en fonction du courant I<sub>0</sub> (courant passant par la résistance 2R?

On peut s'intéresser à la résistance équivalente entre les points  $\mathbf A$  et  $\mathbf M$  :

On trouve entre  $\Lambda$  et M une résistance R en série avec un ensemble en parallèle de 2 résistances

 $R_{AM}=R+(2R//2R)$  avec  $2R//2R=\frac{2R\cdot 2R}{2R+2R}=R$ 

On a alors :  $R_{AM} = R + R = 2R$ .

Les deux résistances de 2R étant en parallèle, elles sont soumises à la même différence de potentiel.

La loi des noeud au point d'intersection de R et des deux résistances de 2R donne que  $I_1 = 2 \cdot I_0$ . Comme elles ont également la même résistance, elles sont traversées par le même courant.

2. Que vaut le courant  $I_2$  en fonction du courant  $I_0$  (courant passant par la résistance 2R?

En reprenant le modèle équivalent du montage entre A et M, on obtient alors un nouveau montage

On a alors  $R_{BM} = R + (2R//2R) = 2R$ . Et ainsi de suite..

De la même façon que précédemment, on obtient  $I_2 = 2 \cdot I_1 = 2^2 \cdot I_0$ .

# Montage complet

On s'intéresse à présent au montage suivant :

On supposera que lorsque  $A_i = 0$ , l'interrupteur i est en position 3 et que lorsque  $A_i = 1$ , l'interrupteur iest en position 1.

15



1. Quel est le type de montage autour de l'ALI?

### ponse

Il s'agit d'un montage transimpédance, qui permet de transformer  $I_{tot}$  en une tension  $V_S = -R_T \cdot I_{LA}$ 

 $2. \ \, {\rm En}$  quoi la structure vue précédemment peut nous aider ?

### éponse

On remarque que la structure est de type R-2R. En fonction de la position des  $A_i$ , le courant résultant des différentes branches va soit à la masse, soit dans le contre-réaction de l'ALI. Comme l'ALI est en mode linéaire, on a V+=V- et V+=0. Dans les deux cas, la masse est présente sur les interrupteurs  $A_i$ .

3. Que vaut alors le courant  $I_{tot}$  dans la contre-réaction de l'ALI en fonction des courants  $I_i\,?$ 

### éponse

Si on calcule le courant au noeud en V-, on a  $I_{tot}=A_0\cdot I_0+A_1\cdot I_1+A_2\cdot I_2+A_3\cdot I_3.$  De manière généralisée :  $I_{tot}=\sum_{k=0}^NA_k\cdot I_k$ 

4. Que vant alors le courant  $L_{tot}$  dans la contre-réaction de l'ALI en fonction du courant I0i et des valeurs  $A_{tot} A_{tot}$ 

### nonse

D'après la section précédente, on a vu que  $I_1=2^1\cdot I_0,$  que  $I_2=2^2\cdot I_0...$  On a alors :

$$I_{tot} = I_0 \cdot \sum_{i=0}^{N} A_k$$