

Electrónica Microcontrolada



# Circuito Digital CLC

# Índice

#### • Introducción:

- Definición de CLC, Modelo matemático.
- Del transistor a la puerta lógica.
- Puertas Lógicas.
- CLCs jerárquicos.

#### Análisis Temporal:

- Tiempo de propagación.
- Glitches.

#### • Álgebra de conmutación:

- Axiomas y teoremas.
- Expresiones/Circuitos equivalentes.

#### Análisis y Síntesis:

- Suma de Minterms.
- Decodificador + OR.
- ROM.

#### Circuito Lógico Combinacional (CLC):

- Definición: circuito encargado de procesar (transformar) las señales binarias (información digital).
- Se puede representar como una «caja negra» (abstracción) con los siguientes componentes:
  - Una ó más entradas (señales binarias).
  - Una ó más salidas (señales binarias).
  - Funcionalidad describiendo la relación entre entradas y salidas.
  - Timing: determina el retraso entre el cambio de una entrada y la respuesta de una salida.



\* x0, x1, x2, w1 y w2 son señales eléctricas binarias únicamente con dos posibles valores: 0 y 1 voltio (1980: 5 v.; 2011: 1 v).

- Circuito Lógico Combinacional (CLC):
  - Un ejemplo concreto:



- Circuito Lógico Combinacional (CLC):
  - Modelado Matemático.

Señales eléctricas binarias x(t), y(t), w(t)



| Formulación exhaustiva |                         |     |     |  |  |  |  |
|------------------------|-------------------------|-----|-----|--|--|--|--|
|                        | y(t) X(t) W(t)          |     |     |  |  |  |  |
| '                      | 0 v 0 v 0 v             |     |     |  |  |  |  |
|                        | 0 v 1 v 1 v 1 v 1 v 0 v |     |     |  |  |  |  |
|                        |                         |     |     |  |  |  |  |
|                        | 1 v                     | 1 v | 0 v |  |  |  |  |

Variables Lógicas x, y, w € {0,1}



| Tabla de Verdad |   |   |  |  |
|-----------------|---|---|--|--|
| х               | У | w |  |  |
| 0               | 0 | 0 |  |  |
| 0               | 1 | 1 |  |  |
| 1               | 0 | 0 |  |  |
| 1               | 1 | 0 |  |  |
|                 |   |   |  |  |

#### Del Transistor a la Puerta Lógica:

- El transistor fue inventado en 1947 por tres físicos Americanos (John Bardeen, William Shockley, Walter Brattain) en los laboratorios de Bell Telephone. Ganaron el premio Nobel de física en 1956 por su hallazgo.
- Esto hizo posible, en 1958, la fabricación del primer circuito integrado por Jack Kilby en Texas Instruments (1971, primer microprocesador comercial, Intel 4004).
- Sin lugar a dudas, estos son algunos de los hechos más relevantes en electrónica en el siglo XX.





#### Un poco de Física:

- Para entender cómo funciona un transistor, tendremos que «descender hasta el átomo» (casi).
- Lo haremos de manera «informal» (lenguaje coloquial).
- Los expertos (Fundamentos Físicos, Tema 5) arrojarán mucha más luz sobre todo esto.
- Orden lógico (cronológico): Fundam. Físicos ->Sistemas Digitales.

#### • El Transistor:

- Dispositivo electrónico que conmuta entre aislante y conductor al aplicar un nivel de tensión en uno de sus terminales (puerta).
- Esquema Básico:



- Dos tipos básicos (hay más):
  - Transistor Bipolar (BJT): Utilizado ámpliamente en electrónica analógica.
  - Transistor de Efecto de Campo (FET, MOSFET, MOS): empleado en electrónica digital (ICs).



#### Semiconductores:

Los transistores MOS se construyen de Silicio, un material Semiconductor.



El silicio no es conductor, ya que todos sus electrones de último nivel forman enlaces (no hay e- libres).

Dopado: Se añaden impurezas al silicio. Si añadimos As (grupo V), aparecen e- que no forman enlaces, y se mueven libremente. Este tipo de dopantes se denominan tipo-n.



#### Semiconductores:

Los transistores MOS se construyen de Silicio, un material Semiconductor.

#### Cristal de Silicio



El silicio no es conductor, ya que todos sus electrones de último nivel forman enlaces (no hay e- libres).

Dopado: Se añaden impurezas al silicio. Si añadimos As (grupo V), aparecen e- que no forman enlaces, y se mueven libremente. Este tipo de dopantes se denominan *tipo-n*.

Existen también los dopantes tipo-p (B, grupo III), que generan huecos al tener menos e- en el último nivel.

#### Unión P–N, El Diodo:

- La unión de un bloque de silicio tipo-n (dopado con As) y uno tipo-p se conoce como diodo. La región tipo-p se denomína ánodo y la tipo-n cátodo.
- Su característica principal es que conducen la corriente en un solo sentido.



#### • El Condensador:

- Componente eléctrico capaz de almacenar energía mediante un campo eléctrico.
- Formado por un par de superficies conductoras separadas por un aislante.



- El Transistor MOS (Metal Óxido Semiconductor):
  - Unión P-N-P (ó N-P-N) más un condensador.
  - Formado por una puerta de polisilicio (antes metal), una capa de óxido como aislante y un substrato de silicio dopado. En el substrato, dos regiones dopadas de forma complementaria se conectan a la fuente y al drenador.
  - Dependiendo del tipo de dopado del substrato, tenemos transistores tipo nMOS (substrato tipo-p) ó pMOS (substrato tipo-n).



Si no se aplica tensión en la puerta, la unión n-p-n(doble diodo) no permitirá que haya corriente entre source--drain.

Aplicando tensión (Vdd) los e-son atraídos hacia uno de los bordes del condensador, creando un canal tipo n entre source y drain (conduce).



- CMOS: tipos complementarios (nMOS y pMOS):
  - Los transistores tipo pMOS funcionan de forma complementaria a los nMOS.
  - pMOS conduce (entre source y drain) cuando no se aplica tensión en la puerta. Al aplicar tensión, el circuito se abre.



• Nuestra primera puerta lógica: Inversor CMOS:

Formada por un transistor tipo nMOS y otro tipo pMOS.

Invierte el valor de entrada en la salida.





#### Del transistor a la puerta lógica:

- Todas las puertas lógicas con las que vamos a trabajar están construidas interconectando transistores tipo-n y tipo-p.
- Los transistores también se utilizan para formar otros componentes
   Hardware, tales como las memorias RAM.



| Α | В | Υ |
|---|---|---|
| 0 | 0 |   |
| 0 | 1 |   |
| 1 | 0 |   |
| 1 | 1 |   |

#### Puertas Lógicas:

- Son los circuitos combinacionales más simples, con dos entradas y una salida (exceptuando la puerta NOT).
- Con 2 entradas, encontramos 16 posibles funciones lógicas ().



<sup>\*</sup>Cualquier circuito combinacional se puede implementar interconectando adecuadamente puertas NOT, AND y OR (exclusivamente).

| • Р | • Puertas Lógicas:  Nombre Símbolo |                    | Expresión<br>Lógica | Tabla de<br>Verdad                        | Explicación                                                                                                  |  |
|-----|------------------------------------|--------------------|---------------------|-------------------------------------------|--------------------------------------------------------------------------------------------------------------|--|
|     | NOT                                | x <b>→&gt;</b> ~ w | w = !x              | x w<br>0 1<br>1 0                         | La salida es la inversa de la<br>entrada.                                                                    |  |
|     | AND                                | <b>ў⊐</b> −w       | w = x · y           | x y w<br>0 0 0<br>0 1 0<br>1 0 0<br>1 1 1 | La salida vale 1 cuando todas<br>las entradas valen 1 (La<br>salida vale 0 cuando alguna<br>entrada vale 0). |  |
|     | OR                                 | × <b>→</b> ~       | w = x + y           | x y w<br>0 0 0<br>0 1 1<br>1 0 1<br>1 1 1 | La salida vale 1 cuando<br>alguna entrada vale 1 (La<br>salida vale 0 cuando todas las<br>entradas valen 0). |  |

Reglas de interconexión para puertas lógicas:

- No conectar directamente salidas entre si.

No dejar entradas sueltas (sin valor).

No ciclos.



• Puertas + Interconexión: Nuestro Primer CLC:



• Puertas + Interconexión: Nuestro Primer CLC:



Análisis Lógico: dado el esquema de un circuito lógico combinacional encontrar la tabla de verdad que especifica su funcionamiento.

| X | У | w         |
|---|---|-----------|
| 0 | 0 | 0         |
| 0 | 1 |           |
| 1 | 0 |           |
| 1 | 1 |           |
|   |   | Completar |



**XOR:** la salida vale 1 cuando hay un número impar de unos en las entradas.

#### • Ejercicio:

Encontrar la tabla de verdad del siguiente CLC:



| Х | У | Z | w0w1 |
|---|---|---|------|
| 0 | 0 | 0 |      |
| 0 | 0 | 1 |      |
| 0 | 1 | 0 |      |
| 0 | 1 | 1 |      |
| 1 | 0 | 0 |      |
| 1 | 0 | 1 |      |
| 1 | 1 | 0 |      |
| 1 | 1 | 1 |      |

- Implementando CLCs grandes conectando CLCs más pequeños (un Sumador):
  - Un sumador con propagación de acarreo que sume números de n bits se puede construir replicando n CLCs que realicen la suma de cada columna de bits (estos CLCs se denominan Full Adders ó Fa).



- Implementando CLCs grandes conectando CLCs más pequeños (un Sumador):
  - A su vez, cada Full Adder se construye interconectando CLCs más simples llamados Half Adders.
  - Half Adder: CLC que codifica en binario en número de «unos» en sus entradas. Se construyen con 2 puertas lógicas (AND y XOR).



# Índice

#### Introducción:

- Definición de CLC, Modelo matemático
- Del transistor a la puerta lógica.
- Puertas Lógicas.
- CLCs jerárquicos.

#### Análisis Temporal:

- Tiempo de propagación.
- Glitches.

#### Álgebra de conmutación:

- Axiomas y teoremas.
- Expresiones/Circuitos equivalentes.

#### Análisis y Síntesis:

- Suma de Minterms.
- Decodificador + OR.
- ROM.

#### Completando el modelo de un CLC:

- En los modelos empleados hasta ahora no hemos hablado de tiempo, hemos considerado que la respuesta de un CLC es inmediata.
- Los transistores (base de toda puerta lógica y por tanto de todo CLC)
   funcionan como interruptores, pero tardan un tiempo en conmutar.





#### Tiempo de Propagación:

- En un CLC real la respuesta no es inmediata.
- Tiempo de propagación de la entrada e a la salida s ( $\mathbf{Tp}_{e-s}$ ): tiempo desde que se produce un cambio en la entrada e hasta que la salida s se estabiliza al valor que indica la tabla de verdad para la nueva combinación de los valores de entrada.



• Puertas Lógicas, Modelo Completo:

| Nombre | Símbolo        | Exp Lógica | T. V.                                                                                         |                             |
|--------|----------------|------------|-----------------------------------------------------------------------------------------------|-----------------------------|
| Not-1  | х <b>—р—</b> w | w = !x     | x w<br>0 1<br>1 0                                                                             | Tp <sub>NOT</sub> = 10 u.t. |
| And-2  | ў <b>⊐</b> —"  | w = x - y  | x     y     w       0     0     0       0     1     0       1     0     0       1     1     1 | Tp <sub>AND</sub> =20 u.t.  |
| Or–2   | ×,             | w = x + y  | x     y     w       0     0     0       0     1     1       1     0     1       1     1     1 | Tp <sub>OR</sub> =20 u.t.   |

#### Cálculo del Tiempo de Propagación de un CLC:

- Camino de la entrada x a la salida w: trayectoria (recorrido) de x a w pasando por CLCs interconectados. Pueden existir múltiples caminos entre una misma entrada y salida.
- Camino crítico de la entrada x a la salida w: el camino más largo de x a w. La longitud se mide como la suma de los Tp de cada entrada a cada salida de los CLCs atravesados por el camino.
- **Tiempo de propagación** de x a w (**Tp**<sub>x-w</sub>): el tiempo del camino crítico de x a w.
- Tiempo de propagación de un CLC: el mayor de sus caminos críticos (analizando todos los posibles pares entrada--salida).



#### **Ejemplo:**

 Dado el CLC de la figura, y el Tp de los caminos internos de los CLCs que lo forman, calcular el camino crítico de dicho circuito:







**Paso 1:** Determinar todos los pares entrada--salida.

Paso 2: Calcular el camino crítico de cada par.

Paso 3: El camino crítico del CLC es el mayor de los calculados en el paso 2.



**P1:** x-w, y-w, z-w

z y x

#### • Ejemplo:

Paso 2: lo haremos solamente para el par x-w:





#### • Ejemplo:

Paso 2: lo haremos solamente para el par x-w:





#### Cronogramas:

- Las señales de entada de un CLC serán señales digitales síncronas, que variarán a medida que avance el tiempo.
- Un cronograma nos permite representar la forma que adquirirá la señal de salida de un CLC en función de: las señales de entrada, la tabla de verdad y el tiempo de propagación de cada uno de sus componentes.



Cronogramas:

| f g<br>CLC2 | Тр |   | ı        |
|-------------|----|---|----------|
| CLC2        | f  | 2 | 1        |
|             | g  | 1 | 3        |
|             | _  |   |          |
| f_          | g  | h | <u> </u> |
| 0           | 0  | 0 | 0        |
| 0           | 1  | 1 | 0        |
| 1           | 0  | 0 | 1        |
| 1           | 1  | 0 | 0        |
|             |    |   |          |





х у

h i

Cronogramas:

| f g      | Тр | h   | ı        |
|----------|----|-----|----------|
| CLC2     | f  | 2   | 1        |
|          | g  | 1   | 3        |
|          | _  |     |          |
| <u>f</u> | g  | h   | <u> </u> |
| 0        | 0  | 0 ( | )        |
| 0        | 1  |     | )        |
| 1        | 0  | 0 1 | L        |
| 1        | 1  | 0 ( | )        |
|          |    |     |          |





х у

h i

2

- Cronogramas: una curiosidad, los Glitches:
  - Si hay dos caminos don distinto retardo de una misma entrada a una misma salida, puede ocurrir que antes de que la salida se estabilice al valor que indica la T.V. se produzcan pulsos indeseados, conocidos como glitches.



### **Análisis Temporal**

- Tiempo de propagación y glitches, ¡un problema a resolver!:
  - Si no tenemos en cuenta estos dos problemas, podemos considerar que la señal de salida de un circuito es correcta cuando todavía no lo es.
  - Consideraremos que la señal de salida es correcta pasado el tiempo de propagación del CLC (camino crítico).
  - ¿Cómo? Trabajaremos con circuitos secuenciales síncronos (próximo tema).



### Índice

#### Introducción:

- Definición de CLC, Modelo matemático
- Del transistor a la puerta lógica.
- Puertas Lógicas.
- CLCs jerárquicos.

#### Análisis Temporal:

- Tiempo de propagación.
- Glitches

### • Álgebra de conmutación:

- Axiomas y teoremas.
- Expresiones/Circuitos equivalentes.

- Suma de Minterms
- Decodificador + OR
- ROM.

- Si queremos implementar cierta funcionalidad (qué hace) descrita por una tabla de verdad, llegar a sintetizar (generar) el circuito con puertas Not, And y Or sin herramientas puede ser muy complejo.
- Álgebra de Boole (Álgebra de Conmutación): una herramienta para el análisis y síntesis de circuitos:
  - Definida por primera vez en 1854 por George Boole. En 1930, Claude
     Shannon observó que las reglas de este álgebra eran aplicables al diseño de circuitos de conmutación.

- Un álgebra está definida por:
  - Un conjunto de elementos K.
  - Un conjunto de operaciones Φ que actúan sobre los miembros de K y que cumplen una serie de propiedades.

### Álgebra de Boole:

- El conjunto K lo forman solo dos elementos {0,1}.
- Tres operaciones (lógicas) {+,\*,!} definidas sobre K:
  - Una operación unaria (f(x)): Función de Negación ó **NOT** (!).
  - Dos operaciones binarias (f(x,y)): suma (+, OR) y producto (\*, AND).
- Estas operaciones cumplen las propiedades conocidas como los postulados de *Huntington*.



- Postulados (axiomas) de Huntington:
  - Conjunto Cerrado:  $x \cdot y \in K$ ,  $x + y \in K$ ,  $!x \in K$
  - Ley Conmutativa: x+y = y+x,  $x\cdot y = y\cdot x$
  - Ley asociativa: (x+y)+z = x+(y+z),  $(x\cdot y)\cdot z = x\cdot (y\cdot z)$
  - Ley distributiva:  $(x+y)\cdot z = x\cdot z + y\cdot z$ ,  $x+(y\cdot z) = (x+y)\cdot (x+z)$
  - Identidad: x+0=x , x·1=x
  - Complemento: x+(!x)=1 ,  $x\cdot(!x)=0$

- Teoremas de 1 variable (demostrados a partir de los axiomas):
  - Elemento Nulo: x+1=1 ,  $x\cdot 0=0$
  - Idempotencia: x+x=x , x⋅x=x
  - Involución: !(!x) = x
- Teoremas de 2 variables:
  - Cobertura:  $x+(x\cdot y) = x$  [demo:  $x\cdot 1+x\cdot y = x\cdot (1+y) = x$ ]
  - Combinación:  $(x \cdot y) + (x \cdot !y) = x$  [demo:  $(x \cdot y) + (x \cdot !y) = x \cdot (y + !y) = x$ ]
  - Morgan:  $!(x+y+z) = !x\cdot !y\cdot !z$ ,  $!(x\cdot y\cdot z) = !x+!y+!z$

### Demostración de Teoremas:

- Además de a través de los axiomas, los teoremas se pueden demostrar mediante las tablas de verdad de las operaciones NOT, AND y OR.
- Ejemplo: Teorema de combinación  $(x \cdot y) + (x \cdot !y) = x$ .

| X | W      |
|---|--------|
| 0 | 1<br>0 |
| 1 | 0      |

| х | y | x∙y<br>0 |
|---|---|----------|
| 0 | 0 |          |
| 0 | 1 | 0        |
| 1 | 0 | 0        |
| 1 | 1 | 1        |

| X | y | x+y |
|---|---|-----|
| 0 | 0 | 0   |
| 0 | 1 | 1   |
| 1 | 0 | 1   |
| 1 | 1 | 1   |

| X | У | x·y     | !y | x·!y | $(x \cdot y) + (x \cdot !y)$ |
|---|---|---------|----|------|------------------------------|
| 0 | 0 | 0       | 1  | 0    | 0                            |
| 0 | 1 | 0       | 0  | 0    | 0                            |
| 1 | 0 | 0       | 1  | 1    | 1                            |
| 1 | 1 | 1       | 0  | 0    | 1                            |
|   |   | \$5 N 5 |    | AT3  | 5                            |

### • Ejercicio:

 Demostrar el siguiente teorema, obteniendo la tabla de verdad de cada lado de la igualdad:

$$(x+y)\cdot\cdot(x+z) = x+(y\cdot\cdot z)$$

| N | IOT |   |   | ANI | ) |     |   | OR         |   |     |
|---|-----|---|---|-----|---|-----|---|------------|---|-----|
| П | x   | w | Ш | _x  | У | х•у | П | _ <b>x</b> | у | х+у |
|   | 0   | 1 |   | 0   | 0 | 0   | Н | 0          | 0 | 0   |
|   | 1   | 0 |   | 0   | 1 | 0   | Н | 0          | 1 | 1   |
|   |     | - |   | 1   | 0 | 0   | Н | 1          | 0 | 1   |
|   |     |   |   | 1   | 1 | 1   | Н | 1          | 1 | 1   |
|   |     |   |   |     |   |     | ' |            |   |     |

### Ejercicio:

 Demostrar el siguiente teorema, obteniendo la tabla de verdad de cada lado de la igualdad:

$$(x+y)\cdot\cdot(x+z) = x+(y\cdot\cdot z)$$

| N | ОТ |   |   |
|---|----|---|---|
|   | X  | w |   |
|   | 0  | 1 | • |
|   | 1  | 0 |   |





| X | У | Z | A=  | B = x | A··B | C=x | $D = y \cdot z$ | C+D |
|---|---|---|-----|-------|------|-----|-----------------|-----|
|   |   |   | х+у | +z    |      |     |                 |     |
| 0 | 0 | 0 | 0   | 0     | 0    | 0   | 0               | 0   |
| 0 | 0 | 1 | 0   | 1     | 0    | 0   | 0               | 0   |
| 0 | 1 | 0 | 1   | 0     | 0    | 0   | 0               | 0   |
| 0 | 1 | 1 | 1   | 1     | 1    | 0   | 1               | 1   |
| 1 | 0 | 0 | 1   | 1     | 1    | 1   | 0               | 1   |
| 1 | 0 | 1 | 1   | 1     | 1    | 1   | 0               | 1   |
| 1 | 1 | 0 | 1   | 1     | 1    | 1   | 0               | 1   |
| 1 | 1 | 1 | 1   | 1     | 1    | 1   | 1               | 1   |
|   |   |   | _   |       |      | _   |                 |     |

### Puertas AND y OR de n entradas:

- De los teoremas:
  - $x \cdot (y \cdot z) = (x \cdot y) \cdot z = x \cdot y \cdot z = x \cdot z \cdot y = y \cdot z \cdot x = y \cdot z \cdot x = z \cdot x \cdot y = z \cdot y \cdot x$ .
  - x+(y+z) = (x+y)+z = x+y+z = x+z+y = ... = z+y+x.





- Expresiones/Circuitos equivalentes:
  - Reglas de precedencia en expresiones lógicas: ()  $\rightarrow$  !  $\rightarrow$  " $\rightarrow$  +
    - $(x \cdot y) + (x \cdot z) = x \cdot y + x \cdot z$ .
  - Expresiones lógicas equivalentes: expresiones que comparten la misma tabla de verdad (las igualdades de los teoremas):
    - Ejemplo: (x··y)+(x··!y)+y es equivalente a x+y.
  - Una expresión lógica especifica un circuito lógico, y viceversa, por tanto...
  - Circuitos lógicos equivalentes:





### Índice

#### Introducción:

- Definición de CLC, Modelo matemático
- Del transistor a la puerta lógica.
- Puertas Lógicas
- CLCs jerárquicos.

#### Análisis Temporal:

- Tiempo de propagación.
- Glitches

### Álgebra de conmutación

- Axiomas y teoremas
- Expresiones/Circuitos equivalentes.

- Suma de Minterms.
- Decodificador + OR.
- ROM.

- Análisis de CLCs: a partir del esquema de un CLC, obtener su tabla de verdad, con el fin de caracterizar el circuito.
- Se suelen emplear los siguientes pasos:
  - 1. Del CLC a su expresión lógica directa.
  - 2. De la expresión lógica a la tabla de verdad.



#### **Paso 2:**

| X | У | ху | x··!y | (x··y)+(x··!y) |
|---|---|----|-------|----------------|
| 0 | 0 | 0  | 0     | 0              |
| 0 | 1 | 0  | 0     | 0              |
| 1 | 0 | 0  | 1     | 1              |
| 1 | 1 | 1  | 0     | 1              |

- ¿Qué hacer cuando la complejidad del circuito crece?:
  - Posibilidad 1: hacer la tabla de verdad de cada subexpresión (a la salida de cada puerta).



- ¿Qué hacer cuando la complejidad del circuito crece?:
  - Posibilidad 1: hacer la tabla de verdad de cada subexpresión (a la salida de cada puerta).



- ¿Qué hacer cuando la complejidad del circuito crece?:
  - Posibilidad 1: hacer la tabla de verdad de cada subexpresión (a la salida de cada puerta).



- ¿Qué hacer cuando la complejidad del circuito crece?:
  - Posibilidad 2: Manipular las expresiones para reducirlas a suma de productos y luego hacer la tabla de verdad.



### Ejercicio:

- Repetir el proceso de manipulación de expresiones realizado en la transparencia anterior, esta vez para la salida w1.
- A la vista de las expresiones obtenidas, ¿podrías dibujar un circuito equivalente al de la figura que utilice menos puertas lógicas para su implementación?



### • Ejercicio:

- Repetir el proceso de manipulación de expresiones realizado en la transparencia anterior, esta vez para la salida w1.
- A la vista de las expresiones obtenidas, ¿podrías dibujar un circuito equivalente al de la figura que utilice menos puertas lógicas para su implementación?

$$w1=!x\cdot\cdot y\cdot\cdot (!y+z) = !x\cdot\cdot y\cdot\cdot z$$





- **Síntesis de CLCs:** a partir de una tabla de verdad, obtener el CLC que implementa dicha funcionalidad.
- Vamos a aprender tres técnicas sencillas:
  - Suma de Minterms.
  - Decodificador + OR.
  - ROM.
- Se trata de técnicas que ofrecen una solución válida, pero no tiene por qué ser la óptima (mínimo número de puertas lógicas).

#### Síntesis en suma de Minterms:

- Función Minterm: se trata de una función cuyo valor es 1 para una única combinación de sus variables de entrada. Para el resto de combinaciones el valor de la función es 0.
- $m_i(x_2,x_1,x_0)$ : función minterm i de las variables  $x_2$ ,  $x_1$ ,  $x_0$ . La salida vale 1 para la fila i de la tabla de verdad.

| X | У | Z | $m_3$ |
|---|---|---|-------|
| 0 | 0 | 0 | 0     |
| 0 | 0 | 1 | 0     |
| 0 | 1 | 0 | 0     |
| 0 | 1 | 1 | 1     |
| 1 | 0 | 0 | 0     |
| 1 | 0 | 1 | 0     |
| 1 | 1 | 0 | 0     |
| 1 | 1 | 1 | 0     |

¿Qué expresión lógica corresponde con este minterm? (¿Qué puerta lógica utilizarías para implementarlo?).

#### Síntesis en suma de Minterms:

- Función Minterm: se trata de una función cuyo valor es 1 para una única combinación de sus variables de entrada. Para el resto de combinaciones el valor de la función es 0.
- $m_i(x_2,x_1,x_0)$ : función minterm i de las variables  $x_2$ ,  $x_1$ ,  $x_0$ . La salida vale 1 para la fila i de la tabla de verdad.

| X | У | Z | $m_3$ |
|---|---|---|-------|
| 0 | 0 | 0 | 0     |
| 0 | 0 | 1 | 0     |
| 0 | 1 | 0 | 0     |
| 0 | 1 | 1 | 1     |
| 1 | 0 | 0 | 0     |
| 1 | 0 | 1 | 0     |
| 1 | 1 | 0 | 0     |
| 1 | 1 | 1 | 0     |

¿Qué expresión lógica corresponde con este minterm? (¿Qué puerta lógica utilizarías para implementarlo?).

$$m_3(x_2,x_1,x_0) = !x_2 - x_1 - x_0$$



#### Síntesis en suma de Minterms:

- Cada fila de la tabla de verdad tiene su propio minterm. La suma de dos funciones minterm proporciona como resultado una tabla de verdad en la que son distintas de cero las filas correspondientes a ambos minterms.
- Por tanto, <u>cualquier combinación de 1s y 0s como salida en una tabla de</u> verdad puede ser implementada mediante suma de minterms.

| X | У | Z | $m_0$ | $m_1$ | $m_2$ | $m_3$ | $m_4$ | $m_5$ | $m_6$ | m <sub>7</sub> |  |
|---|---|---|-------|-------|-------|-------|-------|-------|-------|----------------|--|
| 0 | 0 | 0 | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0              |  |
| 0 | 0 | 1 | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0              |  |
| 0 | 1 | 0 | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0              |  |
| 0 | 1 | 1 | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0              |  |
| 1 | 0 | 0 | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0              |  |
| 1 | 0 | 1 | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0              |  |
| 1 | 1 | 0 | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0              |  |
| 1 | 1 | 1 | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1              |  |

| Х | У | Z | m <sub>2</sub> | m <sub>5</sub> | m <sub>2</sub> +m <sub>5</sub> |
|---|---|---|----------------|----------------|--------------------------------|
| 0 | 0 | 0 | 0              | 0              | 0                              |
| 0 | 0 | 1 | 0              | 0              | 0                              |
| 0 | 1 | 0 | 1              | 0              | 1                              |
| 0 | 1 | 1 | 0              | 0              | 0                              |
| 1 | 0 | 0 | 0              | 0              | 0                              |
| 1 | 0 | 1 | 0              | 1              | 1                              |
| 1 | 1 | 0 | 0              | 0              | 0                              |
| 1 | 1 | 1 | 0              | 0              | 0                              |

• Ejemplo: Síntesis en suma de Minterms de un Multiplexor.









• **Ejercicio 1:** sintetizar en suma de minterms un **Demultiplexor**.







• **Ejercicio 1:** sintetizar en suma de minterms un **Demultiplexor**.









• **Ejercicio 2:** sintetizar en suma de minterms la siguiente T.V.





• **Ejercicio 3:** dibujar el esquema lógico (suma de minterms) del siguiente CLC.



• **Ejercicio 4:** implementa, en suma de minterms, un circuito conversor de números en Signo--Magnitud a Complemento a 2 representados con 3 bits.

• **Ejercicio 5:** la puerta lógica NAND es un tipo de puerta universal, lo que quiere decir que únicamente con este tipo de puerta se puede implementar cualquier función booleana. Demuestra dicha afirmación implementando las funciones NOT, AND y OR con este tipo de puerta. (utiliza los teoremas del álgebra de Boole como ayuda).

### • Síntesis con <u>Decodificador y OR</u>:

 Un decodificador de n entradas y 2<sup>n</sup> salidas (Dec-n-2<sup>n</sup>) implementa cada uno de los 2<sup>n</sup> minterms de n entradas.







### Síntesis con <u>Decodificador y OR</u>:

 Utilizando una OR para conectar las salidas del decodificador con la salida del circuito, podremos implementar cualquier CLC en suma de minterms.







• Ejemplo: Síntesis en suma de Minterms de un Multiplexor.

#### Tabla de Verdad

| S | $x_1$ | $\mathbf{x}_0$ | w |
|---|-------|----------------|---|
| 0 | 0     | 0              | 0 |
| 0 | 0     | 1              | 1 |
| 0 | 1     | 0              | 0 |
| 0 | 1     | 1              | 1 |
| 1 | 0     | 0              | 0 |
| 1 | 0     | 1              | 0 |
| 1 | 1     | 0              | 1 |
| 1 | 1     | 1              | 1 |

#### **Minterms**

$$m_1 = !S \cdot \cdot !X_1 \cdot \cdot X_0$$

$$m_3 = !S \cdot \cdot X_1 \cdot \cdot X_0$$

$$m_6 = S \cdot \cdot X_1 \cdot \cdot !X_0$$

$$m_7 = S \cdot \cdot X_1 \cdot \cdot X_0$$





• Ejemplo: Síntesis en suma de Minterms de un Multiplexor.

Tabla de Verdad

| S | $x_1$ | $x_0$ | w |
|---|-------|-------|---|
| 0 | 0     | 0     | 0 |
| 0 | 0     | 1     | 1 |
| 0 | 1     | 0     | 0 |
| 0 | 1     | 1     | 1 |
| 1 | . 0   | 0     | 0 |
| 1 | . 0   | 1     | 0 |
| 1 | . 1   | 0     | 1 |
| 1 | . 1   | 1     | 1 |

**Minterms** 

$$m_1=!S\cdots!X_1\cdots X_0$$
  
 $m_3=!S\cdots X_1\cdots X_0$ 

$$m_6=S-X_1-!X_0$$
  
 $m_7=S-X_1-X_0$ 





### Síntesis con <u>ROM</u>:

- ROM (Read Only Memory): Memoria de solo lectura. Circuito en el que se programa (almacena) una configuración determinada de manera externa, para generar una funcionalidad específica.
- Principal característica (Frente a RAM): Almacenamiento «No--Volatil».
- Tipos de ROM:
  - **MROM** (mask--programmed), **PROM** (programmable): solamente pueden ser programadas una vez, ni re--programadas ni borradas.
  - **EPROM** (Erasable--programmable): puede ser borrada y reprogramada, pero de manera «externa» (luz ultravioleta).
  - **EEPROM** (electrically Erasable Programmable): puede ser borrada y reprogramada sin dejar de formar parte del sistema digital en el que se emplea (Flash).

#### Matriz de Conexiones:

 Elemento clave de la ROM. Toda entrada y salida se pueden conectar a través de dicha matriz. Los cables de entrada y salida se unen a través de un elemento denominado «celda», que consiste en un transistor CMOS.



#### Matriz de Conexiones:

 Es el elemento programable de la ROM. Se puede configurar la matriz para que posea celdas solo en aquellas intersecciones que nos interesen. El resto de intersecciones se pueden dejar «abiertas» (rompemos la comunicación entre una entrada y una salida determinadas).



- **ROM:** CLC compuesto por un decodificador de n entradas, una matriz de tamaño [2<sup>n</sup>x2<sup>n</sup>] y una puerta OR de 2<sup>n</sup> entradas:
  - Con esta configuración podemos implementar cualquier función lógica de n entradas en suma de minterms.





• Ejemplo: implementación de un Multiplexor con ROM.

| Tabla de Verdad |   |       |                |   | k |
|-----------------|---|-------|----------------|---|---|
|                 | S | $x_1$ | $\mathbf{x}_0$ | w |   |
|                 | 0 | 0     | 0              | 0 |   |
|                 | 0 | 0     | 1              | 1 |   |
|                 | 0 | 1     | 0              | 0 |   |
|                 | 0 | 1     | 1              | 1 |   |
|                 | 1 | 0     | 0              | 0 |   |
|                 | 1 | 0     | 1              | 0 |   |
|                 | 1 | 1     | 0              | 1 |   |
|                 | 1 | 1     | 1              | 1 |   |
|                 |   |       |                |   |   |

Esquema: (n=??)



• Ejemplo: implementación de un Multiplexor con ROM.







- Añadiendo Salidas: ¿qué pasa si el CLC que queremos implementar tiene más de una señal de salida? (m):
  - Con esta configuración podemos implementar cualquier función lógica de n entradas en suma de minterms.



- Añadiendo Salidas: ¿qué pasa si el CLC que queremos implementar tiene más de una señal de salida? (m):
  - Con esta configuración podemos implementar cualquier función lógica de n entradas en suma de minterms.



• Simplificando la representación gráfica de una ROM:



• Ejercicio: sintetizar, empleando una ROM, el siguiente CLC:

| Tabla de Verdad |    |    |    |                            |                            |  |
|-----------------|----|----|----|----------------------------|----------------------------|--|
| Pi              | Xk | Zf | An | Ро                         | Mt                         |  |
| 0               | 0  | 0  | 1  | 1                          | 0                          |  |
| 0               | 0  | 1  | 1  | 1                          | 0                          |  |
| 0               | 1  | 0  | 0  | 1<br>1<br>0<br>0<br>1<br>0 | 0<br>1<br>0<br>0<br>0<br>1 |  |
| 0               | 1  | 1  | 1  | 0                          | 0                          |  |
| 1               | 0  | 0  | 0  | 0                          | 0                          |  |
| 1               | 0  | 1  | 0  | 1                          | 0                          |  |
| 1               | 1  | 0  | 0  | 0                          | 1                          |  |
| 1               | 1  | 1  | 1  | 0                          | 0                          |  |