# 1 Ejercicio 6

Se implementó un latch S R y un flil flop D a partir de compuertas lógicas discretas. Se midieron parámetros característicos y se compararon con equivalentes comerciales.

## 1.1 Flip flop D

#### 1.1.1 Funcionamiento

El flip flop tipo d transfiere la entrada a la salida en cada ciclo de clock. Por ende se lo puede utilizar como unidad básica de memoria.



Figura 1: Representacion del flip flop

## 1.1.2 Circuito lógico

Una posible implementación del flip flop d es la siguiente:



Figura 2: Circuito digital del flip flop d

## 1.1.3 Implementación y medición

Se implementó el circuito indicado en la sección anterior con compuertas lógicas NAND. Para ellos se utilizó el encapsulado 74HC00.

Del circuito previamente mencionado, se midió el tiempo de establecimiento, el rise time y el fall time.

Para realizar la comparación se eligió el integrado comercial  $74 \mathrm{hc} 74$  de la hoja de datos  $^1$  Obtuvimos los siguientes tiempos:

| clk        | D | $Q_{n-1}$ | $Q_n$ | Tiempo de establecimiento |
|------------|---|-----------|-------|---------------------------|
| <b>↑</b>   | 0 | 1         | 0     | 13ns                      |
| $\uparrow$ | 1 | 0         | 1     | 18ns                      |

Tabla 4: Datasheet, tiempo de establecimiento.

| Rise time | Fall time |
|-----------|-----------|
| < 400ns   | < 400ns   |

Tabla 5: Datasheet, rise time y fall time.

Como se puede observar los tiempos de propagación del flip flop comercial son menores al que se implementó, Esto se puede suponer a que el comercial hace un uso eficiente de los transistores.

## 1.2 Latch SR

### 1.2.1 Funcionamiento

El latch SR, posee tres entradas. Una de clock, para poder sincronizar, otra de set (pone la salida a HIGH) y de reset (salida en LOW).



Figura 3: Representacion dellatch

### 1.2.2 Circuito lógico

Una posible implementación del latch SR es la siguiente:

<sup>&</sup>lt;sup>1</sup>Mouser.com. (2018). [online] Available at: http://www.mouser.com/ds/2/308/74HC74-108792.pdf [Accessed 14 Oct. 2018].



Figura 4: Circuito digital del flip flop d

# 1.2.3 Implementación y medición

Se implementó el circuito indicado en la sección anterior con compuertas lógicas NAND, las compuertas NOR tambien se implenetaron con NANDS. Para ellos se utilizó el encapsulado  $74 \rm HC00$ .

Del circuito previamente mencionado, se midió el tiempo de establecimiento, el rise time y el fall time.

Para realizar la comparación se eligió el integrado comercial  $74 \mathrm{hc} 279$  de la hoja de datos  $^2$  Obtuvimos los siguientes tiempos:

| clk      | D | $Q_{n-1}$ | $Q_n$ | Tiempo de establecimiento |
|----------|---|-----------|-------|---------------------------|
| <b>↑</b> | 0 | 1         | 0     | 20ns                      |
| <b>↑</b> | 1 | 0         | 1     | 13ns                      |

Tabla 9: Datasheet, tiempo de establecimiento.

| Rise time | Fall time |
|-----------|-----------|
| < 400ns   | < 400ns   |

Tabla 10: Datasheet, rise time y fall time.

 $<sup>^2</sup> Noel. feld. cvut. cz.\ (2018).\ [online]\ Available\ at:\ http://noel. feld. cvut. cz/hw/st/1937.pdf\ [Accessed\ 14\ Oct.\ 2018].$