

# 數位系統設計作業 HW4

學號:01257027 | 姓名:林承羿

# 第一題

## 程式碼

單一個 BCD (9~0):

```
library IEEE;
     use IEEE.STD LOGIC 1164.ALL;
    use IEEE.STD_LOGIC_ARITH.ALL;
    use IEEE.STD_LOGIC_UNSIGNED.ALL;
    entity downBCD_4bits is
        port(
             casin:in std_logic;
             clk:in std_logic;
            reset:in std_logic;
                                                            -- 歸零
            casout:out std_logic;
                                                            -- 進位輸出
            Q:out std_logic_vector(3 downto 0)
    end downBCD 4bits;
    architecture downBCD_4bits of downBCD_4bits is
         signal cnt:std_logic_vector(3 downto 0);
18
19
         process(clk, reset)
             if(reset = '0') then
                 cnt <= x"0";
                                                            -- 強制歸零
             elsif rising_edge(clk) then
                 if(casin = '1')then
                     if(cnt = x"0")then
                                                            -- BCD計數器規則
                         cnt <= x"9";
                        cnt <= cnt - '1';</pre>
                                                            -- 可以下數
                     end if;
                end if;
             end if;
        Q <= cnt;
```

從以上可以看出,主要即看看 casin 決定是否下數,且 0 應該回到 9,而非 F。在第二個 process 主要寫組合邏輯判斷是否介位。

## 三個 BCD 組合:

可以看出主要引用單個 entity 串接出三個的組合。而值得注意的是進位的兩個為內部訊號,不須輸出。

#### 波形圖





# 加分題

## 程式碼

單個 BCD 上下數:

```
1 library IEEE;
2 use IEEE.STD_LOGIC_1164.ALL;
3 use IEEE.STD_LOGIC_ARITH.ALL;
4 use IEEE.STD_LOGIC_UNSIGNED.ALL;
5
6 entity up_downBCD_4bits is
7 port(
8 casin:in std_logic;
9 up_down:in std_logic;
10 clk:in std_logic;
11 reset:in std_logic;
12 casout:out std_logic;
13 Q:out std_logic_vector(3 downto 0)
14 );
15 end up_downBCD_4bits;
```

比原本 BCD 下數 entity 多個紀錄上下數的 up down

```
architecture up_downBCD_4bits of up_downBCD_4bits is
   signal cnt:std_logic_vector(3 downto 0);
   process(reset, clk)
       if(reset = '0') then
           if (up_down = '1') then
               cnt <= x"0";
           elsif(up_down = '0') then
               cnt <= x"9";
        elsif(rising_edge(clk)) then
                if(up_down = '1') then
                   if(cnt = x"9") then
                       cnt <= x"0";
                       cnt <= cnt + '1';</pre>
               elsif(up_down = '0') then
                                                          -- 規定下數
                   if(cnt = x"0") then
                                                          -- 如果下數 0 下一個要是 1
                      cnt <= x"9";
    end process;
    Q <= cnt;
```

先確認是否 RESET,是否正元觸發,又是否可以上 or 下數,最後上下數區間是否正確

確認上下數區間是否進位、借位(組合邏輯)

## 波形圖





# 心得

藉由此次的實驗,我更了解何謂計數器,且了解到組合邏輯、序項邏輯的分類不應該以是否以 process 實作為依據,應該以大方向我該做什麼來判斷這小部分是某與時脈有關為判斷依據。根據加分題的代碼,我更了解到何謂優先序,哪些事情是要在前提成立下才可以實作的,也更讓我了解寫程式更像在與機器溝通,也寫出看得懂、容易維護的代碼。