## TP1 M2 ESE USTO 2019

## La *Programmation du timer du* PIC 16F877 le watchdog et le mode sleep

Le registre TMR0 peut être préchargé avec une valeur. Chaque impulsion d'horloge du prescaler incrémente le registre TMR0. Quand celui-ci passe de 255 à 0 ( débordement ) , le bit T0IF est mis à 1 Si les bits GIE ( Global Interrupt Enable ) et T0IE ( Timer 0 Interrupt Enable ) sont mis à 1 , une interruption se produit quand le registre T0IF passe à 1. Le bit GIE est automatiquement mis à 0 ( désactivé ) et le PIC se branche à l'adresse 4 ( interrupt vector )..

processor 16F877A
include <P16F877.I16>
\_\_CONFIG \_XT\_OSC &
\_WDT\_OFF & \_PWRTE\_ON &
\_CP\_OFF & \_BODEN\_ON &
\_LVP\_OFF & \_CPD\_OFF &
\_WRT\_ENABLE\_ON &
DEBUG OFF

cmpt equ 0x045 org 0x00 **GOTO** start org 0x04 GOTO ISR Org 0xA0 start CLRF cmpt BANKSEL INTCON MOVLW 0xA0 MOVWF INTCON BANKSEL TMRO MOVLW b'00000000' MOVWF TMR0 BANKSEL OPTION REG MOVLW b'10000111' MOVWF OPTION REG **BANKSEL TRISB** MOVLW b'11110000' **MOVWF TRISB** BANKSEL PORTB MOVLW b'00001010' MOVWF PORTB loop NOP **GOTO** loop ; routine d'interruption ISR ;incf cmpt, f ;btfss cmpt, 2; ;goto st2 :clrf cmpt COMF PORTB,1 ;st2 BANKSEL INTCON

**BCF** 

RETFIE END

INTCON,2

Le watchdog est un méanisme interne ou externe destiné à assurer une s'éurité relative à L'application plac ée sur site. Il s'active lorsqu'il n'est pas sollicité à intervalles r'éguliers. Il s'assure que le logiciel embarqué semble continuer à fonctionner selon la s'équence prévue.

Le fonctionnement du watchdog est li é àun timer interne sp écifique, qui n'est pas synchronisé au programme, ni à un événement extérieur, et qui ne dépend pas de la fréquence de l'horloge de votre PIC.

Chaque fois que l'instruction clrwdt est envoy é au PIC, le timer du watchdog est remis à 0, ainsi que la valeur contenue dans son prédiviseur. Si par accident cette instruction n'est pas reçue dans le délai prévu, le PIC® est redémarré à l'adresse 0x00 et le bit TO du registre STATUS est mis à0.

Le watchdog est destiné à vérifier que votre programme ne s'est pas « égar é » dans une zone non valide de votre programme (perturbation sur l'alimentation par exemple), ou s'il n'est pas bloqué dans une boucle sans fin (bug du programme). Il sert également à réveiller un PIC® plac éen mode «sleep »

Le mode «sleep» ou «power down» est un mode particulier dans lequel vous pouvez placer votre PIC® grâce à l'instruction « sleep». Une fois dans ce mode, le PIC® est placé en sommeil et cesse d'exécuter son programme. Dès réception de cette instruction, la séquence suivante est exécutée :

Le watchdog est remis à 0, exactement comme le ferait une instruction « clrwdt ». - Le bit TO du registre STATUS est mis à 1. - Le bit PD du registre STATUS est mis à 0. - L'oscillateur est mis à l'arrêt, le PIC n'exécute plus aucune instruction. Une fois dans cet état, le PIC est à l'arrêt. La consommation du PIC est réduite au minimum.

Il faut que le watchdog ait étémis en service dans les bits de configuration. Dans ce cas particulier, le débordement du watchdog ne provoque pas un reset du PIC®, il se contente de le réveiller. L'instruction qui suit est alors ex écut ée au réveil.

## Exemple Clignotement d'une LED a l'aide du Timer Watch Dog (WDT) (chien de garde)

Que fait ce programme pgr2.asm
Faites l'interprétation
Activer le chien de garde Dans le
registre de configuration
Exécuter le programme
Utiliser le diviseur de fréquence à sa
valeur max et exécuter ensuite
interpréter

Start STATUS.RP0 bsf movlw 0 movwf TRISB movlw B'00000111' movwf OPTION REG bcf STATUS,RP0 Loop sleep PORTB,f incf Loop goto end

;Pgr2.asm

M. OUSLIM Page 1