

نيم سال دوم ۰۰-۹۹



## تمرین سری چهارم

۱) تنها با استفاده از ماژولهای کدگشا $^{1}$ ی ۳ به ۸، یک کدگشای ۵ به ۳۲ طراحی کنید. فرض کنید هر کدگشای ۳ به ۸ یک ورودی Enable مثل E1 در حالت Active- مثل E2 در حالت Active- به ۸ یک ورودی High دارد. (۱۵ نمره)

۲) در شکل زیر، با ارتباط دادن ورودیهای a و b به خطوط a او a او a مدار را به گونهای بسازید که  $Z=abc+aar{c}+bar{c}$  معادل تابع z=abc+a شود. (۱۵ نمره)



۳) یک جمع کننده کامل با دادههای ورودی A و B، ورودی carry به نام این دروجی S و خروجی carry به نام
۳) مطابق با موارد (الف) و (ب) طراحی کنید. (۱۴ نمره)

<sup>&</sup>lt;sup>1</sup> Decoder

۴) شکل مقابل از دو کدگشا دو ورودی تشکیل شده است که دارای خط Enable در حالت Active-low میباشند.
۴) شکل مقابل از دو کدگشاها در حالت Active-low میباشند. (۲۰ نمره)



الف ) تابع خروجی F را بدست آورید.

ب ) آیا می توان به جای استفاده از دو کدگشا با یک کدگشا تابع F را ساخت؟ توضیح دهید.

۵) تابع F را بدست آورید. (۱۵ نمره)



- ۶) نشان دهید که هر یک از واحد های زیر یک مجموعه کامل از اعمال منطقی هست یا نه. از هر واحد هر تعداد که نیاز باشد در اختیار داریم. (مجموعه کامل از اعمال منطقی به عمل یا اعمالی می گوییم که با استفاده از آن ها بتوان هر عمل دیگر (هر مدار دیگری) را پیاده سازی نمود.) (۲۱ نمره)
  - الف) كدگشا
  - ب) مالتی پلکسر
  - ج) نیم جمع کننده

## توضيحات:

- حداکثر زمان مجاز تحویل تمرین سری اول تا ساعت ۲۳ روز جمعه ۳ اردیبهشت میباشد.
- کل تصاویر پاسخ تمرینات را در قالب یک فایل pdf با شمارهدانشجویی خود نامگذاری کرده و درسامانه CW آپلود کنید.
  - تصاویر باید خوانا باشند و حداکثر اندازه فایل ارسالی باید کمتر از ۲۰ مگابایت باشد.
    - راهحل هر یک از سوالات باید به طور کامل نوشته شود.
  - هر ساعت تاخیر در ارسال تمرین، ۲ درصد از نمره آن را کم خواهد کرد و حداکثر تاخیر مجاز ۲۴ ساعت میباشد.
    - در صورت مشاهده هر گونه مشابهت نامتعارف، نمره صفر برای هر دو نفر در نظر گرفته خواهد شد.

با آرزوی موفقیت و سلامتی