

دانشکده مهندسی کامپیوتر

## به نام خدا

## تمرین چهارم درس مدارهای منطقی نیمسال دوم ۹۹–۹۸

موعد تحویل: ۹۹/۱/۲۶

مدرسین: دکتر حسابی، دکتر همتیار، دکتر ارشدی

دانشجویان گرامی در صورت داشتن هرگونه سؤال در مورد تمرین میتوانید به آدرس زیر ایمیل بزنید. hoda.sadeghzade@gmail.com

- ۱. تنها با استفاده از ۴ عدد دیکودر ۳ به ۸ با ورودی enable و یک دیکودر ۲ به ۴ با ورودی enable، یک دیکودر ۵ به ۳۲ با ورودی enable طراحی کنید.
  - را بیابید. G 
    ightarrow F را بیابید.



۳. تابع زیر را با استفاده از یک دیکودر 3x8 و با حداقل گیتهای اضافی طراحی کنید.

 $F(a_2, a_1, a_0) = \sum m(0,3,4,6,7)$ 

- ۴. با استفاده از تعداد مورد نیاز مدار های half adder و MUX ، مداری طراحی کنید که قدر مطلق یک
   عدد باینری ۴ بیتی را در سیستم مکمل ۲ تولید کند. فرض کنید نقیض ورودی ها را نیز در دسترس داریم.
- ۵. میخواهیم مداری طراحی کنیم که یک عدد + بیتی + + بیتی + + مضرب + یا + بود، خروجی آن یک شود. (صفر مضرب همه اعداد است و فرض کنید مکمل هر بیت ورودی را نیز داریم). اگر علاوه بر مدارهای ذکر شده به گیت اضافه نیز نیاز است، میتوانید از آن استفاده کنید اما مدار باید تا حد امکان ساده باشد.
  - الف) این مدار را با استفاده از یک مولتی پلکسر ۸ ورودی (۳ خط آدرس) طراحی کنید.
  - ب) این مدار را با استفاده از یک مولتی پلکسر ۴ ورودی (۲ خط آدرس) طراحی کنید.
    - ج) این مدار را با استفاده از گیتهای با حداکثر دو ورودی طراحی کنید.
  - ج. مداری شامل سه تمام جمع کننده مطابق شکل زیر ساخته شده است. تابع  $\mathbf{F}$  را برحسب ورودیها بدست آورید.



۷. تابع (7, 15)  $F(a,b,c,d) = \sum m(0,1,2,3,6,8,9,10) + d(7,15)$  را درنظر بگیرید. تابع را با استفاده در یک دیکودر با خروجی active low و با حداقل گیتهای اضافی رسم کنید.