به نام خدا گزارشکار ازمایشگاهfpga ازمایش چهارم FIFO علیرضا رحمان ستایش ایمان استوار

## صورت مسئله:

## : First In First Out (FIFO)

در این از مایش میخواهیم فیفو پیاده سازی کنیم فیفو نوعی حافظه و است که که در سیستم ها کاربرد مختلفی دارد فیفو نوعی حافظه و است که که در سیستم ها کاربرد مختلفی دارد فیفو حافظه ای dual port میباشد که کل port مخصوص write و یک پرت مخصوص read میباشد موقع read قدیمی ترین داده هنوز خوانده نشده بر روی پرت خروجی قرار داده میشود فیفو دارای فلگ هایی میباشد که نشان دهنده شرایط خالی بودن پر بودن یا تقریبا خالی بودن یا تقریبا

از کاربرد های آن انتقال داده بین دو ماژول با کلاک مختلف میباشد

## طرح (پیاده سازی)

بر بودن را نشان میدهند

ماژولی به نام فیفو نوشته شده است که شامل پارامتر های زیر میباشد

)#parameter
FIFODATAWIDTH=8,
FIFOLENGTH=10,
COUNTERWIDTH=4,
NEAREMPTY=2,
NEARFULL=8

بوسیله این پارامتر ها در موقع سنتز طول فیفو، عرض فیفو، عرض شمارنده، (که متناسب با طول فیفو باید انتخاب شود به طوری که عددی به تعداد بیت COUNTERWIDTH بتواند FIFOLENGTH را در خود بدون سر ریز جای دهد) ، تعداد خانه هایی که اگر از فیفو پر شود NEARFULL حساب میشود

```
ورودي هاي ماژول:
```

input [FIFODATAWIDTH-1:0] dataIn,
output reg [FIFODATAWIDTH-1:0] dataOut=0,
input push,
input pop,
output reg nearEmpty,
output reg nearFull,
output reg full,
output reg empty,
output reg middel
);

dataIn : پرت ورودی فیفو

dataOut: پرت خروجی فیفو

Push:سهگنالی که لبه بالا رونده آن به صورت آسنکرون باعث قرار داده شدن داده از پرت خروجی به درون فیفو می شود

Pop: سیگنالی که لبه بالا رونده ان باعث قرار داده شدن قدیمی ترین داده درون روی پرت خروجی فیفو میشود

nearEmpty, nearFull,full,empty,middel : فلگ هایی که به ترتیب وقتی فیفو در میانی راه هست وقتی فیفو در میانی راه هست وقتی پر هست وقتی پر هست وقتی تقریبا پر هست و وقتی تقریبا خالی است یک میشوند

رجیستر های داخلی ماژول: حافظه اصلی ماژول:

reg [FIFODATAWIDTH-1:0] memBuff [FIFOLENGTH:0];

شمارنده ای که مقدار ان خانه ای است که قرار است داده ورودی در صورت دریافت پالس write در ان نوشته شود. (اشاره گر به ان خانه حافظه):

reg [COUNTERWIDTH-1:0] writeCounter=0;

شمارنده ایست که به خانه ای از حافظه که قرار است در صورت امدن پالس read ان خانه حافظه روی پرت خروجی قرار بگیرد اشاره میکند

reg [COUNTERWIDTH-1:0] readCounter=0;

مشخص میکند که خانه بعدی که باید توسط writeCounter به آن اشاره شود چیست با توجه دircular به مشخص میکند که وقتی شمارنده یکی یکی جلو رفت و به اخر حافظه فیفو رسید دوباره به اولین خانه فیفو برگردد

reg [COUNTERWIDTH-1:0] nextWriteCounter=1;

مشخص میکند که خانه بعدی که باید توسط readCounter به آن اشاره شود چیست با توجه به circular بودن فیفو باید nextReadCounter به شکلی تغییر کند که وقتی شمارنده یکی یکی جلو رفت و به اخر حافظه فیفو رسید دوباره به اولین خانه فیفو برگردد

reg [COUNTERWIDTH-1:0] nextReadCounter=1;

در این رجیستر فاصله بین writeCounter و writeCounter و جود دارد و از روی ان فلگ های nearEmpty, nearFull,full,empty,middel مشخص میشوند

reg [COUNTERWIDTH-1:0] distance;

پروسه های always در ماژول: در ماژول سه پروسه always وجود دارد اولین پروسه به شرح زیر است :

در این پروسه کامبینیشنال مقادیر nextWriteCounter و nextReadCounter همواره مشخص است و مشخص میکند بعد از این writeCounter و writeCounter باید به کدام خانه حافظه اشاره کند تا این شمارنده ها به طور صحیح و circular روی فیفو حرکت کنند

همچینین در این پروسه distance که فاصله بیت writeCounter و readCounter است مشخص میشود توجه شود با توجه به circular بودن حافظه distance در دو حالتی که readCounter از writeCounter جلو تر است و در حالتی که distance یک دور حافظه را دور زده و به اول فیفو رفته متفاوت است و نحوه محاسبه distance در هر حالت در کد زیر مشخص است

```
کار دیگر این بروسه همان طور که مشخص است تعیین فلگ ها با توجه به distance میباشد
    always @(*) begin
         if(writeCounter==(FIFOLENGTH))
             nextWriteCounter=0;
         else
         nextWriteCounter=writeCounter+1;
         if(readCounter==(FIFOLENGTH))
             nextReadCounter=0;
         else
         nextReadCounter=readCounter+1;
         if(writeCounter>=readCounter)
         distance=writeCounter-readCounter;
         else
         distance=FIFOLENGTH-readCounter+writeCounter+1;
         if(distance==0)begin
             nearEmpty=0;
```

```
nearFull=0;
    full=0;
    empty=1;
    middel=0;
end
else if(distance<=NEAREMPTY)begin
    nearEmpty=1;
    nearFull=0;
    full=0;
    empty=0;
    middel=0;
end
else if(distance==FIFOLENGTH)begin
    nearEmpty=0;
    nearFull=0;
    full=1;
    empty=0;
    middel=0;
end
else if(distance>=NEARFULL)begin
    nearEmpty=0;
    nearFull=1;
    full=0;
```

```
empty=0;
              middel=0;
         end
         else begin
              nearEmpty=0;
              nearFull=0;
              full=0;
              empty=0;
              middel=1;
         end
    end
                                       دو پروسهٔalways دیگر به شرح زیر است:
 در این پروسه انجام عمل نوشتن بر روی حافظه صورت میگیرد البته این عمل تا قبل از پر
شدن فیفو (درِ واقع رسیدن nextWriteCounter به readCounter) صورت میگیرد و بعد از پر
                                          شدن فیفو دیگر نمیتو ان داده ای روی ان نوشت
    always @ (posedge push ) begin
         if(nextWriteCounter!=readCounter) begin
         writeCounter<=nextWriteCounter;</pre>
         memBuff[writeCounter]<=dataIn;
         end
    end
```

در این پروسه انجام عمل خواندن از روی حافظه صورت میگیرد البته این عمل تا قبل از خالی شدن فیفو (در واقع رسیدن writeCounter به readCounter) صورت میگیرد و بعد از خالی شدن فیفو دیگر نمیتوان داده از روی آن خواند

always @ (posedge pop ) begin

if(readCounter!=writeCounter) begin

readCounter<=nextReadCounter;</pre>

dataOut<=memBuff[readCounter];

end

end

تا اینجا ماژول فیفو را شرح دادیم به شرح تاپ ماژول میپردازیم

درون topmodule ما رول های topmodule مرون topmodule ما ول های BCDToSevenSegment1 بهم ارتباط داده شدند به طوری که BCDToSevenSegment2 BCDToSevenSegment1 و یکی pop ورودی تاپ ما رول از دو سویچ روی برد یکی به عنوان تامین کنند پالس push و یکی push استفاده شده که بعد از دیبانس شدن به ما رول فیفو داده میشود

پرت وردی فیفو به دیپ سویچ ها وصل است و از انها ورودی میگیرد همچنین پرت ورودی به یکی از ساز ول های BCDToSevenSegment2 رفته و روی یکی از سون سگمنت ها نمایش داده میشود تا ورودی فیفو روی ان دیده شود

پرت خروجی فیفو به مازول BCDToSevenSegment1 میرود و از انجا به سون سگمنت میرود تا خروجی فیفو نمایش داده شود

فلگ های فیفو نیز به LED ها وصل است تا STATUS فیفو روی ال ای دی ها نمایش داده شود.

## نتيجه

بعد از انجام شبیه سازی کد را روی برد انتقال دادیم و نتیجه مطلوبی که از فیفو انتظار میرفت را مشاهده نمودیم